0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Cadence擴(kuò)展全新Virtuoso平臺(tái),提供優(yōu)化系統(tǒng)設(shè)計(jì)并支持5nm及仿真驅(qū)動(dòng)布線

西西 ? 作者:廠商供稿 ? 2018-04-11 16:40 ? 次閱讀

中國(guó)上海,2018年 4月 11日– 楷登電子(美國(guó) Cadence公司,NASDAQ: CDNS)今日正式發(fā)布Cadence? Virtuoso?定制 IC設(shè)計(jì)平臺(tái)的技術(shù)升級(jí)和擴(kuò)展,進(jìn)一步提高電子系統(tǒng)和 IC設(shè)計(jì)的生產(chǎn)力。新技術(shù)涉及Virtuoso 系列幾乎所有產(chǎn)品,旨在為系統(tǒng)工程師提供更穩(wěn)健的設(shè)計(jì)環(huán)境和生態(tài)系統(tǒng),助其實(shí)現(xiàn)并分析復(fù)雜芯片、封裝、電路板和系統(tǒng)。

增強(qiáng)版 Virtuoso系統(tǒng)設(shè)計(jì)平臺(tái)

Virtuoso平臺(tái) 2018全新內(nèi)容中,最重要的是去年發(fā)布且榮獲獎(jiǎng)項(xiàng)的 Virtuoso System Design Platform,基于全面升級(jí)和擴(kuò)展的Virtuoso系統(tǒng)設(shè)計(jì)平臺(tái),設(shè)計(jì)師可以無縫編輯并分析最復(fù)雜的異構(gòu)系統(tǒng)。封裝、光電、IC模擬與 RF工程師皆可在同一個(gè)平臺(tái)上操作并充分使用 Virtuoso平臺(tái)深具信任的完整設(shè)計(jì)應(yīng)用。

新系統(tǒng)設(shè)計(jì)環(huán)境的核心是集合了多項(xiàng)新技術(shù)允許設(shè)計(jì)師在同一平臺(tái)下對(duì)不同工藝不同技術(shù)的設(shè)計(jì)進(jìn)行同步編輯。同時(shí)該系統(tǒng)設(shè)計(jì)平臺(tái)與 Cadence SIP Layout方案以及Sigrity? 分析技術(shù)實(shí)現(xiàn)無縫互聯(lián),為設(shè)計(jì)師提供完整的“芯片至電路板”設(shè)計(jì)工具。

Virtuoso高階節(jié)點(diǎn)設(shè)計(jì)與布局

全新發(fā)布的Virtuoso 平臺(tái)中,Cadence采用了創(chuàng)新的高階節(jié)點(diǎn)技術(shù),實(shí)現(xiàn)從 22nm 到 5nm所有工藝的設(shè)計(jì)加速。通過與領(lǐng)先代工廠、生態(tài)系統(tǒng)合作伙伴及客戶的緊密合作,Cadence研發(fā)出可以利用創(chuàng)新方法自動(dòng)管理工藝復(fù)雜度的先進(jìn)技術(shù),幫助設(shè)計(jì)師更加專注于設(shè)計(jì)目標(biāo)。在電路設(shè)計(jì)和分析方面,針對(duì)FinFET 設(shè)計(jì)開發(fā)的先進(jìn)統(tǒng)計(jì)算法可以在設(shè)計(jì)早期發(fā)現(xiàn)工藝參量變化引起的電路性能波動(dòng),將工藝參量變化對(duì)設(shè)計(jì)影響的分析時(shí)間減少約20%。

布局設(shè)計(jì)方面,一種獨(dú)特的多網(wǎng)格系統(tǒng)可以提取最新7nm 和5nm 工藝的復(fù)雜設(shè)計(jì)規(guī)則,同時(shí)允許設(shè)計(jì)師增加布局和布線技術(shù)的使用,大幅提升布局設(shè)計(jì)的生產(chǎn)力。在7nm 節(jié)點(diǎn)下,上述優(yōu)化可將布局工作量減少3 倍以上。

Virtuoso先進(jìn)設(shè)計(jì)方法學(xué)與自動(dòng)化

Cadence研發(fā)了多項(xiàng)提升模擬設(shè)計(jì)和分析的技術(shù)。通過與Cadence Spectre?電路仿真器集成,并采用先進(jìn)分析技術(shù)減少設(shè)計(jì)迭代,Virtuoso模擬設(shè)計(jì)環(huán)境(ADE)的仿真吞吐量提升高達(dá) 3 倍。Virtuoso ADE Verifier也加入了專屬新功能,匯集了跨領(lǐng)域電氣規(guī)范,使實(shí)現(xiàn)標(biāo)準(zhǔn)合規(guī)(ISO 26262 等標(biāo)準(zhǔn))的難度降低了約 30%。

憑借保障電路完整性和性能的一系列專屬設(shè)計(jì)技術(shù),Virtuoso布局環(huán)境正從“電氣感知布局”進(jìn)化為業(yè)界首個(gè)“電氣和仿真驅(qū)動(dòng)”的布局方式。全新仿真驅(qū)動(dòng)布局可以解決關(guān)鍵電路和高階節(jié)點(diǎn)設(shè)計(jì)中的許多電遷移(EM)和寄生問題。為了提高布局的自動(dòng)化水平,新環(huán)境加入了多項(xiàng)針對(duì)層次化版圖規(guī)劃的突破性技術(shù),以及全新的布局和布線自動(dòng)化技術(shù),大幅提高布局設(shè)計(jì)生產(chǎn)力,并縮短布局時(shí)間。

鑒于當(dāng)今芯片的復(fù)雜程度愈演愈烈,其中一個(gè)很大的設(shè)計(jì)難題是如何將布局任務(wù)在設(shè)計(jì)團(tuán)隊(duì)間進(jìn)行合理分配。增強(qiáng)版Virtuoso 平臺(tái)加入了創(chuàng)新的并行實(shí)時(shí)團(tuán)隊(duì)設(shè)計(jì)編輯功能,允許團(tuán)隊(duì)對(duì)布局任務(wù)進(jìn)行分配并探索各種假設(shè)情形。這一功能對(duì)設(shè)計(jì)規(guī)則檢查(DRC)的修改、芯片完成和人工布線都十分有用。

Cadence預(yù)計(jì),電氣驅(qū)動(dòng)布線和走線編輯、實(shí)時(shí)設(shè)計(jì)編輯與革命性設(shè)計(jì)規(guī)劃技術(shù)的全新布局環(huán)境可以將生產(chǎn)力提升達(dá) 50%。

“在Bosch,當(dāng)我們?cè)O(shè)計(jì)關(guān)鍵任務(wù)的系統(tǒng)時(shí),可靠性是我們的第一考量。我們對(duì)EDA 工具的要求是,其不僅能幫助我們的工程師高效地設(shè)計(jì)、分析、布排電路,達(dá)到可靠性標(biāo)準(zhǔn),而且還不能拖累項(xiàng)目的整體生產(chǎn)力,”Bosch公司 EDA 高級(jí)項(xiàng)目經(jīng)理G?ran Jerke 表示?!巴ㄟ^與Cadence 的長(zhǎng)期合作,我們?cè)谶^去的電氣感知布局和最新的電氣驅(qū)動(dòng)布局方面都取得了寶貴成果?!?/p>

“我們的目標(biāo)是向客戶提供最完整的解決方案,通過貫通芯片、封裝、模組和電路板等各設(shè)計(jì)領(lǐng)域的無縫互聯(lián)流程,幫助客戶更好地設(shè)計(jì)并驗(yàn)證包括模擬、混合信號(hào)、RF和光電產(chǎn)品在內(nèi)的各種異構(gòu)系統(tǒng),” Cadence 公司資深副總裁兼定制IC 和PCB 事業(yè)部總經(jīng)理Tom Beckley 表示。“全新Virtuoso平臺(tái)是在大獲成功的Virtuoso 電氣感知設(shè)計(jì)布局套件基礎(chǔ)之上開發(fā)而成的,它突破性的分析功能與電氣驅(qū)動(dòng)布局功能可以提升設(shè)計(jì)實(shí)現(xiàn)的可靠性。此外,它還能支持包括5nm 節(jié)點(diǎn)在內(nèi)的最先進(jìn)工藝技術(shù)。通過與領(lǐng)先代工廠、生態(tài)系統(tǒng)合作伙伴和客戶展開合作,我們成功實(shí)現(xiàn)了定制和仿真設(shè)計(jì)方法學(xué)的大幅增強(qiáng)?!?/p>

關(guān)于楷登電子 Cadence

Cadence公司致力于推動(dòng)電子系統(tǒng)和半導(dǎo)體公司設(shè)計(jì)創(chuàng)新的終端產(chǎn)品,以改變?nèi)藗兊墓ぷ?、生活和娛樂方式??蛻舨捎?Cadence的軟件、硬件、IP和服務(wù),覆蓋從半導(dǎo)體芯片到電路板設(shè)計(jì)乃至整個(gè)系統(tǒng),幫助他們能更快速向市場(chǎng)交付產(chǎn)品。Cadence公司創(chuàng)新的“系統(tǒng)設(shè)計(jì)實(shí)現(xiàn)” (SDE)戰(zhàn)略,將幫助客戶開發(fā)出更具差異化的產(chǎn)品,無論是在移動(dòng)設(shè)備、消費(fèi)電子、云計(jì)算汽車電子、航空、物聯(lián)網(wǎng)、工業(yè)應(yīng)用等其他的應(yīng)用市場(chǎng)。Cadence公司同時(shí)被財(cái)富雜志評(píng)選為“全球年度最適宜工作的100家公司”之一。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • Cadence
    +關(guān)注

    關(guān)注

    65

    文章

    923

    瀏覽量

    142186
  • Virtuoso
    +關(guān)注

    關(guān)注

    4

    文章

    17

    瀏覽量

    25089
  • 電路仿真器
    +關(guān)注

    關(guān)注

    0

    文章

    4

    瀏覽量

    3070
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    仿真系統(tǒng)的性能優(yōu)化技巧

    在現(xiàn)代工業(yè)和科學(xué)研究中,仿真系統(tǒng)扮演著越來越重要的角色。它們不僅能夠幫助我們預(yù)測(cè)復(fù)雜系統(tǒng)的行為,還能在沒有實(shí)際物理原型的情況下進(jìn)行實(shí)驗(yàn)和測(cè)試。然而,隨著仿真模型的復(fù)雜度增加,性能
    的頭像 發(fā)表于 12-19 14:47 ?396次閱讀

    臺(tái)積電產(chǎn)能爆棚:3nm5nm工藝供不應(yīng)求

    臺(tái)積電近期成為了高性能芯片代工領(lǐng)域的明星企業(yè),其產(chǎn)能被各大科技巨頭瘋搶。據(jù)最新消息,臺(tái)積電的3nm5nm工藝產(chǎn)能利用率均達(dá)到了極高水平,其中3nm將達(dá)到100%,而5nm更是突破了1
    的頭像 發(fā)表于 11-14 14:20 ?365次閱讀

    【產(chǎn)品介紹】Simcenter Amesim系統(tǒng)仿真軟件

    SimcenterAmesimSimcenterAmesim是一款前沿集成式可擴(kuò)展機(jī)電一體化系統(tǒng)仿真平臺(tái),可提高系統(tǒng)仿真效率???/div>
    的頭像 發(fā)表于 11-12 16:11 ?413次閱讀
    【產(chǎn)品介紹】Simcenter Amesim<b class='flag-5'>系統(tǒng)</b><b class='flag-5'>仿真</b>軟件

    法動(dòng)科技系統(tǒng)級(jí)電路仿真設(shè)計(jì)平臺(tái)FDSPICE介紹

    5G和5.5G的快速發(fā)展與普遍應(yīng)用,對(duì)原模擬電路仿真工具提出了新的挑戰(zhàn)和更高要求。市場(chǎng)與用戶需要電路仿真工具具備更高精度、更強(qiáng)算力和更靈活的功能,以支持
    的頭像 發(fā)表于 10-22 10:43 ?429次閱讀
    法動(dòng)科技<b class='flag-5'>系統(tǒng)</b>級(jí)電路<b class='flag-5'>仿真</b>設(shè)計(jì)<b class='flag-5'>平臺(tái)</b>FDSPICE介紹

    AI芯片驅(qū)動(dòng)臺(tái)積電Q3財(cái)報(bào)亮眼!3nm5nm營(yíng)收飆漲,毛利率高達(dá)57.8%

    10月17日,臺(tái)積電召開第三季度法說會(huì),受惠 AI 需求持續(xù)強(qiáng)勁下,臺(tái)積電Q3營(yíng)收達(dá)到235億美元,同比增長(zhǎng)36%,主要驅(qū)動(dòng)力是3nm5nm需求強(qiáng)勁;Q3毛利率高達(dá)57.8%,同比增長(zhǎng)3.5%。
    的頭像 發(fā)表于 10-18 10:36 ?2885次閱讀
    AI芯片<b class='flag-5'>驅(qū)動(dòng)</b>臺(tái)積電Q3財(cái)報(bào)亮眼!3<b class='flag-5'>nm</b>和<b class='flag-5'>5nm</b>營(yíng)收飆漲,毛利率高達(dá)57.8%

    請(qǐng)問Pspice Model可以導(dǎo)入virtuoso仿真嗎?

    TI芯片中的Pspice Model可以導(dǎo)入virtuoso仿真嗎?
    發(fā)表于 08-12 07:06

    消息稱臺(tái)積電3nm/5nm將漲價(jià),終端產(chǎn)品或受影響

    據(jù)業(yè)內(nèi)手機(jī)晶片領(lǐng)域的資深人士透露,臺(tái)積電計(jì)劃在明年1月1日起對(duì)旗下的先進(jìn)工藝制程進(jìn)行價(jià)格調(diào)整,特別是針對(duì)3nm5nm工藝制程,而其他工藝制程的價(jià)格則保持不變。此次漲價(jià)的具體幅度為,3nm5
    的頭像 發(fā)表于 07-04 09:22 ?701次閱讀

    Virtuoso Studio:寄生參數(shù)提取設(shè)計(jì)

    基于 Cadence 30 年的行業(yè)知識(shí)和地位,全新人工智能定制設(shè)計(jì)解決方案 Virtuoso Studio 采用了多項(xiàng)創(chuàng)新功能和全新基礎(chǔ)架構(gòu),能實(shí)現(xiàn)卓越的生產(chǎn)力,以及超越經(jīng)典設(shè)計(jì)界限
    的頭像 發(fā)表于 05-09 14:35 ?1936次閱讀
    <b class='flag-5'>Virtuoso</b> Studio:寄生參數(shù)提取設(shè)計(jì)

    瑞薩Quick Connect Studio擴(kuò)展升級(jí),實(shí)現(xiàn)硬件和軟件的協(xié)同優(yōu)化

    全球半導(dǎo)體解決方案供應(yīng)商瑞薩電子(TSE:6723)宣布其基于云的嵌入式系統(tǒng)設(shè)計(jì)平臺(tái)Quick Connect Studio推出全新功能擴(kuò)展
    的頭像 發(fā)表于 04-14 10:14 ?582次閱讀

    臺(tái)積電擴(kuò)增3nm產(chǎn)能,部分5nm產(chǎn)能轉(zhuǎn)向該節(jié)點(diǎn)

    目前,蘋果、高通、聯(lián)發(fā)科等世界知名廠商已與臺(tái)積電能達(dá)成緊密合作,預(yù)示臺(tái)積電將繼續(xù)增加 5nm產(chǎn)能至該節(jié)點(diǎn)以滿足客戶需求,這標(biāo)志著其在3nm制程領(lǐng)域已經(jīng)超越競(jìng)爭(zhēng)對(duì)手三星及英特爾。
    的頭像 發(fā)表于 03-19 14:09 ?662次閱讀

    Cadence收購(gòu)BETA CAE Systems,加速智能系統(tǒng)設(shè)計(jì)戰(zhàn)略

    近日,楷登電子(Cadence)宣布與BETA CAE Systems International AG達(dá)成收購(gòu)協(xié)議。BETA CAE作為全球領(lǐng)先的多領(lǐng)域工程仿真解決方案供應(yīng)商,其卓越的系統(tǒng)分析
    的頭像 發(fā)表于 03-08 13:44 ?722次閱讀

    Cadence推出全新數(shù)字孿生平臺(tái)Millennium Platform

    物理場(chǎng)系統(tǒng)設(shè)計(jì)和分析的先進(jìn)工具。該平臺(tái)率先在業(yè)界提供了硬件/軟件(HW/SW)加速的數(shù)字孿生解決方案,旨在提高性能和能效比,加速高保真計(jì)算流體力學(xué)(CFD)仿真。
    的頭像 發(fā)表于 02-03 11:31 ?1114次閱讀

    美滿電子推出5nm、3nm、2nm技術(shù)支持的數(shù)據(jù)基礎(chǔ)設(shè)施新品

    該公司的首席開發(fā)官Sandeep Bharathi透露,其實(shí)施2nm相關(guān)的投資計(jì)劃已啟動(dòng)。雖無法公布準(zhǔn)確的工藝和技術(shù)細(xì)節(jié),但已明確表示,2至5nm制程的項(xiàng)目投入正在進(jìn)行。公司專家,尤其是來自印度的專業(yè)人才,涵蓋了從數(shù)字設(shè)計(jì)到電路驗(yàn)證等各個(gè)層面。
    的頭像 發(fā)表于 01-24 10:24 ?652次閱讀

    Virtuoso Studio Device-Level自動(dòng)布局布線解決方案

    基于 Cadence 30 年的行業(yè)知識(shí)和領(lǐng)先地位,全新人工智能定制設(shè)計(jì)解決方案 Virtuoso Studio 采用了多項(xiàng)創(chuàng)新功能和新的基礎(chǔ)架構(gòu),實(shí)現(xiàn)無與倫比的生產(chǎn)力,以及超越經(jīng)典設(shè)計(jì)界限的
    的頭像 發(fā)表于 01-09 12:22 ?1772次閱讀
    <b class='flag-5'>Virtuoso</b> Studio Device-Level自動(dòng)布局<b class='flag-5'>布線</b>解決方案

    PCB設(shè)計(jì)布線Cadence 20問

    Cadence Allegro現(xiàn)在幾乎成為高速板設(shè)計(jì)中實(shí)際上的工業(yè)標(biāo)準(zhǔn),版本是2011年5月發(fā)布的Allegro 16.5。和它前端產(chǎn)品 Capture 的結(jié)合,可完成高速、高密度、多層的復(fù)雜 PCB 設(shè)計(jì)布線工作。
    發(fā)表于 01-05 15:34 ?582次閱讀