0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
电子发烧友
开通电子发烧友VIP会员 尊享10大特权
海量资料免费下载
精品直播免费看
优质内容免费畅学
课程9折专享价
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

AD9572光纖通道/以太網(wǎng)時鐘發(fā)生器IC,PLL內(nèi)核,分頻器,7路時鐘輸出技術(shù)手冊

要長高 ? 2025-04-10 17:38 ? 次閱讀

概述
AD9572是一款多輸出時鐘發(fā)生器,具有兩個片內(nèi)PLL內(nèi)核,針對包括以太網(wǎng)接口的光纖通道線路卡應(yīng)用進行了優(yōu)化。整數(shù)N分頻PLL設(shè)計基于ADI公司成熟的高性能、低抖動頻率合成器系列,可實現(xiàn)網(wǎng)絡(luò)的較高性能。這款器件也適合相位噪聲和抖動要求嚴格的其它應(yīng)用。
數(shù)據(jù)表:*附件:AD9572光纖通道 以太網(wǎng)時鐘發(fā)生器IC,PLL內(nèi)核,分頻器,7路時鐘輸出技.pdf

PLL部分由低噪聲鑒頻鑒相器(PFD)、精密電荷泵(CP)、低相位噪聲壓控振蕩器(VCO)、預(yù)編程的反饋分頻器和輸出分頻器組成。通過將一個外部晶振或參考時鐘連接到REFCLK引腳,可以將最高156.25 MHz的頻率鎖定至輸入?yún)⒖肌C總€輸出分頻比和反饋分頻比針對所要求的輸出速率進行預(yù)編程。

第二個PLL也用作整數(shù)N分頻頻率合成器,并驅(qū)動兩個LVPECL或LVDS輸出緩沖器以支持106.25 MHz頻率。無需外部環(huán)路濾波器,從而節(jié)省寶貴的設(shè)計時間和電路板空間。

AD9572提供40引腳6 mm × 6 mm、LFCSP封裝,可以采用3.3 V單電源供電。溫度范圍為?40°C至+85°C。

應(yīng)用

  • 光纖通道線路卡、交換機和路由器
  • 支持千兆以太網(wǎng)/PCIe
  • 低抖動、低相位噪聲時鐘產(chǎn)生

特性

  • 完全集成的雙VCO/PLL內(nèi)核
    均方根抖動:167 fs(0.637 MHz至10 MHz,
    106.25 MHz)
    均方根抖動:178 fs(1.875 MHz至20 MHz,
    156.25 MHz)
  • 均方根抖動:418 fs(12 kHz至20 MHz,
    125 MHz輸入晶振或25 MHz時鐘頻率)
  • 針對106.25 MHz、156.25 MHz、33.33 MHz、100 MHz、125 MHz提供預(yù)設(shè)分頻比
  • 可選擇LVPECL或LVDS輸出格式
  • 集成環(huán)路濾波器
  • 參考時鐘輸出副本
  • 通過綁定引腳配置速率
  • 節(jié)省空間的6 mm × 6 mm、40引腳LFCSP封裝
  • 功耗:0.71 W(LVDS工作方式)
  • 功耗:1.07 W(LVPECL工作方式)
  • 3.3 V 工作電壓

框圖
image.png

時序圖
image.png

引腳配置描述
image.png

image.png

操作理論
圖17展示了AD9572的框圖。該芯片集成了雙PLL核心,這些核心經(jīng)配置可生成網(wǎng)絡(luò)應(yīng)用所需的特定時鐘頻率,無需任何用戶編程。這基于亞德諾半導(dǎo)體成熟的合成器技術(shù),以卓越的相位噪聲性能著稱。AD9572集成度高,包含環(huán)路濾波器、電源噪聲抑制調(diào)節(jié)器,以及所有必要的分頻器和多種輸出緩沖器格式,還帶有一個晶體振蕩器。用戶只需提供一個25MHz參考時鐘或外部晶體,即可實現(xiàn)完整的線路卡時鐘解決方案,無需任何處理器干預(yù)。此外,還提供一個25MHz參考時鐘源。
image.png

LVDS和LVPECL輸出的簡化等效電路分別如圖18和圖19所示。
image.png

差分輸出在出廠時已編程為LVPECL或LVDS格式,可根據(jù)需求選擇任一模式。

CMOS驅(qū)動器相比差分輸出往往會產(chǎn)生更多噪聲,因此,33.33MHz輸出引腳(引腳21和引腳22)與差分輸出引腳的距離會影響抖動性能?;诖耍擣REQSEL = 0時(即差分輸出產(chǎn)生125MHz頻率時),33MHz引腳可通過置位引腳37上的FORCE_LOW_OUT(見表16)強制為低電平。內(nèi)部下拉電阻使33.33MHz輸出在引腳未連接時也能正常工作。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 發(fā)生器
    +關(guān)注

    關(guān)注

    4

    文章

    1400

    瀏覽量

    62587
  • pll
    pll
    +關(guān)注

    關(guān)注

    6

    文章

    888

    瀏覽量

    136161
  • 時鐘發(fā)生器
    +關(guān)注

    關(guān)注

    1

    文章

    223

    瀏覽量

    68975
  • ad9572
    +關(guān)注

    關(guān)注

    0

    文章

    2

    瀏覽量

    3793
收藏 人收藏

    評論

    相關(guān)推薦
    熱點推薦

    AD9571ACPZPEC時鐘發(fā)生器銷售

    多路輸出時鐘發(fā)生器功能,內(nèi)置專用PLL內(nèi)核,針對以太網(wǎng)線路卡應(yīng)用進行了優(yōu)化。 產(chǎn)品名稱:時鐘發(fā)生器
    發(fā)表于 07-09 10:19

    低抖動高精度時鐘發(fā)生器MAX3625B相關(guān)資料分享

    倍頻來產(chǎn)生用于以太網(wǎng),10G光纖通道,和其他網(wǎng)絡(luò)應(yīng)用工作的高頻率的時鐘輸出。Maxim專有的PLL
    發(fā)表于 05-18 07:39

    MAX3625B中文資料,pdf,低抖動、精密時鐘發(fā)生器

    MAX3625B是一款低抖動、精密時鐘發(fā)生器,優(yōu)化用于網(wǎng)絡(luò)設(shè)備。器件內(nèi)置晶體振蕩和鎖相環(huán)(PLL)時鐘倍頻,以產(chǎn)生高頻
    發(fā)表于 03-01 08:54 ?126次下載

    Maxim推出高性能、三輸出時鐘發(fā)生器MAX3625B

    Maxim推出高性能、三輸出時鐘發(fā)生器MAX3625B Maxim近日推出高性能、三輸出時鐘發(fā)生器
    發(fā)表于 12-14 17:25 ?1178次閱讀

    MAX3679A高性能四輸出時鐘發(fā)生器(Maxim)

    MAX3679A高性能四輸出時鐘發(fā)生器(Maxim) Maxim推出用于以太網(wǎng)設(shè)備的高性能、四輸出
    發(fā)表于 04-14 16:51 ?1019次閱讀

    光纖通道/以太網(wǎng)時鐘發(fā)生器IC 7時鐘輸出ad9572數(shù)據(jù)表

    The AD9572 provides a multioutput clock generator function along with two on-chip PLL cores
    發(fā)表于 10-19 15:10 ?15次下載
    <b class='flag-5'>光纖</b><b class='flag-5'>通道</b>/<b class='flag-5'>以太網(wǎng)</b><b class='flag-5'>時鐘發(fā)生器</b><b class='flag-5'>IC</b> <b class='flag-5'>7</b><b class='flag-5'>時鐘</b><b class='flag-5'>輸出</b><b class='flag-5'>ad9572</b>數(shù)據(jù)表

    AD9572 光纖通道/以太網(wǎng)時鐘發(fā)生器ICPLL內(nèi)核,分頻器7時鐘輸出

    電子發(fā)燒友網(wǎng)為你提供(adi)AD9572相關(guān)數(shù)據(jù)表資料,例如:AD9572的引腳圖、接線圖、封裝手冊、中文資料、英文資料,AD9572真值
    發(fā)表于 02-15 18:39
    <b class='flag-5'>AD9572</b> <b class='flag-5'>光纖</b><b class='flag-5'>通道</b>/<b class='flag-5'>以太網(wǎng)</b><b class='flag-5'>時鐘發(fā)生器</b><b class='flag-5'>IC</b>,<b class='flag-5'>PLL</b><b class='flag-5'>內(nèi)核</b>,<b class='flag-5'>分頻器</b>,<b class='flag-5'>7</b><b class='flag-5'>路</b><b class='flag-5'>時鐘</b><b class='flag-5'>輸出</b>

    AD9510:1.2 GHz時鐘分配IC,PLL內(nèi)核分頻器,延遲調(diào)整,8輸出

    AD9510:1.2 GHz時鐘分配ICPLL內(nèi)核,分頻器,延遲調(diào)整,8
    發(fā)表于 03-21 15:32 ?11次下載
    AD9510:1.2 GHz<b class='flag-5'>時鐘</b>分配<b class='flag-5'>IC</b>,<b class='flag-5'>PLL</b><b class='flag-5'>內(nèi)核</b>,<b class='flag-5'>分頻器</b>,延遲調(diào)整,8<b class='flag-5'>路</b><b class='flag-5'>輸出</b>

    AD9571:以太網(wǎng)時鐘發(fā)生器,10個時鐘輸出

    AD9571:以太網(wǎng)時鐘發(fā)生器,10個時鐘輸出
    發(fā)表于 04-16 10:21 ?3次下載
    AD9571:<b class='flag-5'>以太網(wǎng)</b><b class='flag-5'>時鐘發(fā)生器</b>,10個<b class='flag-5'>時鐘</b><b class='flag-5'>輸出</b>

    AD9573:PCI-Express時鐘發(fā)生器IC,PLL內(nèi)核,分頻器,雙輸出數(shù)據(jù)表

    AD9573:PCI-Express時鐘發(fā)生器IC,PLL內(nèi)核分頻器,雙輸出數(shù)據(jù)表
    發(fā)表于 05-08 20:05 ?5次下載
    AD9573:PCI-Express<b class='flag-5'>時鐘發(fā)生器</b><b class='flag-5'>IC</b>,<b class='flag-5'>PLL</b><b class='flag-5'>內(nèi)核</b>,<b class='flag-5'>分頻器</b>,雙<b class='flag-5'>輸出</b>數(shù)據(jù)表

    時鐘發(fā)生器AD9516-0技術(shù)手冊

    時鐘發(fā)生器AD9516-0技術(shù)手冊
    發(fā)表于 01-25 15:59 ?8次下載

    時鐘發(fā)生器由哪些部分組成?鎖相環(huán)pll的特點是什么?

    時鐘發(fā)生器由哪些部分組成?鎖相環(huán)pll的特點是什么?如何用硬件配置pll? 時鐘發(fā)生器是指通過特定的電路設(shè)計產(chǎn)生適合各種電子設(shè)備使用的時鐘
    的頭像 發(fā)表于 10-13 17:39 ?1737次閱讀

    AD9574以太網(wǎng) 千兆以太網(wǎng)時鐘發(fā)生器技術(shù)手冊

    AD9574具有多路輸出時鐘發(fā)生器功能,內(nèi)置專用鎖相環(huán)(PLL)內(nèi)核,針對以太網(wǎng)和千兆以太網(wǎng)線路
    的頭像 發(fā)表于 04-10 10:43 ?246次閱讀
    AD9574<b class='flag-5'>以太網(wǎng)</b> 千兆<b class='flag-5'>以太網(wǎng)</b><b class='flag-5'>時鐘發(fā)生器</b><b class='flag-5'>技術(shù)</b><b class='flag-5'>手冊</b>

    AD9575雙輸出網(wǎng)絡(luò)時鐘發(fā)生器技術(shù)手冊

    AD9575是一款高度集成的雙輸出時鐘發(fā)生器,包括一個針對網(wǎng)絡(luò)定時而優(yōu)化的片內(nèi)PLL內(nèi)核。整數(shù)N分頻
    的頭像 發(fā)表于 04-10 17:00 ?302次閱讀
    AD9575雙<b class='flag-5'>路</b><b class='flag-5'>輸出</b>網(wǎng)絡(luò)<b class='flag-5'>時鐘發(fā)生器</b><b class='flag-5'>技術(shù)</b><b class='flag-5'>手冊</b>

    AD9573 PCI-Express時鐘發(fā)生器IC,PLL內(nèi)核,分頻器,兩輸出技術(shù)手冊

    AD9573是一款高度集成的雙輸出時鐘發(fā)生器 , 包括一個針對PCI-e應(yīng)用而優(yōu)化的片內(nèi)PLL內(nèi)核 。 整數(shù)N
    的頭像 發(fā)表于 04-11 09:51 ?260次閱讀
    AD9573 PCI-Express<b class='flag-5'>時鐘發(fā)生器</b><b class='flag-5'>IC</b>,<b class='flag-5'>PLL</b><b class='flag-5'>內(nèi)核</b>,<b class='flag-5'>分頻器</b>,兩<b class='flag-5'>路</b><b class='flag-5'>輸出</b><b class='flag-5'>技術(shù)</b><b class='flag-5'>手冊</b>

    電子發(fā)燒友

    中國電子工程師最喜歡的網(wǎng)站

    • 2931785位工程師會員交流學習
    • 獲取您個性化的科技前沿技術(shù)信息
    • 參加活動獲取豐厚的禮品