0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

20180223-PCB布局時如何擺放及安裝去耦電容?

電磁兼容EMC ? 來源:未知 ? 作者:李建兵 ? 2018-03-12 16:32 ? 次閱讀

對于電容的安裝,首先要提到的就是安裝距離。容值最小的電容,有最高的諧振頻率,去耦半徑最小,因此放在最靠近芯片的位置。容值稍大些的可以距離稍遠(yuǎn),最外層放置容值最大的。但是,所有對該芯片去耦的電容都盡量靠近芯片。

尖峰電流的形成

數(shù)字電路輸出高電平時從電源拉出的電流Ioh和低電平輸出時灌入的電流Iol的大小一般是不同的,即:Iol>Ioh。以下圖的TTL與非門為例說明尖峰電流的形成:

輸出電壓如上圖(a)所示,理論上電源電流的波形如中圖(b),而實際的電源電流保險如下圖(c)。由圖(c)可以看出在輸出由低電平轉(zhuǎn)換到高電平時電源電流有一個短暫而幅度很大的尖峰。尖峰電源電流的波形隨所用器件的類型和輸出端所接的電容負(fù)載而異。

產(chǎn)生尖峰電流的主要原因

輸出級的T3、T4管短設(shè)計內(nèi)同時導(dǎo)通。在與非門由輸出低電平轉(zhuǎn)向高電平的過程中,輸入電壓的負(fù)跳變在T2和T3的基極回路內(nèi)產(chǎn)生很大的反向驅(qū)動電流,由于T3的飽和深度設(shè)計得比T2大,反向驅(qū)動電流將使T2首先脫離飽和而截止。T2截止后,其集電極電位上升,使T4導(dǎo)通??墒谴藭rT3還未脫離飽和,因此在極短得設(shè)計內(nèi)T3和T4將同時導(dǎo)通,從而產(chǎn)生很大的ic4,使電源電流形成尖峰電流。圖中的R4正是為了限制此尖峰電流而設(shè)計。

低功耗型TTL門電路中的R4較大,因此其尖峰電流較小。當(dāng)輸入電壓由低電平變?yōu)楦唠娖綍r,與非門輸出電平由高變低,這時T3、T4也可能同時導(dǎo)通。但當(dāng)T3開始進(jìn)入導(dǎo)通時,T4處于放大狀態(tài),兩管的集-射間電壓較大,故所產(chǎn)生的尖峰電流較小,對電源電流產(chǎn)生的影響相對較小。

產(chǎn)生尖峰電流的另一個原因是負(fù)載電容的影響。與非門輸出端實際上存在負(fù)載電容CL,當(dāng)門的輸出由低轉(zhuǎn)換到高時,電源電壓由T4對電容CL充電,因此形成尖峰電流。

當(dāng)與非門的輸出由高電平轉(zhuǎn)換到低電平時,電容CL通過T3放電。此時放電電流不通過電源,故CL的放電電流對電源電流無影響。

尖峰電流的抑制方法

1、在電路板布線上采取措施,使信號線的雜散電容降到最小;

2、另一種方法是設(shè)法降低供電電源的內(nèi)阻,使尖峰電流不至于引起過大的電源電壓波動;

3、通常的作法是使用去耦電容來濾波,一般是在電路板的電源入口處放一個1uF~10uF的去耦電容,濾除低頻噪聲;在電路板內(nèi)的每一個有源器件的電源和地之間放置一個0.01uF~0.1uF的去耦電容(高頻濾波電容),用于濾除高頻噪聲。濾波的目的是要濾除疊加在電源上的交流干擾,但并不是使用的電容容量越大越好,因為實際的電容并不是理想電容,不具備理想電容的所有特性。

去耦電容的選取可按C=1/F計算,其中F為電路頻率,即10MHz取0.1uF,100MHz取0.01uF。一般取0.1~0.01uF均可。

放置在有源器件旁的高頻濾波電容的作用有兩個,其一是濾除沿電源傳導(dǎo)過來的高頻干擾,其二是及時補(bǔ)充器件高速工作時所需的尖峰電流。所以電容的放置位置是需要考慮的。

實際的電容由于存在寄生參數(shù),可等效為串聯(lián)在電容上的電阻和電感,將其稱為等效串聯(lián)電阻(ESR)和等效串聯(lián)電感(ESL)。這樣,實際的電容就是一個串聯(lián)諧振電路,其諧振頻率為:

實際的電容在低于Fr的頻率呈現(xiàn)容性,而在高于Fr的頻率上則呈現(xiàn)感性,所以電容更象是一個帶阻濾波器。

10uF的電解電容由于其ESL較大,F(xiàn)r小于1MHz,對于50Hz這樣的低頻噪聲有較好的濾波效果,對上百兆的高頻開關(guān)噪聲則沒有什么作用。

電容的ESR和ESL是由電容的結(jié)構(gòu)和所用的介質(zhì)決定的,而不是電容量。通過使用更大容量的電容并不能提高抑制高頻干擾的能力,同類型的電容,在低于Fr的頻率下,大容量的比小容量的阻抗小,但如果頻率高于Fr,ESL決定了兩者的阻抗不會有什么區(qū)別。

電路板上使用過多的大容量電容對于濾除高頻干擾并沒有什么幫助,特別是使用高頻開關(guān)電源供電時。另一個問題是,大容量電容過多,增加了上電及熱插拔電路板時對電源的沖擊,容易引起如電源電壓下跌、電路板接插件打火、電路板內(nèi)電壓上升慢等問題。

PCB布局時去耦電容擺放

對于電容的安裝,首先要提到的就是安裝距離。容值最小的電容,有最高的諧振頻率,去耦半徑最小,因此放在最靠近芯片的位置。容值稍大些的可以距離稍遠(yuǎn),最外層放置容值最大的。但是,所有對該芯片去耦的電容都盡量靠近芯片。

下圖就是一個擺放位置的例子。本例中的電容等級大致遵循10倍等級關(guān)系。

還有一點要注意,在放置時,最好均勻分布在芯片的四周,對每一個容值等級都要這樣。通常芯片在設(shè)計的時候就考慮到了電源和地引腳的排列位置,一般都是均勻分布在芯片的四個邊上的。因此,電壓擾動在芯片的四周都存在,去耦也必須對整個芯片所在區(qū)域均勻去耦。如果把上圖中的680pF電容都放在芯片的上部,由于存在去耦半徑問題,那么就不能對芯片下部的電壓擾動很好的去耦。

電容的安裝

在安裝電容時,要從焊盤拉出一小段引出線,然后通過過孔和電源平面連接,接地端也是同樣。這樣流經(jīng)電容的電流回路為:電源平面——過孔——引出線——焊盤——電容——焊盤——引出線——過孔——地平面,下圖直觀的顯示了電流的回流路徑。

第一種方法從焊盤引出很長的引出線然后連接過孔,這會引入很大的寄生電感,一定要避免這樣做,這是最糟糕的安裝方式。

第二種方法在焊盤的兩個端點緊鄰焊盤打孔,比第一種方法路面積小得多,寄生電感也較小,可以接受。

第三種在焊盤側(cè)面打孔,進(jìn)一步減小了回路面積,寄生電感比第二種更小,是比較好的方法。

第四種在焊盤兩側(cè)都打孔,和第三種方法相比,相當(dāng)于電容每一端都是通過過孔的并聯(lián)接入電源平面和地平面,比第三種寄生電感更小,只要空間允許,盡量用這種方法。

最后一種方法在焊盤上直接打孔,寄生電感最小,但是焊接是可能會出現(xiàn)問題,是否使用要看加工能力和方式。

推薦使用第三種和第四種方法。

需要強(qiáng)調(diào)一點:有些工程師為了節(jié)省空間,有時讓多個電容使用公共過孔,任何情況下都不要這樣做。最好想辦法優(yōu)化電容組合的設(shè)計,減少電容數(shù)量。

由于印制線越寬,電感越小,從焊盤到過孔的引出線盡量加寬,如果可能,盡量和焊盤寬度相同。這樣即使是0402封裝的電容,你也可以使用20mil寬的引出線。引出線和過孔安裝如圖5所示,注意圖中的各種尺寸。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 去耦電容
    +關(guān)注

    關(guān)注

    11

    文章

    316

    瀏覽量

    22344

原文標(biāo)題:20180223-PCB布局時如何擺放及安裝去耦電容?

文章出處:【微信號:EMC_EMI,微信公眾號:電磁兼容EMC】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    電容的工作原理和特性

    電容,也被稱為退電容,是電路中裝設(shè)在元件的電源端的電容。它的工作原理基于
    的頭像 發(fā)表于 10-10 15:19 ?666次閱讀

    對于多級放大電路板,在PCB布局中,電源擺放的位置應(yīng)該注意什么?

    對于多級放大電路板,在PCB布局中,電源擺放的位置應(yīng)該注意什么,我在一些資料上看到過:多級放大電路中,布線時考慮信號流向,防止級間干擾,且電源靠近后級,防止各級形成共阻。但我還是不太理解,所以想請教TI的老師給我解答?就是除此
    發(fā)表于 09-20 08:25

    電容擺放位置和作用

    電容(Decoupling Capacitor)在電子電路設(shè)計中扮演著至關(guān)重要的角色,它們用于減少電源線上的噪聲,確保電路的穩(wěn)定性和性能。
    的頭像 發(fā)表于 09-19 10:54 ?612次閱讀

    巧了不是,原來你也不知道啥是電容的“濾波半徑”啊!

    阻抗曲線(藍(lán))和單純電容的PDN阻抗曲線(綠)相比,就有了明顯的惡化,的頻段大概變差了7MHz,這個是非常大的惡化了。 當(dāng)然,單純理想的電容和放到
    發(fā)表于 08-19 15:04

    旁路電容電容在晶振電路中的作用

    的穩(wěn)定,過濾掉不需要的信號成分,從而確保電子設(shè)備的正常運行。 旁路電容電容在晶振電路中的應(yīng)用,是確保電路穩(wěn)定性和信號純凈度的關(guān)鍵。通過合理選擇和
    發(fā)表于 08-12 16:00

    詳解電容電容PCB布局布線

    從電源上看,沒有電容的時候如左側(cè)的波形,加上了電容之后變成了右側(cè)的樣子,供電電壓的波形變
    的頭像 發(fā)表于 03-27 14:08 ?3534次閱讀
    詳解<b class='flag-5'>去</b><b class='flag-5'>耦</b><b class='flag-5'>電容</b>:<b class='flag-5'>去</b><b class='flag-5'>耦</b><b class='flag-5'>電容</b>的<b class='flag-5'>PCB</b><b class='flag-5'>布局</b>布線

    旁路電容電容作用和區(qū)別介紹

    旁路電容電容作用和區(qū)別 一、旁路電容的作用 旁路電容是指在電路中并聯(lián)一個
    的頭像 發(fā)表于 03-01 15:48 ?3503次閱讀

    電容的作用

    電容的作用是將信號電源引腳的輸出干擾作為濾除對象,防止干擾信號返回電源。
    的頭像 發(fā)表于 02-20 15:55 ?1461次閱讀

    微處理器電源引腳上的電容應(yīng)用

    電容Q從英文角度看就是連接的意思,那么從電容是上分析就是一個器件事物與另一個器件有練習(xí),當(dāng)其中一個器件發(fā)生改變同時也引起另一個器件信號發(fā)生改變,我們把這個關(guān)系稱之為“耦合“。
    的頭像 發(fā)表于 02-18 15:36 ?492次閱讀
    微處理器電源引腳上的<b class='flag-5'>去</b><b class='flag-5'>耦</b><b class='flag-5'>電容</b>應(yīng)用

    旁路電容電容的異同

    電容,也稱為耦合電容或退電容,是電路中裝設(shè)在
    的頭像 發(fā)表于 02-18 15:20 ?959次閱讀

    什么是電容 有什么作用

    電容(decoupling)通常放置在芯片的電源引腳附近,用于濾除由于芯片自身用電過程中信號跳變產(chǎn)生的電源引腳對外的波形輸出。 在數(shù)字電路中,當(dāng)電路從一個狀態(tài)轉(zhuǎn)換為另一種狀態(tài)時,會在電源線上產(chǎn)生
    的頭像 發(fā)表于 02-16 16:54 ?2012次閱讀
    什么是<b class='flag-5'>去</b><b class='flag-5'>耦</b><b class='flag-5'>電容</b> 有什么作用

    電容越大越好嗎,電容值的選擇

     電容是一種安裝在電路中的電容,主要用于提供穩(wěn)定的電源,同時降低元件耦合到電源端的噪聲,間接可以減少其他元件受此元件噪聲的影響。
    的頭像 發(fā)表于 02-10 14:57 ?2515次閱讀

    耦合和有什么區(qū)別,耦合電容電容的作用分別是什么?

    耦合和有什么區(qū)別,耦合電容電容的作用分別是什么,在電路中如何放置,有什么原則? 耦合和
    的頭像 發(fā)表于 02-04 09:05 ?4128次閱讀

    旁路電容和濾波電容,電容分別怎么用?

    旁路電容和濾波電容,電容分別怎么用? 旁路電容、濾波電容
    的頭像 發(fā)表于 02-03 17:42 ?1751次閱讀

    分享PCB中的電容設(shè)計

    在數(shù)字電路及IC控制器電路中,必須要進(jìn)行電源。當(dāng)元件開關(guān)消耗直流能量時,沒有電容的電源分配網(wǎng)絡(luò)中將發(fā)生一個瞬時尖峰。這是因為電源供電
    發(fā)表于 01-10 15:31 ?432次閱讀
    分享<b class='flag-5'>PCB</b>中的<b class='flag-5'>去</b><b class='flag-5'>耦</b><b class='flag-5'>電容</b>設(shè)計