0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
电子发烧友
开通电子发烧友VIP会员 尊享10大特权
海量资料免费下载
精品直播免费看
优质内容免费畅学
课程9折专享价
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

ALINX NVME SPCle IP特性詳解

ALINX ? 來源:ALINX ? 2025-02-19 16:27 ? 次閱讀

-ALINX NVME SPCleIP-

嵌入式設備、邊緣計算、工業(yè)控制等領(lǐng)域快速崛起的同時,開發(fā)人員越來越多地面對一個問題:

硬件資源有限,但對高速存儲的需求卻越來越高。這些平臺可能沒有 PCIe 硬核,或者無法承擔高昂的硬件成本。

NVMe SPCle IP 正是為這樣的場景量身定制。通過結(jié)合 PCIe 軟核 IP 與 NVMe 主機控制器,讓開發(fā)人員在無硬核的情況下,也能輕松接入 NVMe SSD,突破了傳統(tǒng)存儲方案的硬件限制。

簡單來說,NVMe SPCle IP 的存在,讓高性能存儲不再是高成本設備的專屬。

ALINX NVMe SPCle IP 詳情

d5f724ee-ee99-11ef-9310-92fbcf53809c.png

IP 資源消耗表

d609dd46-ee99-11ef-9310-92fbcf53809c.png

注:IP實際邏輯資源消耗受實例化中其他邏輯資源消耗影響

產(chǎn)品特性

功能實現(xiàn):帶有 PCIe 軟核 IP 的 NVMe 主機控制器,實現(xiàn)不依靠 CPU 訪問外置內(nèi)存 NVMe SSD,自動初始化 NVMe 和 PCIe 鏈路硬件模塊,自動提交和完成命令

兼容性:命令支持(Identify, Write, Read, Flush),支持 PCIe Gen 1.0-4.0,兼容 NVME 1.4 協(xié)議

性能參數(shù): (1) 支持最大每個隊列 65535 個 I/O 命令 (2) 基于 PCIe3.0 X4 讀寫速率均可達到 3000 MB/s (3) MPSMIN (最小內(nèi)存頁傳輸大小):4 Kbyte (4) MDTS (最大數(shù)據(jù)傳輸大小):至少 128 Kbyte 或者沒有限制 (5) LBA 單元:512 字節(jié)或者 4096 字節(jié)

參考設計:XCZU19EG + FMC子板(FH1402)+SAMSUNG 980 M.2 SSD

技術(shù)支持:提供完備的技術(shù)支持與定制化設計服務

ALINX NVMe SPCle IP 應用交互

d616f0ee-ee99-11ef-9310-92fbcf53809c.png

如圖所示,ALINX NVMe SPCIe IP 包含的 PCIe 軟核 IP,完成了 PCIe 協(xié)議的數(shù)據(jù)鏈路層和物理層的部分功能。其物理接口通過 PIPE 接口與 AMD PCIe PHY 連接,AMD PCIe PHY 包括收發(fā)器和均衡器邏輯,用于實現(xiàn)高速數(shù)據(jù)傳輸。

NVMe SPCIe IP 由 NVMe IP 和 PCIe 軟核 IP 組成,因此 NVMe SPCIe IP 在功能上與 NVMe AXI IP 相似性。

下表顯示了 NVMe SPCIe IP 和 NVMe AXI IP 的比較信息。

d620777c-ee99-11ef-9310-92fbcf53809c.png

如圖所示,NVMe SPCIe IP 的主要優(yōu)點是不需要使用 PCIe 硬核 IP。因此,SSD 的最大數(shù)量不受 PCIe 硬核 IP 數(shù)量的限制,而是受收發(fā)器模塊數(shù)量和資源的限制。但是 NVMe SPCIe IP 的資源消耗較 NVMe AXI IP 高,且僅支持 4 Lane PCIe Gen3 SSD。

ALINX NVMe IP 選型

ALINX 推薦在需要大容量存儲和高速存儲的應用場景中,優(yōu)先使用不包含 PCIe 硬核 IP 的低成本 FPGA。

當用戶所選設備沒有足夠的 PCIe 硬核 IP 來連接所有 NVMe SSD 時,可以同時使用 NVMe AXI IP 和 NVMe SPCIe IP 進行系統(tǒng)設計,如下圖所示。

d62efa0e-ee99-11ef-9310-92fbcf53809c.png

當所選 FPGA 器件已經(jīng)集成了 PCIE 硬核 IP,并且數(shù)量足夠時,建議使用 NVMe AXI IP 進行設計,以減少 FPGA 資源的占用。

有關(guān) NVMe IP 的更多信息,您可以隨時聯(lián)系 ALINX 進行咨詢(021-67676997)。ALINX 還可為您提供 FPGA 器件的參考設計評估服務,幫助您選擇最合適的產(chǎn)品和方案。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 控制器
    +關(guān)注

    關(guān)注

    114

    文章

    17001

    瀏覽量

    183186
  • 嵌入式
    +關(guān)注

    關(guān)注

    5143

    文章

    19562

    瀏覽量

    315486
  • IP
    IP
    +關(guān)注

    關(guān)注

    5

    文章

    1790

    瀏覽量

    151567
  • nvme
    +關(guān)注

    關(guān)注

    0

    文章

    243

    瀏覽量

    23139

原文標題:【新品速遞】ALINX NVME SPCle IP 特性詳解

文章出處:【微信號:ALINX,微信公眾號:ALINX】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 0人收藏

    評論

    相關(guān)推薦
    熱點推薦

    Xilinx FPGA NVMe Host Controller IP,NVMe主機控制器

    SSD,使用NVMe的多隊列特性NVMe Host Controller IP支持靈活配置DMA讀寫的通道個數(shù),按照NVMe隊列優(yōu)先級仲
    發(fā)表于 02-21 10:16

    Xilinx FPGA NVMe主機控制器IP,高性能版本介紹應用

    ,使用NVMe的多隊列特性,NVMe Host Controller IP支持靈活配置DMA讀寫的通道個數(shù),按照NVMe隊列優(yōu)先級仲裁機制,
    發(fā)表于 03-09 13:56

    Xilinx FPGA高性能NVMe SSD主機控制器,NVMe Host Controller IP

    的讀寫性能。針對多路數(shù)據(jù)通道訪問PCIe SSD,使用NVMe的多隊列特性,NVMe Host Controller IP支持靈活配置DMA讀寫的通道個數(shù),按照
    發(fā)表于 03-27 17:23

    高性能NVMe主機控制器,Xilinx FPGA NVMe Host Accelerator IP

    的讀寫性能。針對多路數(shù)據(jù)通道訪問PCIe SSD,使用NVMe的多隊列特性,NVMe Host Controller IP支持靈活配置DMA讀寫的通道個數(shù),按照
    發(fā)表于 04-10 22:55

    高性能NVMe主機控制器,Xilinx FPGA PCIe 3

    SEQ128K Q32T1測試模式下的讀寫性能。針對多路數(shù)據(jù)通道訪問PCIe SSD,使用NVMe的多隊列特性,NVMe Host Controller IP支持靈活配置DMA讀寫的通
    發(fā)表于 04-20 14:41

    NVMe控制器IP設計之接口轉(zhuǎn)換

    這是NVMe控制器IP設計系列博客之一,其他的見本博客或csdn搜用戶名:tiantianuser。相關(guān)視頻見B站用戶名:專注與守望。 接口轉(zhuǎn)換模塊負責完成AXI4接口與控制器內(nèi)部的自定義接口之間
    發(fā)表于 05-10 14:33

    NVMe協(xié)議研究掃盲

    電子科技大學的王琳琳基于Zynq完成了NVMe SSD的讀寫控制,通過在的PS端運行Linux系統(tǒng),在PL端通過PCIe硬核IP連接NVMe SSD,實現(xiàn)了135 MB/s的寫入速度和143 MB/s的讀取
    發(fā)表于 06-02 23:28

    Xilinx FPGA NVMe控制器,NVMe Host Controller IP

    NVMe Host Controller IP可以連接高速存儲PCIe SSD,無需CPU和外部存儲器,自動加速處理所有的NVMe協(xié)議命令,具備獨立的數(shù)據(jù)寫入AXI4-Stream/FIFO接口和數(shù)
    的頭像 發(fā)表于 02-18 11:27 ?1221次閱讀
    Xilinx FPGA <b class='flag-5'>NVMe</b>控制器,<b class='flag-5'>NVMe</b> Host Controller <b class='flag-5'>IP</b>

    NVMe Host Controller IP實現(xiàn)高性能存儲解決方案

    電子發(fā)燒友網(wǎng)站提供《NVMe Host Controller IP實現(xiàn)高性能存儲解決方案.pdf》資料免費下載
    發(fā)表于 02-21 14:28 ?2次下載

    芯驛電子ALINX推出全新IP核產(chǎn)品線

    在創(chuàng)新加速的浪潮中,為更好地響應客戶群需求,芯驛電子 ALINX 推出全新 IP 核產(chǎn)品線,致力于為高性能數(shù)據(jù)傳輸和復雜計算需求提供高帶寬、低延遲的解決方案。發(fā)布的第一批 IP 核包括 10GBe
    的頭像 發(fā)表于 10-30 11:53 ?614次閱讀
    芯驛電子<b class='flag-5'>ALINX</b>推出全新<b class='flag-5'>IP</b>核產(chǎn)品線

    芯驛電子 ALINX 推出全新 IP 核產(chǎn)品線,覆蓋 TCP/UDP/NVMe AXI IP

    10GBe/40GBe UDP 協(xié)議棧 IP 核、10GbE TCP/IP 協(xié)議棧 IP 核和 NVMe AXI IP 核。 ?
    的頭像 發(fā)表于 10-30 17:39 ?783次閱讀
     芯驛電子 <b class='flag-5'>ALINX</b> 推出全新 <b class='flag-5'>IP</b> 核產(chǎn)品線,覆蓋 TCP/UDP/<b class='flag-5'>NVMe</b> AXI <b class='flag-5'>IP</b> 核

    淺談ALINX NVMe IP產(chǎn)品特性

    在當下數(shù)據(jù)驅(qū)動的時代,企業(yè)對高性能存儲解決方案的需求不斷增加。NVMe AXI IP 憑借其支持大數(shù)據(jù)量、高速傳輸、低延遲等存儲性能優(yōu)勢,成為眾多開發(fā)者和企業(yè)的理想選擇。
    的頭像 發(fā)表于 11-14 11:27 ?582次閱讀
    淺談<b class='flag-5'>ALINX</b> <b class='flag-5'>NVMe</b> <b class='flag-5'>IP</b>產(chǎn)品<b class='flag-5'>特性</b>

    一文詳解 ALINX NVMe IP 特性

    - ALINX NVMe?IP - 在當下數(shù)據(jù)驅(qū)動的時代,企業(yè)對高性能存儲解決方案的需求不斷增加。NVMe AXI IP 憑借其支持大數(shù)據(jù)量
    的頭像 發(fā)表于 11-14 13:59 ?633次閱讀
    一文<b class='flag-5'>詳解</b> <b class='flag-5'>ALINX</b> <b class='flag-5'>NVMe</b> <b class='flag-5'>IP</b> <b class='flag-5'>特性</b>

    ALINX發(fā)布100G以太網(wǎng)UDP/IP協(xié)議棧IP

    ALINX近日宣布,基于AMD 100G以太網(wǎng)MAC IP,成功開發(fā)出全新的100G以太網(wǎng)UDP/IP協(xié)議棧IP核。該IP核在數(shù)據(jù)傳輸方面表
    的頭像 發(fā)表于 01-07 11:25 ?672次閱讀

    ALINX NVME SPCle IP 特性詳解

    。 NVMe SPCle IP 正是為這樣的場景量身定制。通過結(jié)合 PCIe 軟核 IPNVMe 主機控制器,讓開發(fā)人員 在無硬核的情
    的頭像 發(fā)表于 02-20 15:35 ?451次閱讀
    <b class='flag-5'>ALINX</b> <b class='flag-5'>NVME</b> <b class='flag-5'>SPCle</b> <b class='flag-5'>IP</b> <b class='flag-5'>特性</b><b class='flag-5'>詳解</b>

    電子發(fā)燒友

    中國電子工程師最喜歡的網(wǎng)站

    • 2931785位工程師會員交流學習
    • 獲取您個性化的科技前沿技術(shù)信息
    • 參加活動獲取豐厚的禮品