0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

瀾起科技成功送樣DDR5第二子代MRCD和MDB套片

瀾起科技 ? 來源:瀾起科技 ? 2025-01-24 10:23 ? 次閱讀

瀾起科技今日宣布,其最新研發(fā)的第二子代多路復(fù)用寄存時鐘驅(qū)動器(MRCD)和多路復(fù)用數(shù)據(jù)緩沖器(MDB)套片已成功向全球主要內(nèi)存廠商送樣。該套片專為DDR5多路復(fù)用雙列直插內(nèi)存模組(MRDIMM)而設(shè)計,最高支持12800 MT/s傳輸速率,旨在為下一代計算平臺提供卓越的內(nèi)存性能,滿足高性能計算和人工智能等應(yīng)用場景對內(nèi)存帶寬的迫切需求。

隨著人工智能和大數(shù)據(jù)分析等應(yīng)用快速發(fā)展,處理器內(nèi)核數(shù)量日益增多,對內(nèi)存帶寬的需求急劇增長。為應(yīng)對這一挑戰(zhàn),一種高帶寬新型內(nèi)存模組MRDIMM應(yīng)運而生。瀾起科技創(chuàng)新研發(fā)的MRCD和MDB,是應(yīng)用于MRDIMM內(nèi)存模組的關(guān)鍵接口芯片,支持“1+10”內(nèi)存緩沖架構(gòu),即一根MRDIMM模組配備一顆MRCD芯片和十顆MDB芯片。

MRCD芯片負(fù)責(zé)緩沖和中繼來自內(nèi)存控制器的地址、命令、時鐘和控制信號,MDB芯片則負(fù)責(zé)緩沖和中繼來自內(nèi)存控制器或DRAM內(nèi)存顆粒的數(shù)據(jù)信號。通過采用MRCD和MDB套片,并結(jié)合雙倍數(shù)據(jù)傳輸和時分復(fù)用技術(shù),MRDIMM能在標(biāo)準(zhǔn)速率下同時跨兩個陣列進(jìn)行數(shù)據(jù)傳輸,從而實現(xiàn)雙倍的數(shù)據(jù)傳輸速率。

作為全球內(nèi)存接口芯片行業(yè)的領(lǐng)跑者,瀾起科技量產(chǎn)的第一子代MRCD和MDB套片(支持?jǐn)?shù)據(jù)速率8800 MT/s),近期已獲全球主要內(nèi)存廠商規(guī)模采購。此次公司推出的第二子代MRCD和MDB工程樣片,最高支持12800 MT/s的數(shù)據(jù)速率,相較第一子代產(chǎn)品提升約45%。

瀾起科技總裁Stephen Tai先生表示:“隨著人工智能和其他嚴(yán)苛工作負(fù)載對內(nèi)存性能的要求日益提升,數(shù)據(jù)中心內(nèi)存不斷向更大容量和更高帶寬方向發(fā)展。瀾起科技憑借深厚的技術(shù)積累和前瞻性布局,成功量產(chǎn)DDR5第一子代MRCD和MDB套片,并迅速迭代推出第二子代MRCD和MDB。這不僅為DDR5內(nèi)存技術(shù)的未來發(fā)展注入了新的動能,也再次鞏固了我們在全球內(nèi)存接口領(lǐng)域的領(lǐng)先地位?!?/p>

除了MRCD、MDB芯片以外,瀾起科技還提供包括RCD 、DB、CKD、SPD Hub、PMIC、TS在內(nèi)的全方位內(nèi)存接口與模組配套芯片解決方案。其中,公司推出的DDR5 第五子代RCD芯片,已于2024年第四季度送樣。瀾起科技致力于提供一站式內(nèi)存接口產(chǎn)品和技術(shù)支持,全面滿足客戶多樣化的應(yīng)用需求。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 瀾起科技
    +關(guān)注

    關(guān)注

    0

    文章

    113

    瀏覽量

    15004
  • 時鐘驅(qū)動器
    +關(guān)注

    關(guān)注

    0

    文章

    52

    瀏覽量

    14029
  • DDR5
    +關(guān)注

    關(guān)注

    1

    文章

    443

    瀏覽量

    24749

原文標(biāo)題:瀾起科技成功送樣DDR5第二子代MRCD和MDB套片

文章出處:【微信號:gh_8b7def2187d8,微信公眾號:瀾起科技】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦
    熱點推薦

    DDR4漲價20%,DDR5上調(diào)5%!

    最新消息,三星電子本月初與主要客戶就提高DRAM芯片售價達(dá)成一致。DDR4 DRAM價格平均上漲兩位數(shù)百分比;DDR5價格上漲個位數(shù)百分比。據(jù)稱 DDR4 上調(diào) 20%,DDR5 上調(diào)
    的頭像 發(fā)表于 05-13 01:09 ?5137次閱讀

    科技成功DDR5第二子代MRCDMDB

    近日,科技宣布了一項重要研發(fā)進(jìn)展:其自主研發(fā)的第二子代多路復(fù)用寄存時鐘驅(qū)動器(MRCD)和第二子代多路復(fù)用數(shù)據(jù)緩沖器(
    的頭像 發(fā)表于 02-07 13:51 ?439次閱讀

    科技發(fā)布PCIe 6.x/CXL 3.x Retimer芯片并成功

    科技近日宣布,其最新研發(fā)的PCIe? 6.x/CXL? 3.x Retimer芯片M88RT61632已成功問世,并已向客戶。該芯片
    的頭像 發(fā)表于 02-05 17:45 ?687次閱讀

    科技最新MRCDMDB成功

    科技今日正式宣布,其最新研發(fā)的第二子代多路復(fù)用寄存時鐘驅(qū)動器(MRCD)和多路復(fù)用數(shù)據(jù)緩沖器(MDB)
    的頭像 發(fā)表于 01-24 15:29 ?612次閱讀

    科技PCIe 6.x/CXL 3.x Retimer芯片面世

    科技近日宣布,其自主研發(fā)的PCIe 6.x/CXL 3.x Retimer芯片已成功面世,并已順利向客戶。同時,該公司正積極投入PC
    的頭像 發(fā)表于 01-23 16:29 ?465次閱讀

    科技推出PCIe 6.x/CXL 3.x Retimer芯片

    科技今日宣布推出其最新研發(fā)的PCIe 6.x/CXL 3.x Retimer芯片,并已向客戶成功,旨在為人工智能和云計算等應(yīng)用場景提
    的頭像 發(fā)表于 01-22 10:51 ?490次閱讀

    DDR3、DDR4、DDR5的性能對比

    DDR3、DDR4、DDR5是計算機(jī)內(nèi)存類型的不同階段,分別代表第三代、第四代和第五代雙倍數(shù)據(jù)速率同步動態(tài)隨機(jī)存取存儲器(SDRAM)。以下是它們之間的性能對比: 一、速度與帶寬 DDR
    的頭像 發(fā)表于 11-29 15:08 ?9309次閱讀

    DDR5內(nèi)存與DDR4內(nèi)存性能差異

    DDR5內(nèi)存與DDR4內(nèi)存性能差異 隨著技術(shù)的發(fā)展,內(nèi)存技術(shù)也在不斷進(jìn)步。DDR5內(nèi)存作為新一代的內(nèi)存技術(shù),相較于DDR4內(nèi)存,在性能上有著顯著的提升。 1. 數(shù)據(jù)傳輸速率
    的頭像 發(fā)表于 11-29 14:58 ?2016次閱讀

    瑞薩電子發(fā)布全新DDR5 MRDIMM內(nèi)存接口芯片組

    全球半導(dǎo)體解決方案供應(yīng)商瑞薩電子(TSE:6723)宣布率先推出面向第二DDR5多容量雙列直插式內(nèi)存模塊(MRDIMM)的完整內(nèi)存接口芯片組解決方案。
    的頭像 發(fā)表于 11-22 18:09 ?783次閱讀

    DDR5內(nèi)存的工作原理詳解 DDR5DDR4的主要區(qū)別

    DDR5內(nèi)存的工作原理詳解 1. DDR5內(nèi)存簡介 DDR5(Double Data Rate 5)是第五代雙倍數(shù)據(jù)速率同步動態(tài)隨機(jī)存取存儲器(SDRAM)。它是
    的頭像 發(fā)表于 11-22 15:38 ?4261次閱讀

    科技第三子代RCD芯片下半年規(guī)模出貨

    科技近期發(fā)布的調(diào)研紀(jì)要透露出其在內(nèi)存接口及模組配套芯片領(lǐng)域的強(qiáng)勁發(fā)展勢頭。自年初以來,市場需求呈現(xiàn)恢復(fù)性增長,DDR5技術(shù)的下游滲透率顯著提升,推動了
    的頭像 發(fā)表于 08-14 17:03 ?936次閱讀

    Introspect DDR5/LPDDR5總線協(xié)議分析儀

    DDR5 RDIMM及支持下一代MR-DIMM單體測試驗證系統(tǒng) (DDR5 MR-DIMM Module Test System), 支持的速率可高達(dá)17.4Gbps. DDR5內(nèi)存測試系統(tǒng)
    發(fā)表于 08-06 12:03

    DDR5內(nèi)存條上的時鐘走線

    DDR5標(biāo)準(zhǔn)JESD79-5文件中沒有明確的控制阻抗建議,DDR4時代基本內(nèi)存條上時鐘阻抗還是跟著芯片、主板走的70-80歐姆。線寬相對而言比較細(xì)。不知道你開始使用DDR5沒有,你有關(guān)
    的頭像 發(fā)表于 07-16 17:47 ?3722次閱讀
    <b class='flag-5'>DDR5</b>內(nèi)存條上的時鐘走線

    AI高性能“運力”芯片新產(chǎn)品進(jìn)展,規(guī)模出貨大幅提升業(yè)績

    億元,較上年同期增長612.73%~661.59%。 ? 原因方面,一是公司內(nèi)存接口及模組配套芯片需求實現(xiàn)恢復(fù)性增長,DDR5下游滲透率提升且DDR5子代迭代持續(xù)推進(jìn),2024年上半年DDR5
    的頭像 發(fā)表于 07-11 00:11 ?4732次閱讀

    0706線下活動 I DDR4/DDR5內(nèi)存技術(shù)高速信號專題設(shè)計技術(shù)交流活動

    01活動主題DDR4/DDR5內(nèi)存技術(shù)高速信號專題設(shè)計技術(shù)交流活動時間:2024年7月6日(本周六)10:00地點:深圳市南山區(qū)科技南十二路曙光大廈1002(深圳地鐵1號線,高新園地鐵站D出口200
    的頭像 發(fā)表于 07-06 08:12 ?623次閱讀
    0706線下活動 I <b class='flag-5'>DDR</b>4/<b class='flag-5'>DDR5</b>內(nèi)存技術(shù)高速信號專題設(shè)計技術(shù)交流活動

    電子發(fā)燒友

    中國電子工程師最喜歡的網(wǎng)站

    • 2931785位工程師會員交流學(xué)習(xí)
    • 獲取您個性化的科技前沿技術(shù)信息
    • 參加活動獲取豐厚的禮品