0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

信號(hào)完整性不好的原因

工程師看海 ? 來源:工程師看海 ? 作者:工程師看海 ? 2025-01-21 16:54 ? 次閱讀

1、線電阻的電壓降的影響——地電平(0電平)直流引起的低電平提高

圖中虛線為提高的情況。提高幅度與IC的功耗大小、IC密度、饋電方式、地線電阻(R)、饋電的地線總電流有關(guān)。ΔV地=ΔI× ΔR

wKgZPGeJ_sWADrMeAAATrGeY2vE554.png

2、 信號(hào)線電阻的電壓降的影響

a) IC輸出管腳經(jīng)過印制導(dǎo)線或電纜到另一IC的輸入腳,

輸出低電平電流在印制導(dǎo)線或電纜電阻上引起一個(gè)低電平的抬高,其值為ΔVOL=IOL×R 。見圖中的上面一條虛線。

wKgZPGeJ_sWAU_IuAAAxZcwV4Nw383.png

顯而易見,低電平的抬高與印制導(dǎo)線電阻值及輸出低電平電流有關(guān),如下圖所示:

wKgZPGeJ_sWAZJOEAAA5Umuk6IA696.png

B點(diǎn)的低電平比A點(diǎn)的低電平高

注意:當(dāng)IC輸出腳為低電平時(shí),如果此器件不是驅(qū)動(dòng)器,而是一般器件,則由于輸出低電平電流太大,遠(yuǎn)大于器件手冊(cè)給出的值,輸出三極管將退出飽和區(qū),進(jìn)入工作區(qū),

使輸出低電平抬高很多。如下圖中上面一條虛線所示:

wKgZPGeJ_sWALR4YAAA6vBd2j4o467.png

決定因素:端接方式

端接電阻大小

輸出管飽和深度

輸出管β值

b) IC輸出管腳經(jīng)過印制導(dǎo)線或電纜到另一個(gè)IC的輸入腳,輸出高電平電流在印制導(dǎo)線或電纜電阻上引起一個(gè)高電平的降低,其值為ΔVOH=IOH× R,見下圖中高電平上的下面虛線:

wKgZPGeJ_sWAHTBSAAAVjPkFCV4673.png

IOH由下列因素決定:端接方式、端接電平、端接電阻大小

R由下列因素決定:線寬、線厚、線長

顯而易見,高電平的降低與印制導(dǎo)線或電纜電阻值及輸出高電平電流有關(guān),如下圖所示:

wKgZPGeJ_saAAJjmAAA2Y2J6aZY475.png

B點(diǎn)的高電平比A點(diǎn)的高電平要低

注意: IC輸出腳為高電平時(shí),如果此器件不是驅(qū)動(dòng)器,而是一般器件,則由于輸出高電平電流太大,遠(yuǎn)大于器件手冊(cè)給出的值時(shí),輸出管也會(huì)退出飽和區(qū),進(jìn)入工作區(qū),使輸出高電平降低很多。如下圖中下面一條虛線所示:

wKgZPGeJ_saAXfHcAABC9wIAhoA130.png

3、電源線電阻的電壓降的影響

IC的電源電壓(如+3.3V),如果系統(tǒng)中存在差值,當(dāng)小于+3.3V時(shí),輸出高電平將產(chǎn)生一個(gè)下降值,如上圖中高電平上的虛線所示:

wKgZPGeJ_saAeZMCAAASp34gN9w946.png

由于系統(tǒng)電源有集中電源和分散的電源模塊之分,此差值不同,由于IC功耗的大小、IC密度、饋電方式、電源線的饋電電阻值以及電源電流值,引起一個(gè)ΔVCC (ΔVCC =ΔI×ΔR)

以上原因,使TTL信號(hào)波形變得離理想波形很遠(yuǎn)了。低電平大為提高了,高電平也大為降低了。對(duì)這些值若不嚴(yán)加控制,對(duì)系統(tǒng)工作的穩(wěn)定可靠工作是不利的。此外,結(jié)溫差,即不同功耗的器件的P-N結(jié)的溫度不同,還會(huì)影響高低電平及門檻電平的變化也會(huì)影響系統(tǒng)工作。

除上面所說的直流成分之外,更為重要的是系統(tǒng)是以極高頻率在工作,也就是說,系統(tǒng)內(nèi)的器件、導(dǎo)線有各種頻率的,各種轉(zhuǎn)換速率的信號(hào)在動(dòng)作、傳遞。首先是相互之間的信號(hào)電磁藕合(串?dāng)_)和信號(hào)在不同特性阻抗傳輸路徑上的反射,以及電源,地電平由于IC高頻轉(zhuǎn)換引起電流尖峰電平,使TTL信號(hào)波形變得更壞。

4、轉(zhuǎn)換噪聲

由于系統(tǒng)工作時(shí),器件以高頻轉(zhuǎn)換,造成供電系統(tǒng)上有高頻率變化的電流尖峰,而供電的電源線路和地線路都可看成是很小的電阻、電感、電容元件。電流尖峰值太大,在它們上面會(huì)產(chǎn)生較大的交流尖峰電壓,其電源上的尖峰電壓基本上會(huì)串?dāng)_到高電平上,而地電平上的尖峰電壓會(huì)串?dāng)_到低電平上,如下圖所示:IC內(nèi)部同樣存在這種尖峰電壓。

wKgZPGeJ_saAbi9DAABbyS-g6v0578.png

5、串?dāng)_噪聲

由于系統(tǒng)組裝越來越密,印制導(dǎo)線之間的距離越來越近,鄰近導(dǎo)線上有高速轉(zhuǎn)換的電平信號(hào)。如正跳變信號(hào)跳變的時(shí)間tr和負(fù)跳變的時(shí)間tf都很小,使得導(dǎo)線上已有信號(hào)上疊加一個(gè)較大的電磁藕合信號(hào)(串?dāng)_信號(hào))。如下圖中較大的尖峰信號(hào)。這些信號(hào)還包括插頭座上的信號(hào)針之間的串?dāng)_信號(hào)以及電纜中信號(hào)之間的串?dāng)_。

wKgZPGeJ_saAY2RbAAAeILTzWzo716.png

決定因素:tr與tf值、線寬、線間距、(基材)介質(zhì)的厚度、介質(zhì)的介電常數(shù)、平行線長、重疊線長、插頭座信號(hào)針地針比、電纜信號(hào)線地線比。

6、 反射噪聲

如果IC之間的互連線比較長(復(fù)雜系統(tǒng)往往是這樣),線的特性阻抗又不均勻,或者終端沒有匹配,會(huì)引起反射,如果始端也不匹配,則會(huì)來回反射而造成振鈴。如下圖所示:

wKgZPGeJ_saASa3kAAAfDt1lRFc146.png

決定因素:特性阻抗、匹配方式、失配大小

終端反射系數(shù)、始端反射系數(shù)、線長

7、邊沿畸變

如果信號(hào)頻率升高到一定程度,也就是器件工作頻率達(dá)到一定的高度極限,而且印制導(dǎo)線又較長或者負(fù)載電容較大時(shí),tr ≥tw上升時(shí)間等于或大于脈沖寬度,信號(hào)畸變到?jīng)]有高低電平平頂或者遠(yuǎn)離平頂。如下圖所示(實(shí)線):

舉例“仿真示波器實(shí)測(cè)”均可驗(yàn)證。

決定因素:線寬、線長、基材介質(zhì)厚度、介質(zhì)介電常數(shù)、負(fù)載數(shù)、工作頻率(脈寬)、tr數(shù)字信號(hào)的變化。討論了上面七條,可見其畸變不容忽視。如果任其自流,不嚴(yán)加限制,造出來的系統(tǒng)不可能穩(wěn)定、可靠的工作。

wKgZPGeJ_saASrnHAAAtDjc1UO0839.png

如果看到這里,請(qǐng)點(diǎn)贊、收藏、分享三連!

限時(shí)免費(fèi)掃碼進(jìn)群,交流更多行業(yè)技術(shù)

wKgZPGeJ_saARXJVAAMZcJ4j6Gk672.png

審核編輯 黃宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 電阻
    +關(guān)注

    關(guān)注

    86

    文章

    5561

    瀏覽量

    172647
  • 信號(hào)完整性
    +關(guān)注

    關(guān)注

    68

    文章

    1416

    瀏覽量

    95606
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    請(qǐng)問一下信號(hào)完整性不好原因有哪些?

    請(qǐng)問一下信號(hào)完整性不好原因有哪些?
    發(fā)表于 06-10 07:50

    何為信號(hào)完整性信號(hào)完整性包含哪些

    何為信號(hào)完整性信號(hào)完整性(Signal Integrity,簡稱SI)是指在信號(hào)線上的信號(hào)質(zhì)量
    發(fā)表于 12-30 08:15

    信號(hào)完整性原理分析

    信號(hào)完整性原理分析 什么是“信號(hào)完整性”?在傳統(tǒng)的定義中“完整性(integrity)”指完整
    發(fā)表于 11-04 12:07 ?212次下載

    什么是信號(hào)完整性

    什么是信號(hào)完整性 信號(hào)完整性(Signal Integrity):就是指電路系統(tǒng)中信號(hào)
    發(fā)表于 06-30 10:23 ?5343次閱讀
    什么是<b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性</b>

    信號(hào)完整性與電源完整性仿真分析

    為了使設(shè)計(jì)人員對(duì)信號(hào)完整性與電源完整性有個(gè)全面的了解,文中對(duì)信號(hào)完整性與電源完整性的問題進(jìn)行了仿
    發(fā)表于 11-30 11:12 ?0次下載
    <b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性</b>與電源<b class='flag-5'>完整性</b>仿真分析

    電地完整性、信號(hào)完整性分析導(dǎo)論

    電地完整性、信號(hào)完整性分析導(dǎo)論,有需要的下來看看
    發(fā)表于 02-22 16:18 ?69次下載

    信號(hào)完整性與電源完整性的仿真分析與設(shè)計(jì)

    10129@52RD_信號(hào)完整性與電源完整性的仿真分析與設(shè)計(jì)
    發(fā)表于 12-14 21:27 ?0次下載

    信號(hào)完整性的定義、干擾因素及解決方法詳解

    反射的幅度和延時(shí),在最初的脈沖波形上進(jìn)行疊加就得到了這個(gè)波形,這也就是為什么,阻抗不匹配造成信號(hào)完整性不好原因
    的頭像 發(fā)表于 12-11 17:09 ?1.3w次閱讀

    詳解影響信號(hào)完整性不好原因

    線電阻的電壓降的影響地電平(0電平)直流引起的低電平提高 圖中虛線為提高的情況。提高幅度與IC的功耗大小、IC密度、饋電方式、地線電阻(R) 、饋電的地線總電流有關(guān)。 V地= I R 信號(hào)線電阻
    的頭像 發(fā)表于 04-30 09:24 ?2608次閱讀
    詳解影響<b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性</b><b class='flag-5'>不好</b>的<b class='flag-5'>原因</b>

    「硬見小百科」詳解影響信號(hào)完整性不好原因

    線電阻的電壓降的影響地電平(0電平)直流引起的低電平提高 圖中虛線為提高的情況。提高幅度與IC的功耗大小、IC密度、饋電方式、地線電阻(R) 、饋電的地線總電流有關(guān)。 V地= I R 信號(hào)線電阻
    的頭像 發(fā)表于 05-16 09:20 ?2349次閱讀
    「硬見小百科」詳解影響<b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性</b><b class='flag-5'>不好</b>的<b class='flag-5'>原因</b>

    信號(hào)完整性與電源完整性的仿真

    信號(hào)完整性與電源完整性的仿真(5V40A開關(guān)電源技術(shù)參數(shù))-信號(hào)完整性與電源完整性的仿真分析與設(shè)
    發(fā)表于 09-29 12:11 ?91次下載
    <b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性</b>與電源<b class='flag-5'>完整性</b>的仿真

    信號(hào)完整性分析科普

    何為信號(hào)完整性的分析信號(hào)完整性包含:波形完整性(Waveformintegrity)時(shí)序完整性
    的頭像 發(fā)表于 08-17 09:29 ?6386次閱讀
    <b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性</b>分析科普

    信號(hào)完整性不好原因和解決方法

    IC輸出管腳經(jīng)過印制導(dǎo)線或電纜到另一個(gè)IC的輸入腳,輸出高電平電流在印制導(dǎo)線或電纜電阻上引起一個(gè)高電平的降低,其值為ΔVOH=IOH× R,見下圖中高電平上的下面虛線
    發(fā)表于 01-12 17:37 ?291次閱讀
    <b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性</b><b class='flag-5'>不好</b>的<b class='flag-5'>原因</b>和解決方法

    信號(hào)完整性與電源完整性-電源完整性分析

    電子發(fā)燒友網(wǎng)站提供《信號(hào)完整性與電源完整性-電源完整性分析.pdf》資料免費(fèi)下載
    發(fā)表于 08-12 14:31 ?46次下載

    聽懂什么是信號(hào)完整性

    2024年12月20日14:00-16:00中星聯(lián)華科技將舉辦“高速信號(hào)完整性分析與測(cè)試”-“碼”上行動(dòng)系列線上講堂線上講堂。本期會(huì)議我們將為大家介紹高速串行總線傳輸基本框架,什么是信號(hào)完整性
    的頭像 發(fā)表于 12-15 23:33 ?275次閱讀
    聽懂什么是<b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性</b>