0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

非常詳細(xì)的BUCK電路 PCB layout建議

漢通達 ? 2025-01-17 10:03 ? 次閱讀

DC-DC芯片的應(yīng)用設(shè)計中,PCB布板是否合理對于芯片能否表現(xiàn)出其最優(yōu)性能有著至關(guān)重要的影響。不合理的PCB布板會造成芯片性能變差如線性度下降(包括輸入線性度以及輸出線性度)、帶載能力下降、工作不穩(wěn)定、EMI輻射增加、輸出噪聲增加等,更嚴(yán)重的可能會直接造成芯片損壞。


一般DC-DC芯片的使用手冊中都會有其對應(yīng)的PCB布板設(shè)計要求以及布板示意圖,本次我們就以同步BUCK芯片為例簡單講一講關(guān)于DC-DC芯片應(yīng)用設(shè)計中的PCB Layout設(shè)計要點。

1、關(guān)注芯片工作的大電流路徑

DC-DC芯片布板需遵循一個非常重要的原則,即開關(guān)大電流環(huán)路面積盡可能小。下圖所示的BUCK拓補結(jié)構(gòu)中可以看到芯片開關(guān)過程中存在兩個大電流環(huán)路。紅色為輸入環(huán)路,綠色為輸出環(huán)路。每一個電流環(huán)都可看作是一個環(huán)路天線,會對外輻射能量,引起EMI問題,輻射的大小與環(huán)路面積呈正比。

3934a06e-d477-11ef-9434-92fbcf53809c.png

(注意:當(dāng)芯片引腳設(shè)置不足以讓我們同時兼顧輸入環(huán)路與輸出環(huán)路最小時,對于BUCK而言,應(yīng)優(yōu)先考慮輸入部分回路布線最優(yōu)化。因為輸出回路中電流是連續(xù)的,而輸入回路中電流是跳變的,會產(chǎn)生較大的di/dt,會引起EMI問題的可能性更高。如果是BOOST芯片,則應(yīng)優(yōu)先考慮輸出回路布線最優(yōu)化。)學(xué)硬件,熟能生巧,理論聯(lián)系實際,做整理多總結(jié)吧!2、輸入電容的配置

① 對于BUCK芯片而言,要想使輸入環(huán)路盡可能小,輸入電容應(yīng)盡可能靠近芯片引腳放置;

② 為了讓電容濾波效果更好,讓電源先經(jīng)過輸入電容,再進入芯片內(nèi)部;

③ CIN使用的大容量電容器,一般情況下頻率特性差,所以要與CIN并聯(lián)頻率特性好的高頻率去耦電容器CBYPASS;

④ 電流容量小的電源(IO≤1A)場合,容量值也變小,所以有時可用1個陶瓷電容器兼具CIN和CBYPASS功能;

395dc868-d477-11ef-9434-92fbcf53809c.png

3、電感的配置

① 對于BUCK芯片而言,要想使輸入環(huán)路盡可能小,電感要靠近芯片SW引腳放置;

② 以覆銅方式走線減小寄生電感、電阻;

③ SW節(jié)點要以最小面積處理大電流,防止銅箔面積變大會起到天線的作用,使 EMI增加;

④ 電感附近不要走敏感信號線;

⑤ 自舉電路這一塊,自舉電路要盡量去靠近SW pin腳來縮短整個高頻的流通路徑;

39709bd2-d477-11ef-9434-92fbcf53809c.png

附上溫升10℃時,PCB板的線寬、覆銅厚度與通過電流的對應(yīng)關(guān)系供參考。

398b1da4-d477-11ef-9434-92fbcf53809c.png

4、輸出電容的配置

39a012f4-d477-11ef-9434-92fbcf53809c.png

5、反饋路徑的布線

① 通常FB反饋網(wǎng)絡(luò)處的分壓電阻都采用K級,10K級或上百K的阻值,阻值越大,越容易受干擾,應(yīng)遠(yuǎn)離各種噪聲源如電感、SW、續(xù)流二極管等;

② FB、COMP腳的信號地盡可能地與走大電流的功率地隔離開,然后進行單點相連,盡量不要讓大電流信號的地去干擾到小信號電流的地;

③ FB的分壓電阻要從VOUT上進行采樣,采樣點要靠近輸出電容處才能獲得更準(zhǔn)確的實際輸出電壓值;

39b90de0-d477-11ef-9434-92fbcf53809c.png

聲明:

本號對所有原創(chuàng)、轉(zhuǎn)載文章的陳述與觀點均保持中立,推送文章僅供讀者學(xué)習(xí)和交流。文章、圖片等版權(quán)歸原作者享有,如有侵權(quán),聯(lián)系刪除。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 芯片
    +關(guān)注

    關(guān)注

    456

    文章

    51051

    瀏覽量

    425580
  • buck電路
    +關(guān)注

    關(guān)注

    28

    文章

    485

    瀏覽量

    46530
  • Pcb layout
    +關(guān)注

    關(guān)注

    6

    文章

    98

    瀏覽量

    29184
收藏 人收藏

    評論

    相關(guān)推薦

    DCDC的Layout終極奧義

    關(guān)于Buck和Boost的,我已經(jīng)寫了幾篇,不過很少提到PCB Layout,這篇就說說PCB Layout。
    發(fā)表于 08-18 11:28 ?1176次閱讀

    PCB Layout的設(shè)計要點

    在集成電路應(yīng)用設(shè)計中,項目原理圖設(shè)計完成之后,就需要進行PCB布板的設(shè)計。 PCB設(shè)計是一個至關(guān)重要的環(huán)節(jié)。 設(shè)計結(jié)果的優(yōu)劣直接影響整個設(shè)計功能。 因此,合理高效的PCB
    發(fā)表于 05-22 10:59 ?1141次閱讀
    <b class='flag-5'>PCB</b> <b class='flag-5'>Layout</b>的設(shè)計要點

    Buck電路PCB layout布局設(shè)計和注意事項

    在DCDC電源電路中,PCB的布局對電路功能的實現(xiàn)和良好的各項指標(biāo)來說都十分重要。今天我們以Buck電路為例,分析如何進行合理
    的頭像 發(fā)表于 08-28 10:47 ?2726次閱讀
    <b class='flag-5'>Buck</b><b class='flag-5'>電路</b>中<b class='flag-5'>PCB</b> <b class='flag-5'>layout</b>布局設(shè)計和注意事項

    求AD10的詳細(xì)使用教程(包括線路原理圖設(shè)計和PCB LAYOUT

    求AD10使用的詳細(xì)使用教程(包括線路原理圖設(shè)計和PCB LAYOUT),哪位大師有幫忙共享下,不勝感激!
    發(fā)表于 07-05 09:21

    PCBPCB LAYOUT相關(guān)詞匯全解

    本內(nèi)容詳細(xì)解釋了PCBPCB LAYOUT的相關(guān)術(shù)語,為PCB LAYOUT設(shè)計人員提供了方便
    發(fā)表于 11-09 16:01 ?3383次閱讀

    pcb layout基礎(chǔ)學(xué)習(xí)

    本專題詳細(xì)講解了什么是pcb layout,pcb layout基礎(chǔ)知識的學(xué)習(xí)及pcb
    發(fā)表于 11-21 14:04
    <b class='flag-5'>pcb</b> <b class='flag-5'>layout</b>基礎(chǔ)學(xué)習(xí)

    PCB-Layout-中的高頻電路布線技巧

    PCB-Layout-中的高頻電路布線技巧,感興趣的小伙伴們可以看看。
    發(fā)表于 07-26 16:29 ?0次下載

    PCB Layout pcb布局的基本原則

    PCB LayoutPCB布局,要使電子電路獲得最佳性能,電子元器件的布局及導(dǎo)線的布線是非常關(guān)鍵的環(huán)節(jié)。要使
    的頭像 發(fā)表于 07-21 16:44 ?1.5w次閱讀

    DCDC芯片中PCB Layout的設(shè)計要點

    關(guān)于Buck和Boost的,我已經(jīng)寫了幾篇,不過很少提到PCB Layout,這篇就說說PCB Layout。 很多DCDC芯片的手冊都有對
    的頭像 發(fā)表于 09-14 09:21 ?7885次閱讀
    DCDC芯片中<b class='flag-5'>PCB</b> <b class='flag-5'>Layout</b>的設(shè)計要點

    PCB Layout過孔散熱設(shè)計

    電路設(shè)計中熱設(shè)計是非常重要的,通常對于走大功率的芯片諸如BUCK,LDO,Diver等芯片,在芯片設(shè)計封裝上為了減小芯片熱阻會在芯片底部外置Exposed Pad /Thermal Pad,以使
    的頭像 發(fā)表于 08-07 15:26 ?3875次閱讀
    <b class='flag-5'>PCB</b> <b class='flag-5'>Layout</b>過孔散熱設(shè)計

    關(guān)于PCB layout的EMC設(shè)計檢查建議

    RK3588產(chǎn)品設(shè)計中的 ESD/EMI防護設(shè)計及EMC的設(shè)計檢查給出了建議,幫助大家更好的提高產(chǎn)品的抗靜電、抗電磁干擾水平。 EMC設(shè)計檢查建議 按照設(shè)計流程,一個產(chǎn)品Layout完成之后,需要進入嚴(yán)格的評審環(huán)節(jié),所設(shè)計的產(chǎn)
    的頭像 發(fā)表于 09-19 09:55 ?603次閱讀
    關(guān)于<b class='flag-5'>PCB</b> <b class='flag-5'>layout</b>的EMC設(shè)計檢查<b class='flag-5'>建議</b>

    非常詳細(xì)PCB設(shè)計規(guī)范

    非常詳細(xì)PCB設(shè)計規(guī)范
    發(fā)表于 10-11 18:06 ?52次下載

    PCB 高速電路Layout 設(shè)計指南

    PCB 高速電路Layout 設(shè)計指南
    的頭像 發(fā)表于 11-30 10:07 ?2998次閱讀
    <b class='flag-5'>PCB</b> 高速<b class='flag-5'>電路</b>板 <b class='flag-5'>Layout</b> 設(shè)計指南

    5條DC-DC PCB layout建議

    一般DC-DC芯片的使用手冊中都會有其對應(yīng)的PCB布板設(shè)計要求以及布板示意圖,本次我們就以同步BUCK芯片為例簡單講一講關(guān)于DC-DC芯片應(yīng)用設(shè)計中的PCB Layout設(shè)計要點。
    發(fā)表于 01-16 15:27 ?1022次閱讀
    5條DC-DC <b class='flag-5'>PCB</b> <b class='flag-5'>layout</b><b class='flag-5'>建議</b>

    buck電路PCB布局優(yōu)化經(jīng)驗

    Buck電路,也稱為降壓轉(zhuǎn)換器,是一種廣泛使用的DC-DC轉(zhuǎn)換器,用于將輸入電壓降低到較低的輸出電壓。在設(shè)計Buck電路時,PCB布局是關(guān)鍵
    的頭像 發(fā)表于 11-05 09:13 ?584次閱讀