0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
电子发烧友
开通电子发烧友VIP会员 尊享10大特权
海量资料免费下载
精品直播免费看
优质内容免费畅学
课程9折专享价
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

直播預(yù)告|智算時(shí)代,如何通過(guò) N-Trace 助力 RISC-V 性能優(yōu)化

RISCV國(guó)際人才培養(yǎng)認(rèn)證中心 ? 2025-01-10 17:53 ? 次閱讀

RISC-V N-Trace(基于 Nexus 的跟蹤)是針對(duì) RISC-V 體系結(jié)構(gòu)的調(diào)試和跟蹤技術(shù)。該技術(shù)通過(guò)定義一個(gè)跟蹤編碼器組件,并建立在廣為人知的 Nexus IEEE-ISTO 5001 標(biāo)準(zhǔn)之上。RISC-V 國(guó)際基金會(huì)成立了 N-Trace 工作組,該工作組的目標(biāo)是利用被廣泛使用且有著良好文檔支持的 IEEE-ISTO 5001 Nexus 跟蹤標(biāo)準(zhǔn),將其作為針對(duì) RISC-V 架構(gòu)的等效解決方案的基礎(chǔ),專門用于支持 RISC-V ISA 內(nèi)核、Harts 以及 SoC/MCU 設(shè)計(jì)的跟蹤功能。


2024 年 RISC-V 北美峰會(huì)上,RISC-V 國(guó)際基金會(huì)正式通過(guò) N-Trace 標(biāo)準(zhǔn)規(guī)范。該標(biāo)準(zhǔn)的發(fā)布,可以為高性能計(jì)算提供性能分析,提升系統(tǒng)性能;為安全關(guān)鍵系統(tǒng)提供驗(yàn)證,保證系統(tǒng)代碼檢測(cè)覆蓋,為各場(chǎng)景的開(kāi)發(fā)帶來(lái)提升。同年早些時(shí)候,RISC-V 歐洲峰會(huì)上已有關(guān)于 RatifiedN- Trace Specification 的相關(guān)系統(tǒng)性分享,大家也可以點(diǎn)擊視頻了解更多。


截至目前,RISC-V 跟蹤有三個(gè)基本規(guī)范:

  • RISC-V N-Trace (基于 Nexus 的跟蹤)規(guī)范
  • RISC-V 跟蹤控制接口規(guī)范
  • RISC-V 跟蹤連接器規(guī)范

早在 2022 年,玄鐵團(tuán)隊(duì)就與勞特巴赫針對(duì) RISC-V CPU 調(diào)試展開(kāi)合作。勞特巴赫是調(diào)試和跟蹤工具領(lǐng)域的全球領(lǐng)導(dǎo)者,自 RISC-V 基金會(huì)成立以來(lái)一直是其戰(zhàn)略成員,為 RISC-V 調(diào)試標(biāo)準(zhǔn)以及未來(lái)的 RISC-V E-Trace 和 N-Trace 跟蹤標(biāo)準(zhǔn)作出了重要貢獻(xiàn)。在 2024 年的 RISC-V 歐洲峰會(huì)上,勞特巴赫以 "RISC-V 調(diào)試變得簡(jiǎn)單" 為題,展示了 TRACE32 調(diào)試和跟蹤工具如何在復(fù)雜情況下為開(kāi)發(fā)人員提供支持,并向工程師開(kāi)發(fā)者展示了如何利用正確的工具和調(diào)試策略克服異構(gòu)場(chǎng)景中的任何調(diào)試挑戰(zhàn)、解釋如何使用單個(gè)調(diào)試接口和單個(gè) debug probe 同時(shí)調(diào)試 RISC-V 和其他架構(gòu)的內(nèi)核,以深入了解整個(gè)嵌入式系統(tǒng)。

本期直播我們有幸邀請(qǐng)到來(lái)自勞特巴赫的曹龑,與達(dá)摩院玄鐵團(tuán)隊(duì)高級(jí)技術(shù)專家尚云海、玄鐵團(tuán)隊(duì)技術(shù)服務(wù)專家金先哲一同與大家探討 N-Trace 助力 RISC-V 性能優(yōu)化方案。大家有機(jī)會(huì)能夠全面了解玄鐵處理器調(diào)試系統(tǒng)、玄鐵從 Debug 到 Trace 的玄鐵 CPU 進(jìn)化之路,以及為應(yīng)對(duì)持續(xù)增長(zhǎng)的智算需求,雙方如何通過(guò) N-Trace 釋放玄鐵處理器調(diào)試潛能,更好地進(jìn)行產(chǎn)品優(yōu)化,從而服務(wù)市場(chǎng)。


直 播 信 息

直播主題智算時(shí)代,如何通過(guò) N-Trace 助力 RISC-V 性能優(yōu)化直播時(shí)間 2025 年 1 月 16 日(周四)19:00直播平臺(tái) 21ic 電子網(wǎng)、XuanTie玄鐵視頻號(hào)

b2dad17a-cf38-11ef-9434-92fbcf53809c.png


b2f6056c-cf38-11ef-9434-92fbcf53809c.png

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • cpu
    cpu
    +關(guān)注

    關(guān)注

    68

    文章

    10891

    瀏覽量

    212445
  • 體系結(jié)構(gòu)
    +關(guān)注

    關(guān)注

    0

    文章

    29

    瀏覽量

    9658
  • RISC-V
    +關(guān)注

    關(guān)注

    45

    文章

    2312

    瀏覽量

    46308
收藏 0人收藏

    評(píng)論

    相關(guān)推薦

    risc-v芯片在電機(jī)領(lǐng)域的應(yīng)用展望

    。通過(guò)不斷優(yōu)化指令集架構(gòu)和算法設(shè)計(jì),RISC-V芯片將能夠?qū)崿F(xiàn)更高效的控制模式和更高的性能表現(xiàn),從而推動(dòng)電機(jī)控制技術(shù)的進(jìn)一步發(fā)展。 因此可以大膽的想象一下,
    發(fā)表于 12-28 17:20

    圣誕特輯 |開(kāi)源芯片系列講座第25期:RISC-V架構(gòu)在高性能領(lǐng)域的進(jìn)展與挑戰(zhàn)

    鷺島論壇開(kāi)源芯片系列講座第25期「RISC-V架構(gòu)在高性能領(lǐng)域的進(jìn)展與挑戰(zhàn)」圣誕夜(周三)20:00精彩開(kāi)播期待與您云相聚,共襄學(xué)術(shù)盛宴!|直播信息報(bào)告題目RISC-V架構(gòu)在高
    的頭像 發(fā)表于 12-24 08:03 ?240次閱讀
    圣誕特輯 |開(kāi)源芯片系列講座第25期:<b class='flag-5'>RISC-V</b>架構(gòu)在高<b class='flag-5'>性能</b>領(lǐng)域的進(jìn)展與挑戰(zhàn)

    直播預(yù)約 |開(kāi)源芯片系列講座第25期:RISC-V架構(gòu)在高性能領(lǐng)域的進(jìn)展與挑戰(zhàn)

    鷺島論壇開(kāi)源芯片系列講座第25期「RISC-V架構(gòu)在高性能領(lǐng)域的進(jìn)展與挑戰(zhàn)」12月25日(周三)20:00精彩開(kāi)播期待與您云相聚,共襄學(xué)術(shù)盛宴!|直播信息報(bào)告題目RISC-V架構(gòu)在高
    的頭像 發(fā)表于 12-13 17:01 ?165次閱讀
    <b class='flag-5'>直播</b>預(yù)約 |開(kāi)源芯片系列講座第25期:<b class='flag-5'>RISC-V</b>架構(gòu)在高<b class='flag-5'>性能</b>領(lǐng)域的進(jìn)展與挑戰(zhàn)

    關(guān)于RISC-V學(xué)習(xí)路線圖推薦

    的編程方法。 學(xué)習(xí)RISC-V匯編語(yǔ)言 : 了解RISC-V匯編語(yǔ)言的語(yǔ)法和指令格式,編寫簡(jiǎn)單的匯編程序。 調(diào)試與優(yōu)化 : 使用調(diào)試工具(如GDB)對(duì)RISC-V程序進(jìn)行調(diào)試和
    發(fā)表于 11-30 15:21

    RISC-V,即將進(jìn)入應(yīng)用的爆發(fā)期

    計(jì)算機(jī)由控制整體的CPU(中央處理器)和加速器兩部分構(gòu)成。在AI計(jì)算中,功耗和效率是兩個(gè)關(guān)鍵因素。RISC-V架構(gòu)通過(guò)其簡(jiǎn)潔的設(shè)計(jì)和定制化的擴(kuò)展,可以實(shí)現(xiàn)高效的能量使用。該架構(gòu)能夠通過(guò)小型且高效的處理單元
    發(fā)表于 10-31 16:06

    RISC-V Summit China 2024 | 青稞RISC-V+接口PHY,賦能RISC-V高效落地

    市場(chǎng)。通過(guò)深入芯片底層,優(yōu)化內(nèi)核與軟硬件通訊組件的銜接,讓芯片內(nèi)部模塊的結(jié)合更加緊密,使產(chǎn)品在集成度、連接能力、性能、功耗等方面表現(xiàn)出色。專業(yè)接口得到RISC-V
    發(fā)表于 08-30 17:37

    2024 RISC-V 中國(guó)峰會(huì):華秋電子助力RISC-V生態(tài)!

    第四屆RISC-V中國(guó)峰會(huì)(RISC-V Summit China 2024)于8月21日至23日在杭州盛大召開(kāi),成為RISC-V領(lǐng)域的一次重要盛會(huì)
    的頭像 發(fā)表于 08-26 18:33 ?938次閱讀
    2024 <b class='flag-5'>RISC-V</b> 中國(guó)峰會(huì):華秋電子<b class='flag-5'>助力</b><b class='flag-5'>RISC-V</b>生態(tài)!

    2024 RISC-V 中國(guó)峰會(huì):華秋電子助力RISC-V生態(tài)!

    技術(shù)未來(lái)發(fā)展方向的寶貴機(jī)會(huì)。 華秋電子<電子發(fā)燒友>作為RISC-V中國(guó)峰會(huì)的核心媒體社區(qū)合作伙伴,深度參與此次峰會(huì)。通過(guò)其廣泛的影響力,積極推廣前沿的RISC-V創(chuàng)新
    發(fā)表于 08-26 16:46

    rIsc-v的缺的是什么?

    RISC-V作為一種開(kāi)源的指令集架構(gòu)(ISA),自其誕生以來(lái)就受到廣泛關(guān)注和應(yīng)用,但它也存在一些不足之處。以下是RISC-V架構(gòu)目前存在的主要缺點(diǎn): 1. 性能問(wèn)題 相對(duì)于專用ISA的性能
    發(fā)表于 07-29 17:18

    RISC-V的MCU關(guān)于USB高速通信設(shè)計(jì)的難點(diǎn)

    。 綜上所述,RISC-V的MCU在USB高速通信設(shè)計(jì)方面需要解決硬件集成、性能優(yōu)化、軟件生態(tài)和成本效益等方面的難點(diǎn)。通過(guò)不斷的技術(shù)創(chuàng)新和市場(chǎng)拓展,
    發(fā)表于 05-27 16:23

    RISC-V的MCU與ARM對(duì)比

    和實(shí)現(xiàn)。這意味著RISC-V具有高度的靈活性和可定制性,可以根據(jù)不同的應(yīng)用需求進(jìn)行優(yōu)化和擴(kuò)展。 ARM :ARM是一種專有的架構(gòu),任何想要使用ARM的指令集或?qū)崿F(xiàn)的設(shè)計(jì)者都必須向ARM公司支付版權(quán)費(fèi)
    發(fā)表于 05-27 15:58

    為何什么risc-v芯片比arm的效率高

    免費(fèi)使用和修改其指令集,這促進(jìn)了RISC-V生態(tài)系統(tǒng)的快速發(fā)展。隨著越來(lái)越多的公司和開(kāi)發(fā)者參與到RISC-V的開(kāi)發(fā)和優(yōu)化中來(lái),RISC-V芯片的性能
    發(fā)表于 04-28 09:38

    RISC-V有哪些優(yōu)點(diǎn)和缺點(diǎn)

    。同時(shí),這種設(shè)計(jì)也降低了制造成本,使得RISC-V在成本敏感的應(yīng)用場(chǎng)景中更具競(jìng)爭(zhēng)力。 缺點(diǎn): 性能問(wèn)題:雖然RISC-V設(shè)計(jì)簡(jiǎn)潔,但相對(duì)于某些專用ISA(如ARM),其性能可能略低。這
    發(fā)表于 04-28 09:03

    RISC-V有哪些優(yōu)缺點(diǎn)?是堅(jiān)持ARM方向還是投入risc-V的懷抱?

    是一個(gè)優(yōu)勢(shì)。同時(shí),這種設(shè)計(jì)也降低了制造成本,使得RISC-V在成本敏感的應(yīng)用場(chǎng)景中更具競(jìng)爭(zhēng)力。 缺點(diǎn) : 性能問(wèn)題 :雖然RISC-V設(shè)計(jì)簡(jiǎn)潔,但相對(duì)于某些專用ISA(如ARM),其性能
    發(fā)表于 04-28 08:51

    解鎖RISC-V技術(shù)力量丨曹英杰:RISC-V與大模型探索

    4月12日,第二期“大家來(lái)談芯|解鎖RISC-V技術(shù)力量”在上海臨港新片區(qū)頂科永久會(huì)址舉辦,本期沙龍聚焦RISC-V技術(shù),圍繞AI時(shí)代RISC-V市場(chǎng)機(jī)會(huì)、
    的頭像 發(fā)表于 04-16 08:16 ?743次閱讀
    解鎖<b class='flag-5'>RISC-V</b>技術(shù)力量丨曹英杰:<b class='flag-5'>RISC-V</b>與大模型探索

    電子發(fā)燒友

    中國(guó)電子工程師最喜歡的網(wǎng)站

    • 2931785位工程師會(huì)員交流學(xué)習(xí)
    • 獲取您個(gè)性化的科技前沿技術(shù)信息
    • 參加活動(dòng)獲取豐厚的禮品