0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

英特爾IEDM 2024大曬封裝、晶體管、互連等領(lǐng)域技術(shù)突破

looger123 ? 來(lái)源:looger123 ? 作者:looger123 ? 2024-12-25 09:52 ? 次閱讀

wKgZPGdrZLqAVm1FAAJf3aEwqWA131.png

芯東西12月16日?qǐng)?bào)道,在IEDM 2024(2024年IEEE國(guó)際電子器件會(huì)議)上,英特爾代工展示了包括先進(jìn)封裝、晶體管微縮、互連縮放等在內(nèi)的多項(xiàng)技術(shù)突破,以助力推動(dòng)半導(dǎo)體行業(yè)在下一個(gè)十年及更長(zhǎng)遠(yuǎn)的發(fā)展。

英特爾通過(guò)改進(jìn)封裝技術(shù)將芯片封裝中的吞吐量提升高達(dá)100倍,探索解決采用銅材料的晶體管在開(kāi)發(fā)未來(lái)制程節(jié)點(diǎn)時(shí)可預(yù)見(jiàn)的互連微縮限制,并繼續(xù)為先進(jìn)的全環(huán)繞柵極(GAA)晶體管及其它相關(guān)技術(shù)定義和規(guī)劃晶體管路線圖。

wKgZPGdrZNmAZj-xAAIipVaTACU160.png

這些技術(shù)進(jìn)展來(lái)自負(fù)責(zé)研發(fā)突破性制程和封裝技術(shù)的英特爾代工技術(shù)研究團(tuán)隊(duì)。在IEDM 2024上發(fā)表的部分論文由英特爾代工與其他團(tuán)隊(duì)共同完成。

隨著行業(yè)朝著到2030年在單個(gè)芯片上實(shí)現(xiàn)一萬(wàn)億個(gè)晶體管的目標(biāo)前進(jìn),先進(jìn)封裝、晶體管微縮、互連微縮等技術(shù)突破對(duì)于未來(lái)滿足更高性能、更高能效、更高成本效益的計(jì)算應(yīng)用需求至關(guān)重要。

一、先進(jìn)封裝:異構(gòu)集成新方案,將吞吐量提升多達(dá)100倍

英特爾代工匯報(bào)了一種用于先進(jìn)封裝的異構(gòu)集成解決方案——選擇性層轉(zhuǎn)移(Selective Layer Transfer, SLT),可以在芯片封裝中將吞吐量提升高達(dá)100倍,實(shí)現(xiàn)超快速的芯片間封裝(chip-to-chip assembly)。

與傳統(tǒng)的芯片到晶圓鍵合(chip-to-wafer bonding)技術(shù)相比,選擇性層轉(zhuǎn)移能夠讓芯片的尺寸變得更小,縱橫比變得更高。

該解決方案的基本思路是以晶圓到晶圓連接的吞吐量,實(shí)現(xiàn)芯片到晶圓連接的靈活性和能力,能夠以更高的靈活性集成超薄芯粒,還帶來(lái)了更高的功能密度,并可以結(jié)合混合鍵合(hybrid bonding)或融合鍵合(fusion bonding)工藝,提供更靈活且成本效益更高的解決方案,封裝來(lái)自不同晶圓的芯粒。

這為AI應(yīng)用提供了一種更高效、更靈活的架構(gòu)。

wKgZO2drZO-AXO_gAAMIp5dEO8I088.png

相應(yīng)的技術(shù)論文名為《選擇性層轉(zhuǎn)移:業(yè)界領(lǐng)先的異構(gòu)集成技術(shù)》,作者包括Adel Elsherbini、Tushar Talukdar、Thomas Sounart等人。

二、晶體管微縮:持續(xù)縮短?hào)艠O長(zhǎng)度,探索用新材料替代硅

晶體管技術(shù)進(jìn)步一直是英特爾的主業(yè)之一。

在最先進(jìn)的全環(huán)繞柵極(GAA)晶體管方面,英特爾代工展示了硅基RibbionFET CMOS (互補(bǔ)金屬氧化物半導(dǎo)體)技術(shù),以及用于微縮的2D場(chǎng)效應(yīng)晶體管(2D FETs)的柵氧化層(gate oxide)模塊,以提高設(shè)備性能。

為了將RibbonFET GAA晶體管的微縮推向更高水平,英特爾代工展示了柵極長(zhǎng)度為6nm、硅層厚度僅為1.7nm的硅基RibbonFET CMOS晶體管,在大幅縮短?hào)艠O長(zhǎng)度和減少溝道厚度的同時(shí),在對(duì)短溝道效應(yīng)的抑制和性能上達(dá)到了業(yè)界領(lǐng)先水平。

wKgZO2drZQWAKBdiAAJasYjsRb8505.png

英特爾代工正在研究一個(gè)漸進(jìn)式的發(fā)展步驟,將溝道材料由傳統(tǒng)材料替換為其它材料,比如2D材料。他們判斷一旦將基于硅的溝道性能推至極限,采用2D材料的GAA晶體管很有可能會(huì)成為下一步發(fā)展的合理方向。

為了在CFET(互補(bǔ)場(chǎng)效應(yīng)晶體管)之外進(jìn)一步加速GAA技術(shù)創(chuàng)新,英特爾代工展示了其在2D GAA NMOS(N型金屬氧化物半導(dǎo)體)和PMOS(P型金屬氧化物半導(dǎo)體)晶體管制造方面的研究,側(cè)重于柵氧化層模塊的研發(fā),將晶體管的柵極長(zhǎng)度微縮到了30nm。該研究還報(bào)告了行業(yè)在2D TMD(過(guò)渡金屬二硫化物)半導(dǎo)體領(lǐng)域的研究進(jìn)展,此類(lèi)材料未來(lái)有望在先進(jìn)晶體管工藝中成為硅的替代品。

wKgZPGdrZReAOKtpAAMKybnAPBQ296.png

GaN是一種新興的用于功率器件和射頻RF)器件的材料,相較于硅,它的性能更強(qiáng),也能承受更高的電壓和溫度。英特爾代工團(tuán)隊(duì)發(fā)現(xiàn)在數(shù)據(jù)中心領(lǐng)域,硅材料在電力傳輸方面快達(dá)到極限,而以300毫米GaN(氮化鎵)為代表的其他材料體系是頗具吸引力的替代選擇。

在300毫米GaN-on-TRSOI(富陷阱絕緣體上硅)襯底(substrate)上,英特爾代工制造了業(yè)界領(lǐng)先的高性能微縮增強(qiáng)型GaN MOSHEMT(金屬氧化物半導(dǎo)體高電子遷移率晶體管)。GaN-on-TRSOI等工藝上較為先進(jìn)的襯底,可以通過(guò)減少信號(hào)損失,提高信號(hào)線性度和基于襯底背部處理的先進(jìn)集成方案,為功率器件和射頻器件等應(yīng)用帶來(lái)更強(qiáng)的性能。

三、互連縮放:改善芯片內(nèi)互連,最高將線間電容降低25%

銅互連的時(shí)代即將走向尾聲。隨著線寬不斷縮小,銅線的電阻率呈指數(shù)級(jí)上升,以至到難以接受的程度。當(dāng)晶體管尺寸不斷縮小,使其越來(lái)越密集、功能越來(lái)越強(qiáng)大時(shí),卻沒(méi)有能將所有這些晶體管連接在一起所需的布線。

取得突破的一個(gè)方法是減成法釕互連技術(shù)(subtractive Ruthenium)。

在間距小于或等于25nm時(shí),采用減成法釕互連技術(shù)實(shí)現(xiàn)的空氣間隙最高可將線間電容降低25%,有助于改善芯片內(nèi)互連,提升芯片性能。

具體而言,減成法釕互連技術(shù)通過(guò)采用釕這一新型、關(guān)鍵、替代性的金屬化材料,利用薄膜電阻率(thin film resistivity)和空氣間隙(airgap),實(shí)現(xiàn)了在互連微縮方面的重大進(jìn)步。

英特爾代工率先在研發(fā)測(cè)試設(shè)備上展示了一種可行、可量產(chǎn)、具有成本效益的減成法釕互連技術(shù),該工藝引入空氣間隙,無(wú)需通孔周?chē)嘿F的光刻空氣間隙區(qū)域(lithographic airgap exclusion zone),也不需要使用選擇性蝕刻的自對(duì)準(zhǔn)通孔(self-aligned via)。這表明該技術(shù)作為一種金屬化方案,在緊密間距層中替代銅鑲嵌工藝的優(yōu)勢(shì)。

這一解決方案有望在英特爾代工的未來(lái)制程節(jié)點(diǎn)中得以應(yīng)用,或能探索出合理的下一代互連技術(shù),使其與下一代晶體管及下一代封裝技術(shù)相適配。

wKgZO2drZSyAPkZiAANEMFSYYY0414.png

相應(yīng)技術(shù)論文名為《利用空氣間隙的減成法釕互連技術(shù)》,作者是Ananya Dutta、Askhit Peer、Christopher Jezewski。

結(jié)語(yǔ):三大創(chuàng)新著力點(diǎn),推動(dòng)AI向能效更高發(fā)展

在IEDM 2024上,英特爾代工還分享了對(duì)先進(jìn)封裝和晶體管微縮技術(shù)未來(lái)發(fā)展的愿景,以下三個(gè)關(guān)鍵的創(chuàng)新著力點(diǎn)將有助于AI在未來(lái)十年朝著能效更高的方向發(fā)展:

1、先進(jìn)內(nèi)存集成(memory integration),以消除容量、帶寬和延遲的瓶頸;2、用于優(yōu)化互連帶寬的混合鍵合;3、模塊化系統(tǒng)(modular system)及相應(yīng)的連接解決方案。

wKgZO2drZUCAf1RwAAJ856rMH1Y787.png

新型材料還有待進(jìn)一步探索,來(lái)增強(qiáng)英特爾代工的PowerVia背面供電技術(shù)在緩解互連瓶頸、實(shí)現(xiàn)晶體管的進(jìn)一步微縮中的作用。這對(duì)于持續(xù)推進(jìn)摩爾定律、推動(dòng)面向AI時(shí)代的半導(dǎo)體創(chuàng)新至關(guān)重要。

同時(shí),英特爾代工發(fā)出行動(dòng)號(hào)召,開(kāi)發(fā)關(guān)鍵性和突破性的創(chuàng)新,持續(xù)推進(jìn)晶體管微縮,推動(dòng)實(shí)現(xiàn)“萬(wàn)億晶體管時(shí)代”。

英特爾代工概述了對(duì)能夠在超低電壓(低于300毫伏)下運(yùn)行的晶體管的研發(fā),將如何有助于解決日益嚴(yán)重的熱瓶頸,并大幅改善功耗和散熱。

其團(tuán)隊(duì)認(rèn)為,應(yīng)對(duì)能源挑戰(zhàn)的途徑之一,是采用極低供電電壓的高品質(zhì)晶體管,不是僅在研究環(huán)境中制造出一個(gè)這樣的晶體管,而是要制造出數(shù)以萬(wàn)億計(jì)的此類(lèi)晶體管,使其具備足夠高的性能、穩(wěn)定性、可重復(fù)性及可靠性,這樣才能用它們來(lái)制造產(chǎn)品。

審核編輯 黃宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 英特爾
    +關(guān)注

    關(guān)注

    61

    文章

    9992

    瀏覽量

    172009
  • 晶體管
    +關(guān)注

    關(guān)注

    77

    文章

    9710

    瀏覽量

    138572
  • IEDM
    +關(guān)注

    關(guān)注

    0

    文章

    5

    瀏覽量

    11314
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    詳細(xì)解讀英特爾的先進(jìn)封裝技術(shù)

    (SAMSUNG)了。 隨著先進(jìn)封裝技術(shù)的發(fā)展,芯片制造和封裝測(cè)試逐漸融合,我們驚奇地發(fā)現(xiàn),在先進(jìn)封裝領(lǐng)域的高端玩家,竟然也是臺(tái)積電、
    的頭像 發(fā)表于 01-03 11:37 ?347次閱讀
    詳細(xì)解讀<b class='flag-5'>英特爾</b>的先進(jìn)<b class='flag-5'>封裝</b><b class='flag-5'>技術(shù)</b>

    英特爾代工在IEDM 2024展示多項(xiàng)技術(shù)突破

    在近期的2024年IEEE國(guó)際電子器件會(huì)議(IEDM 2024)上,英特爾代工展現(xiàn)了一系列創(chuàng)新技術(shù),為半導(dǎo)體行業(yè)的未來(lái)發(fā)展注入了強(qiáng)勁動(dòng)力。
    的頭像 發(fā)表于 12-25 16:13 ?181次閱讀

    半導(dǎo)體未來(lái)三大支柱:先進(jìn)封裝、晶體管互連

    重要參考方向。 在IEDM 2024大會(huì)上,英特爾發(fā)布了7篇技術(shù)論文,展示了多個(gè)關(guān)鍵領(lǐng)域的創(chuàng)新進(jìn)展。這些
    的頭像 發(fā)表于 12-16 10:41 ?472次閱讀
    半導(dǎo)體未來(lái)三大支柱:先進(jìn)<b class='flag-5'>封裝</b>、<b class='flag-5'>晶體管</b>和<b class='flag-5'>互連</b>

    IBM與Rapidus在多閾值電壓GAA晶體管技術(shù)的新突破

    IBM 與日本芯片制造商 Rapidus 在 2024 IEEE IEDM 國(guó)際電子器件會(huì)議上,對(duì)外展示了雙方攜手合作所研發(fā)的多閾值電壓 GAA 晶體管技術(shù)成果。該
    的頭像 發(fā)表于 12-12 15:01 ?233次閱讀

    英特爾展示互連微縮技術(shù)突破性進(jìn)展

    來(lái)源:英特爾IEDM2024上,英特爾代工的技術(shù)研究團(tuán)隊(duì)展示了晶體管封裝
    的頭像 發(fā)表于 12-10 10:41 ?171次閱讀

    技術(shù)前沿:“環(huán)抱”晶體管與“三明治”布線

    晶體管和PowerVia背面供電技術(shù)。這兩項(xiàng)技術(shù)首次成功集成于Intel 20A制程節(jié)點(diǎn),也將用于Intel 18A。 RibbonFET:柵極“環(huán)抱”晶體管 通過(guò)RibbonFET
    的頭像 發(fā)表于 09-11 17:57 ?350次閱讀
    <b class='flag-5'>技術(shù)</b>前沿:“環(huán)抱”<b class='flag-5'>晶體管</b>與“三明治”布線

    英特爾是如何實(shí)現(xiàn)玻璃基板的?

    在今年9月,英特爾宣布率先推出用于下一代先進(jìn)封裝的玻璃基板,并計(jì)劃在未來(lái)幾年內(nèi)向市場(chǎng)提供完整的解決方案,從而使單個(gè)封裝內(nèi)的晶體管數(shù)量不斷增加,繼續(xù)推動(dòng)摩爾定律,滿足以數(shù)據(jù)為中心的應(yīng)用的
    的頭像 發(fā)表于 07-22 16:37 ?364次閱讀

    英特爾OCI芯粒在新興AI基礎(chǔ)設(shè)施中實(shí)現(xiàn)光學(xué)I/O(輸入/輸出)共封裝

    英特爾的OCI(光學(xué)計(jì)算互連)芯粒有望革新面向AI基礎(chǔ)設(shè)施的高速數(shù)據(jù)處理。 英特爾在用于高速數(shù)據(jù)傳輸?shù)墓韫饧?b class='flag-5'>技術(shù)上取得了突破性進(jìn)展。在
    的頭像 發(fā)表于 06-29 11:47 ?908次閱讀

    英特爾實(shí)現(xiàn)光學(xué)IO芯粒的完全集成

    英特爾的OCI(光學(xué)計(jì)算互連)芯粒有望革新面向AI基礎(chǔ)設(shè)施的高速數(shù)據(jù)處理。 英特爾在用于高速數(shù)據(jù)傳輸?shù)墓韫饧?b class='flag-5'>技術(shù)上取得了突破性進(jìn)展。在
    的頭像 發(fā)表于 06-28 10:16 ?404次閱讀
    <b class='flag-5'>英特爾</b>實(shí)現(xiàn)光學(xué)IO芯粒的完全集成

    英特爾攜手日企加碼先進(jìn)封裝技術(shù)

    英特爾公司近日在半導(dǎo)體技術(shù)領(lǐng)域再有大動(dòng)作,加碼先進(jìn)封裝技術(shù),并與14家日本企業(yè)達(dá)成深度合作。此次合作中,英特爾創(chuàng)新性地租用夏普閑置的LCD面
    的頭像 發(fā)表于 06-11 09:43 ?422次閱讀

    Ansys多物理場(chǎng)簽核解決方案獲得英特爾代工認(rèn)證

    Ansys的多物理場(chǎng)簽核解決方案已經(jīng)成功獲得英特爾代工(Intel Foundry)的認(rèn)證,這一認(rèn)證使得Ansys能夠支持對(duì)采用英特爾18A工藝技術(shù)設(shè)計(jì)的先進(jìn)集成電路(IC)進(jìn)行簽核驗(yàn)證。18A工藝
    的頭像 發(fā)表于 03-11 11:25 ?722次閱讀

    英特爾押注18A制程,力爭(zhēng)重回技術(shù)領(lǐng)先地位

    據(jù)悉,18A 制程是英特爾技術(shù)引領(lǐng)道路上的關(guān)鍵階段,雖非直接采用 1.8納米工藝,英特爾仍自豪宣稱(chēng)其性能與晶體管密度媲美友商的 1.8 nm制程。
    的頭像 發(fā)表于 02-29 15:13 ?743次閱讀

    英特爾量產(chǎn)3D Foveros封裝技術(shù)

    英特爾封裝技術(shù)方面取得了重大突破,并已經(jīng)開(kāi)始大規(guī)模生產(chǎn)基于3D Foveros技術(shù)的產(chǎn)品。這項(xiàng)技術(shù)
    的頭像 發(fā)表于 01-26 16:04 ?677次閱讀

    英特爾3D封裝工藝進(jìn)入量產(chǎn),集成萬(wàn)億晶體管

    眾所周知,整個(gè)半導(dǎo)體領(lǐng)域正邁進(jìn)一個(gè)同時(shí)整合多個(gè)‘芯?!–hiplets,也被稱(chēng)為‘小芯片’)在同一封裝中的多元時(shí)代?;诖耍?b class='flag-5'>英特爾的 Foveros 及新型 EMIB(嵌入式多芯片互連
    的頭像 發(fā)表于 01-26 09:44 ?638次閱讀

    英特爾實(shí)現(xiàn)3D先進(jìn)封裝技術(shù)的大規(guī)模量產(chǎn)

    英特爾宣布已實(shí)現(xiàn)基于業(yè)界領(lǐng)先的半導(dǎo)體封裝解決方案的大規(guī)模生產(chǎn),其中包括英特爾突破性的3D封裝技術(shù)
    的頭像 發(fā)表于 01-25 14:24 ?304次閱讀