產(chǎn)品特性
MS2375 系列芯片是四路差分線路接收器,適用于平衡或非平衡
的數(shù)字信號傳輸系統(tǒng)。使能模塊同時控制四個接收器,支持高電平有
效使能輸入和低電平有效使能輸入。三態(tài)輸出保證接收器可以直接連
接到總線結(jié)構(gòu)的系統(tǒng)中。失效防護(hù)的特殊設(shè)計保證了當(dāng)輸入腳開路懸
空,所有輸出腳維持高電平。
MS2375 的輸入級集成了額外的放大電路以提高靈敏度,因而增
加了輸入阻抗,減輕了輸入驅(qū)動總線的負(fù)載。額外的放大電路會增加
傳輸延時,但是在大多數(shù)應(yīng)用中不會影響可交換性。
主要特點
?MS2375 符合或超出 ANSI TIA/EIA-422-B,TIA/EIA-423-B 和 ITU 建
議 V.10,V.11 要求
?±12V 共模輸入范圍,100mV 靈敏度
?典型輸入滯回電壓范圍 50mV
?5V 單電源供電
?低功耗肖特基電路
?三態(tài)輸出
?互補(bǔ)輸出,使能輸入
?最小 12kΩ輸入阻抗
?輸入開路失效防護(hù)
應(yīng)用
?高可靠性汽車應(yīng)用
?工廠自動化設(shè)備
?ATM 和點鈔機(jī)
?交流和伺服電機(jī)驅(qū)動
產(chǎn)品規(guī)格分類
管腳排列圖
如有需求請聯(lián)系——三亞微科技 王子文(16620966594)
管腳描述
內(nèi)部框圖
極限參數(shù)
(1)芯片使用中,任何超過極限工作參數(shù)的應(yīng)用方式會對器件造成永久的損壞,芯片長時間處于極
限工作狀態(tài)可能會影響器件的可靠性。上述極限工作參數(shù)只是由一系列極端測試得出,并不代表芯
片可以正常工作在此極限條件下。正常工作條件請參考下文的推薦工作條件。
(2)除了差分輸入電壓,所有電壓值的參考電位都是對 GND。
(3)差分輸入電壓是指同相輸入端 A 與反相輸入端 B 之間的電位之差。
(4)JEDEC 的文檔 JEP155 說明了在標(biāo)準(zhǔn) ESD 測試流程下,HBM500V 符合安全生產(chǎn)條件。
電氣參數(shù)
1 推薦工作條件
2 直流電氣參數(shù)
(1)所有典型值的工作條件是 VCC=5V,TA=25℃,VIC=0V。
(2)正負(fù)閾值電壓和滯回電壓的數(shù)值僅代表設(shè)計時的最大和最小值,實際數(shù)值會有所變化。
(3)同一時間最多只能有一個輸出端短路,且短路持續(xù)時間不應(yīng)超過 1s。
3 開關(guān)特性參數(shù)
(1)測試條件是 VCC=5V,TA=25℃,VIC=0V,CL=15pF。
(2)除非特別說明,每個輸出端的關(guān)斷態(tài)即高阻態(tài)。
(3)測試電路如圖 1,其中 CL包括了探針和插座的寄生電容;所有二極管為 1N3064 或等效的元件。
(5)測試啟動時間和關(guān)斷時間,注意 S1 和 S2 狀態(tài)有所不同,請參考圖 3 和圖 4 分別調(diào)整開關(guān)狀態(tài)
并測試。使能輸入信號由波形發(fā)生器提供,應(yīng)當(dāng)滿足:tr≤5ns,tf≤5ns;每個使能端都是單獨(dú)測試的,
測試 G 端時 GN 保持高電平,測試 GN 端時 G 端保持低電平。
應(yīng)用信息
1 芯片概述
MS2375 是一顆符合 ANSI EIA/TIA-422-B,ANSI EIA/TIA-423-B 和 ITU V.10,V.11 標(biāo)準(zhǔn)的四通道差分線路
接收器。這顆芯片提供了一個高可靠性和簡單易用的接口,將低壓低功耗的 MCU 與大型高壓設(shè)備或
系統(tǒng),通過長達(dá) 1000m 的總線連接起來。與大多數(shù) RS-422 接口類似,MS2375 工作在差分輸入電壓
范圍內(nèi),保證了良好的信號完整性。
2 功能概述
MS2375 可以通過 G 和 GN 兩個使能輸入來設(shè)置接收器進(jìn)入不同的工作狀態(tài),如果設(shè)置 G 為高電平或
GN 為低電平,4 個接收器的輸出端就打開了,可以正常接收信號。如果將 G 設(shè)置為低電平且 GN 設(shè)
置為高電平,4 個接收器就進(jìn)入關(guān)斷態(tài)(高阻態(tài)),這樣可以方便地通過控制器或微處理器來配置芯片
的工作狀態(tài)。更具體的使能設(shè)置可以參考下面的真值表。
3 芯片功能模式
表中 H=高電平,L=低電平,X=無關(guān)態(tài),Z=高阻態(tài)(關(guān)斷態(tài)),?=不確定的狀態(tài)。
4 供電注意事項
在電源腳旁邊放置一個 0.1μF 的電容,可以減小電源耦合噪聲,降低電源的內(nèi)阻。
5 PCB 版圖指導(dǎo)
在設(shè)計接口電路的 PCB 時需要考慮很多東西,充分且謹(jǐn)慎地設(shè)計版圖可以提高系統(tǒng)的性能。
1.在模擬電路中,噪聲經(jīng)常會通過電源腳進(jìn)入電路內(nèi)部,可以在電源腳旁邊放置一個旁路電容以減
小耦合噪聲。具體的做法是,將一個低 ESR,0.1μF 的陶瓷電容連接在電源管腳和地線之間,這個電
容盡可能靠近芯片管腳。單個旁路電容適用于單電源供電的應(yīng)用方案。
2.模擬地線和數(shù)字地線分開的版圖布局,是一種最簡單但是十分有效的噪聲抑制方案。在單層或多
層 PCB 板上通常有大量接地的焊盤,這些接地的焊盤可以幫助系統(tǒng)散熱,減小 EMI 噪聲拾取。請確
保物理層面上將模擬地和數(shù)字地分開,特別注意地線電流的流向。
3.為了減小寄生耦合,輸入走線應(yīng)當(dāng)盡量遠(yuǎn)離電源腳和輸出走線。如果實際條件不允許兩者遠(yuǎn)離,
可以垂直地穿過有噪聲的走線,而不是采用平行走線。
4.外部元件盡量放置在芯片附近,增益電阻 RF 和反饋電阻 RG 盡量靠近反相輸入端以減小寄生電容。
5.輸入走線盡量短一些,重點關(guān)注輸入走線,因為輸入走線是系統(tǒng)中最敏感的部分。
6.如有必要,可以在關(guān)鍵走線的周圍放置一圈低阻抗的保護(hù)環(huán)。保護(hù)環(huán)能有效減少附近不同電位的
連線產(chǎn)生的漏電流。
下圖提供了一種建議的 PCB 布局。
如有需求請聯(lián)系——三亞微科技 王子文(16620966594)
典型應(yīng)用電路
當(dāng)使用 MS2375 作為接收器時,MS2374 的輸出總線上可以同時并聯(lián)數(shù)個 MS2375。下圖展示了
一種沒有終端的總線方案。盡管沒有終端電阻和電容,且總線傳輸?shù)男盘栴l率在 200kbps 左右會產(chǎn)
生回波反射,但是符合 RS-422 要求的接收器只會讀取兩根傳輸線上的差分電壓值,并在輸出端輸出
一個干凈的信號。
終端電阻和電容值大多由實驗測定,根據(jù)不同的系統(tǒng),取值也會不同。例如,終端電阻 RT一定
不能超過傳輸線特征阻抗的 20%,一般取值范圍是 80Ω到 120Ω。
電源腳需要連接一個旁路電容(0.1μF 或更大)。任一使能腳(如 G)都可以打開接收器,所以
需要將需要控制的使能腳連接到合適的邏輯電平總線上,并將另一使能腳(如 GN)連接到保持該使
能腳失效的電源或地線上。比如,使用 G 腳作為使能腳,則需要將 GN 腳連接到 VCC 電源線上;反
之亦然。如果需要保持接收器一直處于打開狀態(tài),可以將兩個使能腳同時連接到電源線(或地線),
這樣就能保證至少有一個使能腳處于有效狀態(tài)。VCC 最好穩(wěn)定在 5V 左右不超過 10%的范圍內(nèi),邏輯
使能輸入必須滿足 TTL 邏輯電平要求。A 和 B 既可以連接到外部的接口電路,也可以保持懸空狀態(tài),
不用的輸出端 Y 也可以保持懸空狀態(tài)。最后一個接收器必須在輸入端并聯(lián)一個外部的終端電阻。
封裝外形圖
——愛研究芯片的小王
審核編輯 黃宇
-
接收器
+關(guān)注
關(guān)注
14文章
2470瀏覽量
71907 -
差分線路
+關(guān)注
關(guān)注
0文章
56瀏覽量
2008
發(fā)布評論請先 登錄
相關(guān)推薦
評論