0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電源完整性的設(shè)計說明

硬件攻城獅 ? 來源:硬件攻城獅 ? 2024-11-19 09:17 ? 次閱讀

電源完整性是指電源波形的質(zhì)量,研究的是電源分配網(wǎng)絡(luò)(PDN)。并從系統(tǒng)供電網(wǎng)絡(luò)綜合考慮,消除 / 降低噪聲對電源的影響。電源完整性的設(shè)計目標(biāo)是把電源噪聲控制在運行的范圍內(nèi),為芯片提供干凈穩(wěn)定的電壓,并使它能夠維持在一個很小的容差范圍內(nèi)(通常為 5% 以內(nèi)),實時響應(yīng)負(fù)載對電流的快速變化,并能夠為其他信號提供低阻抗的回流路徑。

電源噪聲的主要來源:

供電模塊(VRM,包括 LDO/DC-DC)的輸出噪聲

走線的直流電阻與寄生電感

同步開關(guān)噪聲(SSN)

電源與地平面諧振噪聲

臨近電源網(wǎng)絡(luò)耦合噪聲

其他部件耦合噪聲

6840d584-a01b-11ef-93f3-92fbcf53809c.png

大量的芯片引腳在進行邏輯狀態(tài)切換時,會有一個大的瞬態(tài)電流流過回路,造成地平面的波動,會造成芯片的地與系統(tǒng)地不一致,稱為地彈;造成芯片和系統(tǒng)的電源有差壓,稱為電源彈。在進行 PCB 疊層設(shè)計時,盡可能增大電源平面疊層之間的垂直距離,減少電源平面和地平面之間的垂直間距。

電源完整性設(shè)計策略

關(guān)注過孔、走線和電源平面的通流能力;當(dāng)在一個平面上布置多個電源時,需要進行電源平面的分割,分割方式要簡潔合理,分割區(qū)域的大小要滿足載流能力的要求;

盡可能使電源平面與地平面成對相鄰出現(xiàn),且盡可能接近;

關(guān)注去耦電容的設(shè)計,電容的去耦作用是有一定的距離要求的,即去耦半徑。電容焊盤的扇出方式推薦采用多過孔的方式。

關(guān)注同步開關(guān)噪聲(SSN,地彈和電源彈)的影響,可增加去耦電容;在滿足系統(tǒng)整體性能需求前提下,盡可能使用平緩的驅(qū)動信號(減緩驅(qū)動器的上升沿和下降沿時間)

電源完整性的測試項目

電壓值(精度)

測試儀器:萬用表

測試方法:分別在測試空載 / 滿載下測試

測試點電源芯片輸出管腳、用電芯片的電源管腳

合格標(biāo)準(zhǔn):一般在標(biāo)稱電壓值 ±5% 范圍內(nèi)(根據(jù)芯片的電壓要求來確定)

電源噪聲 / 紋波

定義

紋波:出現(xiàn)在輸出端子間的一種與輸入頻率和開關(guān)頻率同步的成分,用有效值表示,一般在輸出電壓的 0.5% 以下

噪聲:出現(xiàn)在輸出端子間的紋波以外的一種高頻成分,也用峰 - 峰(peak to peak)值表示,一般在輸出電壓的 1% 以下

紋波噪聲:兩者合成,用峰 - 峰(peak to peak)值表示,要求一般在輸出電壓的 2% 以下

測試儀器:示波器

測試方法

分別在測試空載 / 滿載下測試

紋波:采用地線環(huán)靠接測量法(靠接測量),示波器設(shè)置帶寬(bandwidth)為 20MHz,直流偏置電壓(offset)為上面電壓精度測量值。

紋波噪聲:把示波器帶寬設(shè)置成全帶寬(Full)

測試點:輸出電容兩端

合格標(biāo)準(zhǔn):

一般要求紋波 < 輸出電壓的 1%(在 20MHz 帶寬下測試,結(jié)果可視為單純的紋波)

一般要求紋波噪聲 < 輸出電壓的 2%(在全帶寬下測試,結(jié)果可視為紋波 + 噪聲)

注意事項

測試時注意就近原則,保持地環(huán)線最短

測試使用無源探頭

測試紋波時記錄其頻率,以便分析

電壓上下電波形

測試儀器:示波器

測試方法:示波器設(shè)置為上升 / 下降沿觸發(fā),開關(guān)電源觀察上下電波形,能完整顯示出來以看出問題

測試點:電源芯片的輸出管腳、系統(tǒng)上的電源線

合格標(biāo)準(zhǔn)

電源輸出端電壓上下電過沖一般要求不超過被測電壓的 10%。在芯片前端測試時,可參考電平通用標(biāo)準(zhǔn)

電源上電時電壓不得有很大的跌落,下電時不能有很大的反沖和回勾(跌落和反沖不能跨越芯片啟動工作電壓),如出現(xiàn)臺階現(xiàn)象需要評估影響。

如果出現(xiàn)負(fù)電壓,就需要結(jié)合實際情況討論

注意芯片的上下電時序要求

注意事項:需要遍歷系統(tǒng)上下電、單板插拔、電源板插拔的情況

緩啟動電路參數(shù)

6857e5da-a01b-11ef-93f3-92fbcf53809c.png

測試儀器:示波器

測試方法:使用多通道測試,上電觀察時間差

測試點:一路在緩啟動之前的電路,一路在緩啟動之后

合格標(biāo)準(zhǔn)

延遲時間(Tdelay):一般要求其范圍 20 ~ 200ms

上升時間(Trise,輸出電壓從 10% 上升到 90% 的時間):要求其范圍越小越好,但同時要求沖擊電流滿足合格標(biāo)準(zhǔn)

沒有多次振蕩現(xiàn)象

注意事項:需要遍歷系統(tǒng)上下電、單板插拔、電源板插拔的情況

電源電流和沖擊電流

測試儀器:示波器

測試方法:

電源電流:使用電流探頭,觀察電源上電電流波形和上電后電流的平穩(wěn)波形

沖擊電流:同上。上電沖擊電流最好在冷機時測試(沖擊電流最大);下電沖擊電流最好在單板滿載時進行

測試點:將電流探頭卡在被測試電流通路上

合格標(biāo)準(zhǔn)

電源電流穩(wěn)定值不能超過 90% 最大額定輸出電流

沖擊電流值不能超過額定輸出電流的 5 倍(3 倍以上應(yīng)引起注意)

任何情況下的電流一定要大于電源的最小負(fù)載,且須滿足最大容性負(fù)載要求

注意事項

需要遍歷系統(tǒng)上下電、單板插拔、電源板插拔的情況

測試沖擊電流,需要取下感性元件如電感,因為感性器件本身具有抑制沖擊電流的作用。

電源告警信號

測試方法:使系統(tǒng)產(chǎn)生告警條件,測試告警信號的電平大小

測試點:告警信號的接收末端

合格標(biāo)準(zhǔn):參考電源芯片的規(guī)格

冗余電源的均流參數(shù)

測試方法:用測試電源輸出電流的方法,測試冗余電源的每路電流的輸出值,比較每路輸出電流的大小

測試點:冗余電源的每路電流輸出鏈路

合格標(biāo)準(zhǔn):系統(tǒng)電源、其冗余電源(均流)的各路電流輸出值相差 10% 以下

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 電源
    +關(guān)注

    關(guān)注

    184

    文章

    17718

    瀏覽量

    250170
  • 電流
    +關(guān)注

    關(guān)注

    40

    文章

    6860

    瀏覽量

    132194
  • 電源完整性
    +關(guān)注

    關(guān)注

    9

    文章

    209

    瀏覽量

    20729

原文標(biāo)題:電源完整性設(shè)計

文章出處:【微信號:mcu168,微信公眾號:硬件攻城獅】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    電源完整性設(shè)計詳解

    該文章對于剛開始學(xué)習(xí)的人理解電源完整性稍有一點作用。這里的內(nèi)容不能直接在工程上應(yīng)用,但是對于建立感覺還是有幫助的。文章中有些地方存在數(shù)值計算錯誤,沒有修改。對本文有興趣的看看就好,不必糾結(jié)具體數(shù)值,這篇文章主要的出發(fā)點是定性的說明
    發(fā)表于 02-26 08:30

    信號完整性電源完整性的相關(guān)資料分享

    其實電源完整性可做的事情有很多,今天就來了解了解吧。信號完整性電源完整性分析信號完整性(SI)
    發(fā)表于 11-15 07:37

    信號完整性為什么寫電源完整性

    先說一下,信號完整性為什么寫電源完整性? SI 只是針對高速信號的部分,這樣的理解沒有問題。如果提高認(rèn)知,將SI 以大類來看,SI&PI&EMI 三者的關(guān)系:所以,基礎(chǔ)知識系列里還是
    發(fā)表于 11-15 06:32

    詳解信號完整性電源完整性

    信號完整性電源完整性分析信號完整性(SI)和電源完整性(PI)是兩種不同但領(lǐng)域相關(guān)的分析,涉及
    發(fā)表于 11-15 06:31

    信號完整性電源完整性仿真分析

    為了使設(shè)計人員對信號完整性電源完整性有個全面的了解,文中對信號完整性電源完整性的問題進行了仿
    發(fā)表于 11-30 11:12 ?0次下載
    信號<b class='flag-5'>完整性</b>與<b class='flag-5'>電源</b><b class='flag-5'>完整性</b>仿真分析

    電源完整性分析與設(shè)計

    本專題詳細(xì)介紹了電源完整性各部分知識,包括電源完整性的基礎(chǔ)概述,電源完整性設(shè)計分析及仿真知識,還
    發(fā)表于 07-28 15:26
    <b class='flag-5'>電源</b><b class='flag-5'>完整性</b>分析與設(shè)計

    信號完整性電源完整性的仿真分析與設(shè)計

    10129@52RD_信號完整性電源完整性的仿真分析與設(shè)計
    發(fā)表于 12-14 21:27 ?0次下載

    電源完整性設(shè)計說明

    晶體管提供單獨的供電引腳是不現(xiàn)實的。芯片的外部電源引腳提供給內(nèi)部晶體管一個公共的供電節(jié)點,因此內(nèi)部晶體管狀態(tài)的轉(zhuǎn)換必然引起電源噪聲在芯片內(nèi)部的傳遞。
    發(fā)表于 04-18 09:58 ?15次下載

    高速PCB電源完整性設(shè)計與分析

    電源分配網(wǎng)絡(luò)設(shè)計是高速數(shù)字系統(tǒng)設(shè)計的核心,其直接影響到了電源完整性、信號完整性和電磁完整性等系統(tǒng)的性能。本論文著重研究高速數(shù)字系統(tǒng)的
    發(fā)表于 04-21 09:58 ?0次下載

    信號完整性電源完整性的仿真

    信號完整性電源完整性的仿真(5V40A開關(guān)電源技術(shù)參數(shù))-信號完整性電源
    發(fā)表于 09-29 12:11 ?91次下載
    信號<b class='flag-5'>完整性</b>與<b class='flag-5'>電源</b><b class='flag-5'>完整性</b>的仿真

    大話電源完整性

    和朋友聊天時,經(jīng)常會有人問我你現(xiàn)在從事什么工作呀?當(dāng)我說我是從事電源完整性(Power Integrity)和信號完整性(Signal Integrity)性能測試方面的工作的時候,對方總是一臉蒙B
    發(fā)表于 01-07 15:33 ?14次下載
    大話<b class='flag-5'>電源</b><b class='flag-5'>完整性</b>

    信號完整性電源完整性的分析

    現(xiàn)有產(chǎn)品設(shè)計對信號完整性很重視,但對于電源完整性的重視好像不夠,主要是因為,對于低頻應(yīng)用,開關(guān)電源的設(shè)計更多靠的是經(jīng)驗,或者功能級仿真來輔助即可
    的頭像 發(fā)表于 04-10 09:16 ?2415次閱讀

    如何利用全新互連系統(tǒng)提高電源完整性和信號完整性?

    一種新的連接器系統(tǒng)通過改善電源完整性來提高信號完整性。優(yōu)化電源完整性可提供更大的信號完整性余量,
    的頭像 發(fā)表于 08-30 10:37 ?1198次閱讀
    如何利用全新互連系統(tǒng)提高<b class='flag-5'>電源</b><b class='flag-5'>完整性</b>和信號<b class='flag-5'>完整性</b>?

    電源完整性.zip

    電源完整性
    發(fā)表于 12-30 09:21 ?7次下載

    信號完整性電源完整性-電源完整性分析

    電子發(fā)燒友網(wǎng)站提供《信號完整性電源完整性-電源完整性分析.pdf》資料免費下載
    發(fā)表于 08-12 14:31 ?42次下載