0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

UltraSoC宣布提供業(yè)界首款RISC-V處理器跟蹤IP產(chǎn)品

西西 ? 作者:廠商供稿 ? 2018-02-09 10:26 ? 次閱讀

英國劍橋—2018年2月—領先的嵌入式分析技術開發(fā)商UltraSoC日前宣布:其RISC-V處理器跟蹤解決方案開始全面供貨,這是業(yè)界首款商用RISC-V處理器跟蹤IP產(chǎn)品,也是RISC-V生態(tài)系統(tǒng)中關鍵的推動性技術。該跟蹤功能的加入意味著UltraSoC可以提供最全面的RISC-V商業(yè)化調(diào)試解決方案。

去年6月,UltraSoC公司已宣布計劃開發(fā)處理器跟蹤技術,當時還詳細公布了一種跟蹤技術規(guī)范,并考慮將其作為RISC-V開放標準的一部分。

UltraSoC的解決方案得到了包括晶心科技(Andes Technology)、Codasip、美高森美(Microsemi)、Roa Logic、SiFive和Syntacore等在內(nèi)的主要RISC-V處理器供應商和多家工具供應商的支持。除了作為一種獨立的IP模塊來集成至UltraSoC的SoC架構中,公司還提供各種不同的打包選擇項來使RISC-V設計人員快速上手并實現(xiàn)運轉(zhuǎn),而無須將UltraSoC用于其他功能。這些打包選項覆蓋了全面的產(chǎn)品配置,從結合了簡單的運行控制和采用USB作為調(diào)試接口的輕量級產(chǎn)品解決方案,到同時帶有運行控制和跟蹤功能,且可通過JTAG接口或UltraSoC專有的非入侵式、裸金屬USB進行連接的更加精妙的解決方案均可提供。UltraSoC仍然是唯一一家支持RISC-V生態(tài)系統(tǒng)中所有主要運行控制選項的公司。

非營利性組織RISC-V基金會的執(zhí)行董事Rick O’Connor評論道:“RISC-V正在重新定義SoC的價值主張:其中一個關鍵部分是構建一個比開發(fā)人員慣用方案更開放、更穩(wěn)健的生態(tài)系統(tǒng)。在技術層面上,處理器跟蹤IP的全面供貨是該開發(fā)性生態(tài)系統(tǒng)的關鍵部分。在RISC-V基金會內(nèi)部,我們正在致力于實現(xiàn)連接到RISC-V內(nèi)核的接口的標準化工作,其中也包括接口規(guī)范中所提供的處理器跟蹤功能;我們很高興看到UltraSoC支持這項工作,同時也實現(xiàn)了商用供貨。”

處理器跟蹤功能支持對程序的行為進行詳細的、逐條指令式的查看,它于系統(tǒng)開發(fā)人員而言是一項關鍵需求。UltraSoC的RISC-V跟蹤編碼器同時支持32位和64位RISC-V設計,IP模塊可以順利地與UltraSoC產(chǎn)品組合的其他部分進行集成;其所有產(chǎn)品均采用支持開放架構和業(yè)界標準架構方式,在SoC的核心部分設置自分析功能。UltraSoC的嵌入式分析技術可以為設計團隊提供支持,在從汽車到企業(yè)信息技術(IT)和物聯(lián)網(wǎng)IoT)等應用中,幫助管理復雜性和改善上市時間、設計成本、可靠性和安全防護能力。

自從UltraSoC于去年發(fā)布其RISC-V跟蹤解決方案以來,在更多處理器供應商和合作伙伴的支持下,公司在參與開源架構生態(tài)系統(tǒng)方面已經(jīng)取得明顯進展。去年9月,UltraSoC宣布其嵌入式分析IP將通過SiFive DesignShare生態(tài)系統(tǒng)對外供貨,該生態(tài)系統(tǒng)可為任何公司、發(fā)明者或創(chuàng)客提供駕馭客制化芯片的能力。去年11月,UltraSoC宣布公司已被選中用于Microsemi的RISC-V產(chǎn)品系列。

UltraSoC將參加于2018年2月27日-3月1日在德國紐倫堡舉辦的“2018年嵌入式世界展(Embedded World 2018)”,并在位于3A場館的RISC-V展臺上進行展示,展臺號為3A-419。UltraSoC首席執(zhí)行官Rupert Baines將與Mentor Graphics的Russ Klein一起在2月27日上午10點發(fā)表題為“RISC-V:仿真并以豐富的、非入侵式的分析技術來應對驗證復雜性(RISC-V: Emulation and Rich, Non-Intrusive Analytics Address Verification Complexity)”的論文。該演講時段將是RISC-V課程(RISC-V Class)活動的一部分,該課程提供了一個聚焦于RISC-V的全天討論和演講。

關于UltraSoC

UltraSoC是一家獨立的SoC基礎架構供應商,其產(chǎn)品可以支持基于先進SoC器件去快速實現(xiàn)嵌入式系統(tǒng)的開發(fā)。公司總部位于英國劍橋。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • IP
    IP
    +關注

    關注

    5

    文章

    1708

    瀏覽量

    149547
  • RISC-V
    +關注

    關注

    45

    文章

    2277

    瀏覽量

    46159
  • UltraSoC
    +關注

    關注

    0

    文章

    40

    瀏覽量

    18006
收藏 人收藏

    評論

    相關推薦

    Andes晶心科技推出D45-SE RISC-V處理器

    RISC-V International 的創(chuàng)始高級會員,今天宣布推出其領先行業(yè)的AndesCore D45-SE功能安全 RISC-V 處理器,該
    的頭像 發(fā)表于 12-26 10:54 ?132次閱讀

    Rivos全新產(chǎn)品采用Andes晶心科技NX45 RISC-V處理器

    專注于加速數(shù)據(jù)分析和生成式AI工作負載的RISC-V主要會員公司Rivos與32/64位RISC-V處理器內(nèi)核的領先供貨商、RISC-V創(chuàng)始會員Andes晶心科技,
    的頭像 發(fā)表于 12-04 10:37 ?232次閱讀

    RISC-V能否復制Linux 的成功?》

    的閃存進行交互可能是真正的差異化優(yōu)勢所在?!睂?nèi)核提供給開源社區(qū)可以吸引其他開發(fā)者作出貢獻,從而完善設計。 與此同時,臺灣公司Andes也推出了幾RISC-V處理器,現(xiàn)在已經(jīng)有一些客
    發(fā)表于 11-26 20:20

    RISC-V,即將進入應用的爆發(fā)期

    RISC-V是一種開放標準指令集架構 (ISA),最初由加州大學伯克利分校的研究人員于2010年開發(fā)。業(yè)界稱,這種開源特性為芯片設計者提供了極大的靈活性,可以根據(jù)具體需求定制AI加速
    發(fā)表于 10-31 16:06

    Arteris與晶心科技攜手推進RISC-V SoC設計創(chuàng)新

    近日,業(yè)界領先的系統(tǒng)IP供應商Arteris, Inc.與RISC-V處理器IP領域的佼佼者晶心科技宣布
    的頭像 發(fā)表于 05-31 11:19 ?642次閱讀

    Achronix FPGA增加對Bluespec提供的基于Linux的RISC-V處理器的支持,以實現(xiàn)可擴展數(shù)據(jù)處理

    Achronix半導體公司,以及RISC-V工具和IP領域的行業(yè)領導者Bluespec有限公司,日前聯(lián)合宣布推出一系列支持Linux的RISC-V
    的頭像 發(fā)表于 04-19 18:08 ?707次閱讀

    國產(chǎn)RISC-V MCU推薦

    ESP32-C3很好,物聯(lián)網(wǎng)小產(chǎn)品首選,單芯片搞定Wi-Fi和藍牙,夠用好用,現(xiàn)在已經(jīng)用到產(chǎn)品中了。 ESP32-C3系列芯片搭載低功耗RISC-V 32位單核處理器,四級流水線架構,
    發(fā)表于 04-17 11:00

    Achronix與Bluespec聯(lián)合宣布推出一支持Linux的RISC-V處理器

    高性能FPGA芯片和嵌入式FPGA(eFPGA)硅知識產(chǎn)權(IP)領域的領先企業(yè)Achronix半導體公司,以及RISC-V工具和IP領域的行業(yè)領導者Bluespec有限公司,日前聯(lián)合宣布
    的頭像 發(fā)表于 04-15 16:23 ?583次閱讀

    fpga和risc-v處理器的區(qū)別

    FPGA(現(xiàn)場可編程門陣列)和RISC-V處理器在多個方面存在顯著的區(qū)別。
    的頭像 發(fā)表于 03-27 14:21 ?1132次閱讀

    芯原股份DC8200顯示處理器IP助力賽昉科技RISC-V架構SoC

    芯原股份宣布,賽昉科技成功將芯原的先進顯示處理器IP DC8200應用于其基于RISC-V架構的量產(chǎn)SoC昉·驚鴻-7110中。JH-7110 SoC以其卓越的性能、低功耗和安全性,為
    的頭像 發(fā)表于 03-27 10:02 ?656次閱讀

    嘉楠基于RISC-V的端側AIoT SoC采用了芯原的ISP IP和GPU IP

    芯原股份 (芯原,股票代碼:688521.SH) 今日宣布嘉楠科技 (嘉楠,納斯達克股票代碼:CAN) 全球首支持RISC-V Vector 1.0標準的商用量產(chǎn)端側AIoT芯片K230集成了芯
    的頭像 發(fā)表于 03-14 09:03 ?525次閱讀

    芯來科技正式發(fā)布基于RISC-V處理器的HSM子系統(tǒng)解決方案

    本土RISC-V CPU IP領軍企業(yè)——芯來科技正式發(fā)布基于RISC-V處理器的HSM子系統(tǒng)解決方案,提供專業(yè)有效的信息安全保護以及加解密
    的頭像 發(fā)表于 03-11 11:01 ?1391次閱讀
    芯來科技正式發(fā)布基于<b class='flag-5'>RISC-V</b><b class='flag-5'>處理器</b>的HSM子系統(tǒng)解決方案

    芯來科技正式發(fā)布首專用處理器產(chǎn)品線Nuclei Intelligence系列

    本土RISC-V CPU IP領軍企業(yè)——芯來科技正式發(fā)布首針對人工智能應用的專用處理器產(chǎn)品線Nuclei Intelligence(NI
    的頭像 發(fā)表于 02-26 10:15 ?1276次閱讀
    芯來科技正式發(fā)布首<b class='flag-5'>款</b>專用<b class='flag-5'>處理器</b><b class='flag-5'>產(chǎn)品</b>線Nuclei Intelligence系列

    Andes晶心科技正式推出AndesCore? AX65全新RISC-V亂序執(zhí)行、超純量、多核處理器

    高效率、低功耗、32/64 位 RISC-V 處理器核的領先供貨商和 RISC-V 國際協(xié)會創(chuàng)始首席成員Andes晶心科技,宣布全面推出高性能AndesCore AX65--亂序執(zhí)行、
    的頭像 發(fā)表于 01-17 13:48 ?1369次閱讀

    RISC-V處理器對應什么開發(fā)環(huán)境?

    RISC-V處理器是開源的,那開發(fā)環(huán)境需要廠商自己開發(fā)還是沿用傳統(tǒng)的開發(fā)環(huán)境呢?比如keil
    發(fā)表于 01-13 19:18