0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

使用aurora核的點(diǎn)對(duì)點(diǎn)通信應(yīng)用設(shè)計(jì)

e9Zb_gh_8734352 ? 來(lái)源:互聯(lián)網(wǎng) ? 作者:佚名 ? 2018-01-26 09:46 ? 次閱讀

總線分類

總線是一個(gè)被用來(lái)連接兩個(gè)或多個(gè)模塊和設(shè)備的設(shè)計(jì)組成。下圖展示了不同總線的分類。

使用aurora核的點(diǎn)對(duì)點(diǎn)通信應(yīng)用設(shè)計(jì)

01

點(diǎn)對(duì)點(diǎn)

只連接兩個(gè)設(shè)備或模塊的一種總線。點(diǎn)對(duì)點(diǎn)總線的優(yōu)勢(shì)在于更好的信號(hào)完整性。

02

點(diǎn)對(duì)多

連接至兩個(gè)以上的模塊或設(shè)備的總線。點(diǎn)對(duì)多總線的優(yōu)勢(shì)在于由于低數(shù)量軌跡帶來(lái)的低引腳數(shù)量和更簡(jiǎn)化的板級(jí)設(shè)計(jì)。

03

單向

被單一模塊和設(shè)備驅(qū)動(dòng)的總線連接至另一個(gè)總線。單向總線的優(yōu)勢(shì)在于更簡(jiǎn)便的執(zhí)行,以及更簡(jiǎn)便的板級(jí)終端方案。

04

雙向

可被任何設(shè)備或模塊驅(qū)動(dòng)的總線連接至另一總線。其優(yōu)勢(shì)在于由于共用相同總線信號(hào)帶來(lái)的更低的引腳數(shù)量。

05

源同步時(shí)鐘

是一種在一總線上產(chǎn)生伴隨數(shù)據(jù)的時(shí)鐘的技術(shù)。這一方法的一個(gè)優(yōu)勢(shì)在于它簡(jiǎn)化了系統(tǒng)的時(shí)鐘設(shè)計(jì),并且將總線驅(qū)動(dòng)從接收方分離開。這一時(shí)鐘方案被用在幾個(gè)高速接口,如spi和pci接口。時(shí)鐘信號(hào)可以被分開,或嵌入到數(shù)據(jù)中,并且在接收端恢復(fù)。

06

系統(tǒng)同步時(shí)鐘

設(shè)備和模塊連接到一個(gè)總線并使用一個(gè)單一時(shí)鐘,不像源同步時(shí)鐘方法,系統(tǒng)同步時(shí)鐘方案不需要在接收端分離時(shí)鐘域。

使用aurora核的點(diǎn)對(duì)點(diǎn)通信應(yīng)用設(shè)計(jì)

07

并行總線

并行總線一般被用于中低頻總線中,對(duì)于中低頻的組成并沒(méi)有明確的定義,但經(jīng)驗(yàn)法則認(rèn)為低于100MHz為低頻。100-300MHz為中頻。

Xilinx 提供了幾個(gè)可以被用來(lái)設(shè)計(jì)并行總線的元素:

1.IDDR:

一個(gè)專用寄存器,可在FPGA架構(gòu)中將雙速率數(shù)據(jù)轉(zhuǎn)換為單速率數(shù)據(jù)輸出。

2.ODDR

一個(gè)專用寄存器,可將輸入單速率數(shù)據(jù)轉(zhuǎn)換為雙速率外部輸出。

3.IODELAY:

被用來(lái)給輸入數(shù)據(jù)提供一個(gè)固定或可調(diào)節(jié)的延遲或給輸出數(shù)據(jù)提供一個(gè)固定延遲的設(shè)計(jì)元件。IODELAY主要被用來(lái)做輸入與輸出數(shù)據(jù)的對(duì)齊。

4.IDELAYCTRL:

與IODELAY一起用于控制延遲邏輯。 其中一個(gè)IDELAYCTRL輸入是一個(gè)參考時(shí)鐘,它必須是200MHz才能保證IODELAY中的分接頭延遲精度。在高頻率校準(zhǔn)并行總線的時(shí)候需要調(diào)整輸入與輸出的延時(shí)。調(diào)整過(guò)程是動(dòng)態(tài)的,在電路板加電之后并在操作過(guò)程中定期執(zhí)行。執(zhí)行動(dòng)態(tài)總線校準(zhǔn)有幾個(gè)原因。 例如,溫度和電壓波動(dòng)會(huì)影響信號(hào)延遲。 此外,由于制造工藝的差異,PCB上和FPGA內(nèi)部的跟蹤延遲也會(huì)有所不同。 由于不同信號(hào)上的可變延遲,并行總線數(shù)據(jù)可能會(huì)偏斜。

08

串行總線

并行總線不能擴(kuò)展到更高的運(yùn)行頻率和總線寬度。設(shè)計(jì)一個(gè)高頻率的并行總線是有挑戰(zhàn)性的因?yàn)槎鄠€(gè)數(shù)據(jù)信號(hào)之間的偏差,嚴(yán)格的時(shí)間預(yù)算,以及需要執(zhí)行所有總線信號(hào)的長(zhǎng)度匹配的更復(fù)雜的電路板布局。為了克服這些挑戰(zhàn),許多系統(tǒng)和幾個(gè)眾所周知的通信協(xié)議已經(jīng)從并行遷移到串行接口。其中兩個(gè)例子是Serial ATA,它是ATA或并行ATA的串行版本,PCI Express是下一代并行PCI。

串行總線的另一個(gè)優(yōu)點(diǎn)是引腳數(shù)量較少。 串行總線的一個(gè)缺點(diǎn)是它的PCB設(shè)計(jì)要求更高。 高速串行鏈路通常以數(shù)千兆位的速度運(yùn)行。 結(jié)果,它們產(chǎn)生更多的電磁干擾(EMI)并消耗更多的功率。

外部串行數(shù)據(jù)流通常轉(zhuǎn)換為FPGA內(nèi)部的并行數(shù)據(jù)。 這個(gè)被稱為SerDes(串行器/解串器)的模塊。 串行器將并行數(shù)據(jù)并行轉(zhuǎn)換為串行輸出,速率更高。 相反,解串器將高速串行輸入轉(zhuǎn)換為并行輸出。 由于執(zhí)行串行化和反序列化所需的額外步驟,使用SerDes的缺點(diǎn)是額外的通信延遲; 更復(fù)雜的初始化和定期的鏈路訓(xùn)練; 和更大的邏輯大小。

下圖顯示了實(shí)現(xiàn)為兩個(gè)SerDes模塊的全雙工串行總線。

使用aurora核的點(diǎn)對(duì)點(diǎn)通信應(yīng)用設(shè)計(jì)

1.ISERDES

一個(gè)專用的串行到并行數(shù)據(jù)轉(zhuǎn)換器,以促進(jìn)高速源同步數(shù)據(jù)采集。 它具有SDR和DDR數(shù)據(jù)選項(xiàng)和2到6位數(shù)據(jù)寬度。

2.GTP/GTX

一些Virtex和Spartan FPGA中的嵌入式收發(fā)器模塊。 它是一個(gè)復(fù)雜的模塊,高度可配置,并與FPGA邏輯資源緊密集成。

下圖顯示了Virtex-6 GTX收發(fā)器的框圖。

使用aurora核的點(diǎn)對(duì)點(diǎn)通信應(yīng)用設(shè)計(jì)

3.Aurora

Aurora 是一個(gè)很高效的低延遲點(diǎn)對(duì)點(diǎn)的串行協(xié)議,它使用了GTP收發(fā)器。它旨在隱藏GTP的接口細(xì)節(jié)和開銷。Xilinx 提供一個(gè)擁有執(zhí)行aurora協(xié)議的用戶友好接口的ip核。核心提供的功能包括不同數(shù)量的GTP通道,單工和雙工操作,流量控制,可配置線路速率和用戶時(shí)鐘頻率。

下圖展示了使用了aurora核的點(diǎn)對(duì)點(diǎn)通信。

使用aurora核的點(diǎn)對(duì)點(diǎn)通信應(yīng)用設(shè)計(jì)

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1629

    文章

    21738

    瀏覽量

    603463
  • Xilinx
    +關(guān)注

    關(guān)注

    71

    文章

    2167

    瀏覽量

    121441
  • 無(wú)線通信
    +關(guān)注

    關(guān)注

    58

    文章

    4570

    瀏覽量

    143548

原文標(biāo)題:FPGA的外部總線接口設(shè)計(jì)

文章出處:【微信號(hào):gh_873435264fd4,微信公眾號(hào):FPGA技術(shù)聯(lián)盟】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    思嵐科技SLAMTEC Aurora在智能割草機(jī)器人中的應(yīng)用

    大家好!上一期剛做完機(jī)器狗的測(cè)評(píng),這一期我們帶著SLAMTEC Aurora和割草機(jī)器人來(lái)啦。
    的頭像 發(fā)表于 11-27 14:43 ?371次閱讀

    全志T113雙異構(gòu)處理器的使用基于Tina Linux5.0——異構(gòu)雙通信驗(yàn)證

    6、雙通信驗(yàn)證 6.1、C906小創(chuàng)建通訊節(jié)點(diǎn) 在C906小串口終端建立兩個(gè)通訊節(jié)點(diǎn)用于監(jiān)聽數(shù)據(jù),輸入eptdev_bind test 2 cpu0 >eptdev_bin
    發(fā)表于 11-20 09:47

    【米爾-Xilinx XC7A100T FPGA開發(fā)板試用】+04.SFP之Aurora測(cè)試(zmj)

    =weixin_43511502&sharefrom=from_link 1.3****Aurora簡(jiǎn)介 Aurora協(xié)議是Xilinx公司提供的一個(gè)用于在點(diǎn)對(duì)點(diǎn)串行鏈路間移動(dòng)數(shù)據(jù)的可擴(kuò)展
    發(fā)表于 11-14 21:29

    如何讓兩個(gè)設(shè)備通過(guò)4G進(jìn)行點(diǎn)對(duì)點(diǎn)數(shù)據(jù)映射

    4G模塊點(diǎn)對(duì)點(diǎn)傳輸是指通過(guò)蜂窩網(wǎng)絡(luò)(如LTE網(wǎng)絡(luò))實(shí)現(xiàn)兩個(gè)遠(yuǎn)程設(shè)備之間的直接數(shù)據(jù)通信。與通過(guò)云服務(wù)器轉(zhuǎn)發(fā)數(shù)據(jù)不同,點(diǎn)對(duì)點(diǎn)通信允許設(shè)備通過(guò)各自的IP地址直接相互
    的頭像 發(fā)表于 09-30 12:10 ?1139次閱讀
    如何讓兩個(gè)設(shè)備通過(guò)4G進(jìn)行<b class='flag-5'>點(diǎn)對(duì)點(diǎn)</b>數(shù)據(jù)映射

    使用TRF7970A進(jìn)行NFC主動(dòng)和被動(dòng)點(diǎn)對(duì)點(diǎn)通信

    電子發(fā)燒友網(wǎng)站提供《使用TRF7970A進(jìn)行NFC主動(dòng)和被動(dòng)點(diǎn)對(duì)點(diǎn)通信.pdf》資料免費(fèi)下載
    發(fā)表于 09-18 14:27 ?0次下載
    使用TRF7970A進(jìn)行NFC主動(dòng)和被動(dòng)<b class='flag-5'>點(diǎn)對(duì)點(diǎn)</b><b class='flag-5'>通信</b>

    TI基于Concerto雙MCU的PRIME電力線通信數(shù)據(jù)集中器方案應(yīng)用說(shuō)明

    電子發(fā)燒友網(wǎng)站提供《TI基于Concerto雙MCU的PRIME電力線通信數(shù)據(jù)集中器方案應(yīng)用說(shuō)明.pdf》資料免費(fèi)下載
    發(fā)表于 09-10 11:10 ?0次下載
    TI基于Concerto雙<b class='flag-5'>核</b>MCU的PRIME電力線<b class='flag-5'>通信</b>數(shù)據(jù)集中器方案應(yīng)用說(shuō)明

    NFC點(diǎn)對(duì)點(diǎn)模式傳輸

    /B/MIFARE和FeliCa協(xié)議。也可支持FeliCa協(xié)議。NFCIP-1模式的點(diǎn)對(duì)點(diǎn)通信。在1.1uA的極低功耗條件下也可實(shí)現(xiàn)自動(dòng)的卡檢測(cè)和場(chǎng)檢測(cè)。 自動(dòng)載波偵測(cè):支持自動(dòng)載波偵測(cè)功能,可以在
    發(fā)表于 08-02 10:40

    STM32MP157D-DK1使用Ubuntu鏡像作為開發(fā)板的內(nèi)核鏡像應(yīng)該怎么移植,移植完Ubuntu后還可以使用通信嗎?

    想使用Ubuntu鏡像作為開發(fā)板的內(nèi)核鏡像應(yīng)該怎么移植,移植完Ubuntu后還可以使用通信嗎?
    發(fā)表于 07-23 06:36

    4G數(shù)傳終端-RS485點(diǎn)對(duì)點(diǎn)無(wú)線對(duì)傳通信實(shí)踐

    博達(dá)智聯(lián)研發(fā)的V200是一款無(wú)線點(diǎn)對(duì)點(diǎn)互傳終端,通過(guò)4G網(wǎng)絡(luò)為用戶提供RS485點(diǎn)對(duì)點(diǎn)無(wú)線數(shù)據(jù)對(duì)傳通信。既能實(shí)現(xiàn)本地與現(xiàn)場(chǎng)設(shè)備的無(wú)線通信,又能解決遠(yuǎn)距離的設(shè)備與設(shè)備間無(wú)線
    的頭像 發(fā)表于 06-29 08:35 ?673次閱讀
    4G數(shù)傳終端-RS485<b class='flag-5'>點(diǎn)對(duì)點(diǎn)</b>無(wú)線對(duì)傳<b class='flag-5'>通信</b>實(shí)踐

    FPGA的IP軟使用技巧

    FPGA的IP軟使用技巧主要包括以下幾個(gè)方面: 理解IP軟的概念和特性 : IP軟是指用硬件描述語(yǔ)言(如VHDL或Verilog)描述的功能塊,但并不涉及具體的電路實(shí)現(xiàn)細(xì)節(jié)。它通常只經(jīng)過(guò)功能
    發(fā)表于 05-27 16:13

    關(guān)于FPGA IP

    對(duì)于深入學(xué)習(xí)使用FPGA的小伙伴們,特別是一些復(fù)雜的、大規(guī)模的設(shè)計(jì)應(yīng)用,適宜的IP核對(duì)開發(fā)能起到事半功倍的作用。IP的概念與我們sdk里庫(kù)的概念相似。IP即電路功能模塊,用戶可以直接調(diào)用這些模塊
    發(fā)表于 04-29 21:01

    Zebra Aurora深度學(xué)習(xí)OCR算法榮獲CAIMRS頒發(fā)的自動(dòng)化創(chuàng)新獎(jiǎng)

    在第二十二屆中國(guó)自動(dòng)化及數(shù)字化年度評(píng)選活動(dòng)中,Zebra Aurora深度學(xué)習(xí)OCR算法獲得了由中國(guó)自動(dòng)化及數(shù)字化產(chǎn)業(yè)年會(huì)(簡(jiǎn)稱CAIMRS)頒發(fā)的自動(dòng)化創(chuàng)新獎(jiǎng)。
    的頭像 發(fā)表于 03-20 16:35 ?477次閱讀

    映泰發(fā)布A620MH Aurora主板,支持DDR5內(nèi)存,配備32條PCIe通道

    而作為一款給力的主板,映泰A620MH Aurora為M-ATX板型設(shè)計(jì),具備雙DDR5內(nèi)存插槽;同時(shí)搭配了瑞昱RTL8111H千兆網(wǎng)卡以及ALC897音頻芯片。
    的頭像 發(fā)表于 03-01 13:51 ?982次閱讀

    485通信異常

    電路板和一個(gè)外接設(shè)備,點(diǎn)對(duì)點(diǎn)485通信。 電路板和一個(gè)外接設(shè)備能通信,另一個(gè)外接設(shè)備不能正常通信。兩個(gè)外接設(shè)備是相同型號(hào)的。 這兩個(gè)外接設(shè)備和另一塊電路板又都可以正常
    發(fā)表于 02-01 11:25

    英飛凌攜手Aurora Labs為汽車行業(yè)提供優(yōu)化的預(yù)測(cè)性維護(hù)解決方案

    本文轉(zhuǎn)載自:英飛凌官微 英飛凌科技與極光實(shí)驗(yàn)室(Aurora Labs,以下同)在CES 2024上發(fā)布了一套全新的人工智能(AI)解決方案,可提高轉(zhuǎn)向、制動(dòng)、安全氣囊等關(guān)鍵汽車部件的長(zhǎng)期可靠性
    的頭像 發(fā)表于 01-14 20:06 ?334次閱讀
    英飛凌攜手<b class='flag-5'>Aurora</b> Labs為汽車行業(yè)提供優(yōu)化的預(yù)測(cè)性維護(hù)解決方案