0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

能在很短時間內(nèi)快速構建任意波形的FPGA

電子工程師 ? 來源:網(wǎng)絡整理 ? 作者:工程師黃明星 ? 2018-06-11 09:49 ? 次閱讀

1.引言

DDS頻率合成器具有頻率分辨率高,輸出頻點多,可達2N個頻點(假設DDS相位累加器的字長是N);頻率切換速度快,可達us量級;頻率切換時相位連續(xù)的優(yōu)點,可以輸出寬帶正交信號,其輸出相位噪聲低,對參考頻率源的相位噪聲有改善作用;可以產(chǎn)生任意波形;全數(shù)字化實現(xiàn),便于集成,體積小,重量輕。

本文介紹了DDS的基本原理,同時針對DDS波形發(fā)生器的FPGA實現(xiàn)進行了簡要介紹,利用SignalTapII嵌入式邏輯分析儀對正弦波、三角波、方波、鋸齒波進行仿真驗證。

2.DDS波形發(fā)生器的FPGA實現(xiàn)

FPGA的應用不僅使得數(shù)字電路系統(tǒng)的設計非常方便,而且它的時鐘頻率已可達到幾百兆赫茲,加上它的靈活性和高可靠性,非常適合用于實現(xiàn)波形發(fā)生器的數(shù)字電路部分。使用FPGA設計DDS電路比采用專用DDS芯片更為靈活,只需改變FPGA中的ROM數(shù)據(jù),DDS就可以產(chǎn)生任意波形,具有相當大的靈活性。

2.1 FPGA設計流程

FPGA的設計框圖如圖1所示,F(xiàn)PGA的主要功能是:產(chǎn)生與外圍電路的接口電路,使其能夠接受外圍邏輯控制信號;保存頻率字,并構成相位累加器,產(chǎn)生與主時鐘相同頻率的RAM尋址字;用內(nèi)部的存儲塊構成存放多種波形數(shù)據(jù)的ROM,并通過相應的控制線進行選擇;構造出兩個多波形選擇輸出的輸出通道,其中的一路通道可具備移相功能;用內(nèi)部的PLL倍頻外部低頻晶振,并輸出與主時鐘同頻的時鐘,驅(qū)動片外高速D/A.

能在很短時間內(nèi)快速構建任意波形的FPGA

2.2 時鐘模塊

根據(jù)耐奎斯特采樣定理要得到輸出頻率為10MHz的信號,其所輸入的信號時鐘頻率必須達20MHz以上。采樣頻率越高,輸出波形的平坦度越好,同時波形的的采樣點數(shù)也越多,那么獲得的波形質(zhì)量也就越好。本設計中的DDS模塊是一高速模塊,所以對系統(tǒng)時鐘就有很高的要求,不僅需要有較高的頻率,而且還要有非常高的穩(wěn)定性,如果在FPGA的時鐘端直接加一高頻晶振,不僅時鐘不穩(wěn)定,而且功耗大,費用高,在本設計中,直接調(diào)用Altera公司的PLL核,在FPGA時鐘端只需加一低頻晶振,通過FPGA內(nèi)部PLL倍頻達到系統(tǒng)時鐘要求,輸出的時鐘相位偏移在允許范圍內(nèi)。

2.3 DDS控制模塊

(1)頻率控制字輸入模塊

頻率控制字輸入模塊如圖2所示,數(shù)據(jù)選擇器控制輸入16位頻率控制字。

能在很短時間內(nèi)快速構建任意波形的FPGA

(2)步進頻率控制模塊

步進頻率控制模塊如圖3所示,通過一個乘法器來控制步進頻率,具體算法如下:f步進=fc*2147/232.

能在很短時間內(nèi)快速構建任意波形的FPGA

通過改變乘法器的乘數(shù)來改變步進頻率。要使步進為1Hz那么乘法器的乘數(shù)為22.

(3)頻率累加器

頻率累加器模塊如圖4所示,通過一個32位加法器跟32位寄存器構成頻率累加器,頻率控制字高4位為0.

能在很短時間內(nèi)快速構建任意波形的FPGA

(4)相位寄存器

相位寄存器模塊如圖5所示,通過一個8位加法器跟8位寄存器構成相位寄存器并產(chǎn)生8位波形數(shù)據(jù)地址。

能在很短時間內(nèi)快速構建任意波形的FPGA

(5)波形存儲器設計

波形數(shù)據(jù)ROM就是存放波形數(shù)據(jù)的存儲器,大多波形發(fā)生器產(chǎn)品都將波形數(shù)據(jù)存放在外部的ROM中,這樣使得各部分結構清晰,測試、維護更加方便但由于ROM本身讀取速度慢的缺點,使得整個系統(tǒng)性能下降,工作頻率下降,為了解決以上問題,本設計使用的是用FPGA設計出ROM,在FPGA中存放波形數(shù)據(jù),使用Quartus II9.0中的Mega Wizard Plug-In Manager來生成一個ROM,如圖6所示。

能在很短時間內(nèi)快速構建任意波形的FPGA

Mega Wizard Plug-In Manager的設置,根據(jù)設計的要求,經(jīng)過七步的設置,就可以生成一個ROM的IP核。當在波形ROM中固化所需波形的一個周期的幅度值后,由地址發(fā)生器產(chǎn)生的地址對波形ROM尋址,依次可取出送至D/A轉(zhuǎn)換及濾波后即可得到所需的模擬波形輸出。計算波形數(shù)據(jù)可以有兩種方法:C語言matlab計算。

3.仿真實驗結果

按照第2節(jié)的系統(tǒng)設計,設計程序下載到FPGA芯片,使用QuartusII軟件自帶SignalTapII嵌入式邏輯分析進行仿真,觀察信號波形圖,正弦波如圖7,三角波如圖8,方波如圖9,鋸齒波如圖10.

能在很短時間內(nèi)快速構建任意波形的FPGA

4.總結

經(jīng)實驗結果表明,通過DDS技術合成的波形具有良好的穩(wěn)定性,易于控制和調(diào)節(jié),利用FPGA能在很短時間內(nèi)快速構建任意波形,提高了設計效率,具有實際應用價值。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1629

    文章

    21744

    瀏覽量

    603662
  • DDS
    DDS
    +關注

    關注

    21

    文章

    634

    瀏覽量

    152690
  • 數(shù)字電路

    關注

    193

    文章

    1606

    瀏覽量

    80642
收藏 人收藏

    評論

    相關推薦

    為了延長DRAM存儲器壽命 必須短時間內(nèi)采用3D DRAM

    為了要延長DRAM這種內(nèi)存的壽命,在短時間內(nèi)必須要采用3D DRAM解決方案。什么是3D超級DRAM (Super-DRAM)?為何我們需要這種技術?以下請見筆者的解釋。
    發(fā)表于 03-17 09:42 ?3078次閱讀
    為了延長DRAM存儲器壽命 必須<b class='flag-5'>短時間內(nèi)</b>采用3D DRAM

    DDC264短時間內(nèi)超出電壓范圍,是否還能正常測量?

    短時間達到0.9V(近DDC264模擬輸入引腳端波形如圖2)且客戶并沒有給模擬輸入引腳與地之間正向串聯(lián)二極管以達到鉗位0.7V。 圖1 圖2 由于項目周期原因,客戶想先測量看是否可以達到他目的再重新設計。 那這種情況下,是否能正常測量并不會造成DDC264永久性損
    發(fā)表于 11-19 07:02

    為什么Type-C接口能在短時間內(nèi)迅速取代Micro USB接口呢

    Type-C是近幾年大規(guī)模普及的充電接口,目前所發(fā)布的手機基本上都是該接口,而原來的Micro USB接口也逐漸減少使用,那為什么Type-C接口能在短時間內(nèi)迅速取代Micro USB接口呢?筆者
    發(fā)表于 09-14 07:34

    如何在開機后的最短時間內(nèi)從LIS2DH讀取有效數(shù)據(jù)嗎?

    (較新的加速度計)的數(shù)據(jù)表中讀到,“為了確保擁有與所選 ODR 同步的第一個 DRDY 上升沿(避免圖 2 中的情況:“DRDY 信號同步”)在啟用 ODR 之前將 I1_ ZYXDA 位設置為“1”。沒有運氣。你能給我一個建議,如何在開機后的最短時間內(nèi)從 LIS2DH 讀取有效數(shù)據(jù)嗎?先感謝您!
    發(fā)表于 01-04 08:48

    DIY短時間應急燈

    當晚上突然遇到停電,周圍漆黑一片,這時就要用到 應急燈 啦!這種應急燈的作用時間很短,即當你在1min(分鐘)內(nèi)從容不迫地點亮蠟燭后,這盞燈才會慢慢熄滅。 一、短時間應急燈工
    發(fā)表于 06-05 14:34 ?5164次閱讀
    DIY<b class='flag-5'>短時間</b>應急燈

    中國電信總裁:短時間內(nèi)未有回A股上市的決定

    劉愛力表示,中國電信雖然大部分業(yè)務均在內(nèi)地,但如果不是能與用戶分享公司的發(fā)展,再加上要考慮公司未來股價走勢等諸多問題,故而公司短時間內(nèi)未有回A 股上市的決定。 但中電信是有計劃將旗下子公司如翼支付或一些資管公司分拆上市,只是還沒有決定在A股或者赴港上市。劉愛力表示,翼支付剛完成了新一輪融資。
    發(fā)表于 05-29 09:51 ?973次閱讀

    新發(fā)明的四翼飛行器可在短時間內(nèi)不受束縛地飛行

    ,并成功實現(xiàn)無束縛飛行。就外觀而言,該飛行器有兩大特色:一對額外的翅膀(四翼)和頂部的太陽能電池。它可以在短時間內(nèi)不受束縛地飛行。
    的頭像 發(fā)表于 07-07 10:38 ?4035次閱讀

    深圳的企業(yè)運營成本在不斷上漲,這不是其他城市短時間內(nèi)能夠趕上的

    雖然深圳的企業(yè)運營成本在不斷上漲,但是深圳的優(yōu)勢在于制造業(yè)產(chǎn)業(yè)鏈非常的齊全,這不是其他城市短時間內(nèi)能夠趕上的。
    的頭像 發(fā)表于 07-29 15:17 ?3863次閱讀

    如何設計出在5秒或更短時間內(nèi)具有完美平坦輸出阻抗的VRM

    任何關于電源完整性的討論都包括對目標阻抗和平坦阻抗要求的概念的大量強調(diào)。但我們?nèi)绾卧O計專門用于平坦阻抗的穩(wěn)壓器模塊(VRM)?本文不僅將討論該特定問題,還將解決如何在5秒或更短時間內(nèi)完成該問題。
    的頭像 發(fā)表于 08-12 10:34 ?2480次閱讀
    如何設計出在5秒或更<b class='flag-5'>短時間內(nèi)</b>具有完美平坦輸出阻抗的VRM

    暴雪游戲平臺持續(xù) DDOS 攻擊:短時間內(nèi)完全解決該問題

    12月25日消息 根據(jù)網(wǎng)易暴雪游戲客服團隊的消息,暴雪游戲平臺近期受到了持續(xù) DDOS 攻擊,官方稱無法斷言能在短時間內(nèi)完全解決該問題。 暴雪表示,近期受到的一系列大型惡意“分布式拒絕服務(DDOS
    的頭像 發(fā)表于 12-25 15:14 ?1869次閱讀

    如何在短時間內(nèi)解決電廠鍋爐風機軸修復問題?

    如何在短時間內(nèi)解決電廠鍋爐風機軸修復問題?
    發(fā)表于 05-25 16:10 ?0次下載

    華強北芯片需求短時間內(nèi)暴漲 本地芯片供應很難跟上

    華強北眾生相2021年,受到國內(nèi)外疫情的影響,加上2020年被壓抑的需求得到釋放,導致消費電子銷量大幅上漲,繼而使芯片需求在短時間內(nèi)暴漲,而本地芯片供應也很難跟上,大多只能向海外求購,但疫情導致物流受阻,芯片供應減少,市場中開始掀起炒作的浪潮,很多人的夢從這一刻開始。
    的頭像 發(fā)表于 08-22 09:32 ?2796次閱讀

    如何最短時間內(nèi)找出Linux性能問題?

    如果你的Linux服務器突然負載暴增,告警短信快發(fā)爆你的手機,如何在最短時間內(nèi)找出Linux性能問題所在?來看Netflix性能工程團隊的這篇博文,看它們通過十條命令在一分鐘內(nèi)對機器性能問題進行診斷。
    發(fā)表于 12-28 09:21 ?234次閱讀

    電力電容器為什么不允許短時間內(nèi)過電壓運行

    在電力系統(tǒng)中,電容器是一種重要的電氣設備,常用于提高功率因數(shù)、改善電網(wǎng)穩(wěn)定性等方面。然而,電容器作為一種電壓敏感的元件,對于電壓波動非常敏感,特別是在短時間內(nèi)的過電壓情況下,可能引發(fā)嚴重的問題。為什么電力電容器不允許短時間內(nèi)過電壓運行?
    的頭像 發(fā)表于 02-26 14:30 ?1008次閱讀

    精軋機彎輥缸傳動側(cè)襯板安裝面磨損,短時間內(nèi)快速高效修復

    。 該問題的出現(xiàn)若不及時處理腐蝕的配合面將進一步擴大,并將影響成品質(zhì)量,傳統(tǒng)修復工藝無法在短時間內(nèi)快速高效的針對這些問題進行修復,因此企業(yè)使用福世藍軋機牌坊修復工藝,
    的頭像 發(fā)表于 04-30 13:45 ?336次閱讀
    精軋機彎輥缸傳動側(cè)襯板安裝面磨損,<b class='flag-5'>短時間內(nèi)</b><b class='flag-5'>快速</b>高效修復