0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

思爾芯IDAS 2024:RISC-V圖形顯示與仿真技術革新

要長高 ? 2024-09-25 16:52 ? 次閱讀

2024年9月23日至24日,萬眾矚目的第二屆設計自動化產業(yè)峰會(IDAS 2024)在上海張江科技城圓滿落幕。本屆峰會以“逐浪前行,共創(chuàng)未來”為核心主題,匯聚了EDA集成電路產業(yè)界的領軍企業(yè)、頂尖學府與科研機構,共同探索該領域的無限潛能與前沿趨勢。作為國內數(shù)字EDA領域的先鋒企業(yè),思爾芯榮耀參展,成為展會的一大亮點。

展會期間,思爾芯攜其全面的數(shù)字前端EDA解決方案璀璨亮相,通過一系列引人入勝的現(xiàn)場演示(Demo),向與會嘉賓深度展示了其卓越的技術底蘊與創(chuàng)新成果。尤為引人注目的,是RISC-V香山圖形化顯示項目的精彩呈現(xiàn),該項目作為RISC-V架構芯片設計的典范之作,不僅彰顯了思爾芯在原型驗證技術領域的深厚功底,更為RISC-V架構的廣泛應用開辟了新的路徑,樹立了行業(yè)標桿。

此外,思爾芯還精心策劃了聯(lián)合仿真Demo,吸引了眾多業(yè)內外人士的關注。該Demo融合了思爾芯自主研發(fā)的“芯神匠”架構設計工具與“芯神馳”軟件仿真平臺,展現(xiàn)了聯(lián)合仿真技術如何助力半導體設計行業(yè)提升驗證效率與質量。通過整合軟硬件資源,構建了一個高效協(xié)同的聯(lián)合仿真生態(tài)系統(tǒng),實現(xiàn)了從架構設計到設計驗證的一站式解決方案。

“芯神匠”架構設計工具以其圖形化、直觀易用的特點著稱,不僅支持多層次的建模仿真,優(yōu)化IP、SoC及系統(tǒng)設計,還通過緊密結合架構建模與混合仿真驗證,實現(xiàn)了對設計錯誤的快速捕捉與精準定位,顯著提升了設計效率與產品質量。同時,“芯神匠”還能與思爾芯的其他EDA工具(如芯神鼎硬件仿真、芯神瞳原型驗證等)無縫集成,形成一套高度集成的混合仿真解決方案,進一步強化了設計驗證的全面性和精確度。

此次參展,思爾芯不僅展示了自身在EDA領域的強大技術實力與創(chuàng)新活力,更為行業(yè)內外提供了寶貴的實踐案例與靈感啟發(fā)。展望未來,隨著半導體技術的持續(xù)演進和市場需求的不斷變化,思爾芯將繼續(xù)深耕數(shù)字EDA領域,以市場需求為導向,不斷優(yōu)化和完善自有EDA工具鏈,為全球客戶提供更加高效、精準的設計驗證解決方案,共同推動EDA及集成電路產業(yè)的繁榮發(fā)展。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 仿真
    +關注

    關注

    50

    文章

    4113

    瀏覽量

    133822
  • eda
    eda
    +關注

    關注

    71

    文章

    2776

    瀏覽量

    173541
  • 圖形顯示
    +關注

    關注

    0

    文章

    17

    瀏覽量

    11441
  • RISC-V
    +關注

    關注

    45

    文章

    2312

    瀏覽量

    46328
  • 思爾芯
    +關注

    關注

    0

    文章

    123

    瀏覽量

    1301
收藏 人收藏

    評論

    相關推薦

    逐浪IDAS 2024展示RISC-V圖形顯示與聯(lián)合仿真創(chuàng)新

    及集成電路領域的無限可能。作為國內首家數(shù)字EDA企業(yè),受邀亮相此次峰會。展會現(xiàn)場,
    的頭像 發(fā)表于 09-26 08:07 ?323次閱讀
    逐浪<b class='flag-5'>IDAS</b> <b class='flag-5'>2024</b>:<b class='flag-5'>思</b><b class='flag-5'>爾</b><b class='flag-5'>芯</b>展示<b class='flag-5'>RISC-V</b><b class='flag-5'>圖形</b>化<b class='flag-5'>顯示</b>與聯(lián)合<b class='flag-5'>仿真</b>創(chuàng)新

    加入甲辰計劃,共推RISC-V生態(tài)

    近日,國內領先的數(shù)字EDA解決方案提供商(S2C)宣布了一項重要戰(zhàn)略舉措——正式加入甲辰計劃(RISC-V Prosperity 2036),標志著其在推動
    的頭像 發(fā)表于 09-10 16:38 ?473次閱讀

    加入甲辰計劃,持續(xù)助力共推 RISC-V 生態(tài)

    2024年09月05日,作為國內首家數(shù)字EDA供應商,(S2C)宣布正式加入甲辰計劃(RISC-VProsperity2036)。
    的頭像 發(fā)表于 09-05 08:05 ?519次閱讀
    <b class='flag-5'>思</b><b class='flag-5'>爾</b><b class='flag-5'>芯</b>加入甲辰計劃,持續(xù)助力共推 <b class='flag-5'>RISC-V</b> 生態(tài)

    RISC-V Summit China 2024 | 青稞RISC-V+接口PHY,賦能RISC-V高效落地

    RISC-V內核+接口底層根技術”的自研體系,深度剖析了全棧研發(fā)模式在推動RISC-V應用落地上的原生優(yōu)勢。 青稞RISC-V將芯片技術
    發(fā)表于 08-30 17:37

    亮相RISC-V中國峰會,展示架構建模與混合仿真驗證方法

    NEWS2024RISC-V中國峰會2024年8月21-23日,亮相第四屆RISC-V中國
    的頭像 發(fā)表于 08-30 12:44 ?282次閱讀
    <b class='flag-5'>思</b><b class='flag-5'>爾</b><b class='flag-5'>芯</b>亮相<b class='flag-5'>RISC-V</b>中國峰會,展示架構建模與混合<b class='flag-5'>仿真</b>驗證方法

    2024 RISC-V 中國峰會:華秋電子助力RISC-V生態(tài)!

    第四屆RISC-V中國峰會(RISC-V Summit China 2024)于8月21日至23日在杭州盛大召開,成為RISC-V領域的一次重要盛會
    的頭像 發(fā)表于 08-26 18:33 ?938次閱讀
    <b class='flag-5'>2024</b> <b class='flag-5'>RISC-V</b> 中國峰會:華秋電子助力<b class='flag-5'>RISC-V</b>生態(tài)!

    2024 RISC-V 中國峰會:華秋電子助力RISC-V生態(tài)!

    160+,生態(tài)技術文章8000+,策劃了70多場RISC-V系列公開課,號召更多合作伙伴一起加入,參與RISC-V開發(fā)者生態(tài)共建。 不僅如此,電子發(fā)燒友聯(lián)合RISC-V生態(tài)平臺伙伴發(fā)起
    發(fā)表于 08-26 16:46

    受邀參加2024 RISC-V中國峰會

    備受矚目的RISC-V中國峰會將于2024年8月19日至25日在杭州盛大舉行,這場科技盛宴以杭州為起點,輻射全國乃至全球RISC-V生態(tài),旨在深度挖掘RISC-V
    的頭像 發(fā)表于 08-01 17:38 ?903次閱讀

    即將亮相2024 RISC-V中國峰會

    2024 RISC-V中國峰會將于8月19至25日舉辦。本次峰會以杭州為軸心,輻射全國乃至全球RISC-V生態(tài),通過一系列精心策劃的活動,深度探討RISC-V
    的頭像 發(fā)表于 08-01 15:51 ?467次閱讀

    2024 RISC-V中國峰會啟幕,邀您共啟高性能計算新篇章

    NEWS2024RISC-V中國峰會2024RISC-V中國峰會將于8月19至25日舉辦。本次峰會以杭州為軸心,輻射全國乃至全球RISC-V生態(tài),通過一系列精心策劃的活動,深度探討RISC-V
    的頭像 發(fā)表于 08-01 08:24 ?414次閱讀
    <b class='flag-5'>2024</b> <b class='flag-5'>RISC-V</b>中國峰會啟幕,<b class='flag-5'>思</b><b class='flag-5'>爾</b><b class='flag-5'>芯</b>邀您共啟高性能計算新篇章

    數(shù)字EDA賦能RISC-V落地演進技術研討會成功舉辦

    為了推動RISC-V技術的落地與演進,國家集成電路設計深圳產業(yè)化基地攜手,于2024年6月
    的頭像 發(fā)表于 06-21 08:24 ?416次閱讀
    數(shù)字EDA賦能<b class='flag-5'>RISC-V</b>落地演進<b class='flag-5'>技術</b>研討會成功舉辦

    數(shù)字EDA賦能RISC-V落地演進技術研討會成功舉辦

    為了推動RISC-V技術的落地與演進, 國家集成電路設計深圳產業(yè)化基地攜手 ,于2024
    的頭像 發(fā)表于 06-20 11:15 ?736次閱讀

    亮相第二屆玄鐵RISC-V生態(tài)大會

    領先的數(shù)字EDA供應商應邀參與此次盛會,并在會場設立展臺,向參會者展示了其針對RISC-V開發(fā)的全面數(shù)字前端解決方案,為芯片設計領域注入了新的活力。
    的頭像 發(fā)表于 03-16 10:11 ?1608次閱讀

    助力RISC-V高效開發(fā)!亮相玄鐵RISC-V生態(tài)大會

    2024年3月14日,由達摩院主辦的第二屆玄鐵RISC-V生態(tài)大會在深圳圓滿舉行。大會以“開放·連接”為主題,聚焦了RISC-V技術在各行業(yè)中的商業(yè)化成功案例及其最新研發(fā)成果。
    的頭像 發(fā)表于 03-15 08:22 ?409次閱讀
    助力<b class='flag-5'>RISC-V</b>高效開發(fā)!<b class='flag-5'>思</b><b class='flag-5'>爾</b><b class='flag-5'>芯</b>亮相玄鐵<b class='flag-5'>RISC-V</b>生態(tài)大會

    亮相玄鐵RISC-V生態(tài)大會 EDA助力RISC-V高效開發(fā)

    2024年3月14日,由達摩院主辦的第二屆玄鐵RISC-V生態(tài)大會在深圳圓滿舉行。大會以“開放·連接”為主題,聚焦了RISC-V技術在各行業(yè)中的商業(yè)化成功案例及其最新研發(fā)成果。
    的頭像 發(fā)表于 03-14 19:02 ?2363次閱讀
    <b class='flag-5'>思</b><b class='flag-5'>爾</b><b class='flag-5'>芯</b>亮相玄鐵<b class='flag-5'>RISC-V</b>生態(tài)大會 <b class='flag-5'>思</b><b class='flag-5'>爾</b><b class='flag-5'>芯</b>EDA助力<b class='flag-5'>RISC-V</b>高效開發(fā)