0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

高速pcb信號(hào)走線的經(jīng)典規(guī)則讓pcb設(shè)計(jì)不再難

貿(mào)澤電子設(shè)計(jì)圈 ? 來(lái)源:互聯(lián)網(wǎng) ? 作者:佚名 ? 2017-11-25 07:43 ? 次閱讀

規(guī)則一:高速信號(hào)走線屏蔽規(guī)則在高速的PCB設(shè)計(jì)中,時(shí)鐘等關(guān)鍵的高速信號(hào)線,走線需要進(jìn)行屏蔽處理,如果沒(méi)有屏蔽或只屏蔽了部分,都會(huì)造成EMI的泄漏。建議屏蔽線,每1000mil,打孔接地。

規(guī)則二:高速信號(hào)的走線閉環(huán)規(guī)則

由于PCB板的密度越來(lái)越高,很多PCB LAYOUT工程師在走線的過(guò)程中,很容易出現(xiàn)一種失誤,即時(shí)鐘信號(hào)等高速信號(hào)網(wǎng)絡(luò),在多層的PCB走線的時(shí)候產(chǎn)生了閉環(huán)的結(jié)果,這樣的閉環(huán)結(jié)果將產(chǎn)生環(huán)形天線,增加EMI的輻射強(qiáng)度。

規(guī)則三:高速信號(hào)的走線開(kāi)環(huán)規(guī)則

規(guī)則二提到高速信號(hào)的閉環(huán)會(huì)造成EMI輻射,然而開(kāi)環(huán)同樣會(huì)造成EMI輻射。

時(shí)鐘信號(hào)等高速信號(hào)網(wǎng)絡(luò),在多層的PCB走線的時(shí)候一旦產(chǎn)生了開(kāi)環(huán)的結(jié)果,將產(chǎn)生線形天線,增加EMI的輻射強(qiáng)度。

規(guī)則四:高速信號(hào)的特性阻抗連續(xù)規(guī)則高速信號(hào),在層與層之間切換的時(shí)候必須保證特性阻抗的連續(xù),否則會(huì)增加EMI的輻射。也就是說(shuō),同層的布線的寬度必須連續(xù),不同層的走線阻抗必須連續(xù)。

規(guī)則五:高速PCB設(shè)計(jì)的布線方向規(guī)則相鄰兩層間的走線必須遵循垂直走線的原則,否則會(huì)造成線間的串?dāng)_,增加EMI輻射。簡(jiǎn)而言之,相鄰的布線層遵循橫平豎垂的布線方向,垂直的布線可以抑制線間的串?dāng)_。

規(guī)則六:高速PCB設(shè)計(jì)中的拓?fù)浣Y(jié)構(gòu)規(guī)則在高速PCB設(shè)計(jì)中,線路板特性阻抗的控制和多負(fù)載情況下的拓?fù)浣Y(jié)構(gòu)的設(shè)計(jì),直接決定著產(chǎn)品的成功還是失敗。圖示為菊花鏈?zhǔn)酵負(fù)浣Y(jié)構(gòu),一般用于幾Mhz的情況下為益。高速PCB設(shè)計(jì)中建議使用后端的星形對(duì)稱結(jié)構(gòu)。

規(guī)則七:走線長(zhǎng)度的諧振規(guī)則檢查信號(hào)線的長(zhǎng)度和信號(hào)的頻率是否構(gòu)成諧振,即當(dāng)布線長(zhǎng)度為信號(hào)波長(zhǎng)1/4的時(shí)候的整數(shù)倍時(shí),此布線將產(chǎn)生諧振,而諧振就會(huì)輻射電磁波,產(chǎn)生干擾。

規(guī)則八:回流路徑規(guī)則所有的高速信號(hào)必須有良好的回流路徑。盡可能地保證時(shí)鐘等高速信號(hào)的回流路徑最小。否則會(huì)極大的增加輻射,并且輻射的大小和信號(hào)路徑和回流路徑所包圍的面積成正比。

規(guī)則九:器件的退耦電容擺放規(guī)則退耦電容的擺放的位置非常的重要。擺放不合理根本起不到退耦的效果。其原則是:靠近電源的管腳,并且電容的電源走線和地線所包圍的面積最小。

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • PCB設(shè)計(jì)
    +關(guān)注

    關(guān)注

    396

    文章

    4755

    瀏覽量

    88717
  • 退耦電容
    +關(guān)注

    關(guān)注

    1

    文章

    29

    瀏覽量

    9706
  • 高速pcb信號(hào)
    +關(guān)注

    關(guān)注

    1

    文章

    2

    瀏覽量

    1561

原文標(biāo)題:這九條高速PCB信號(hào)走線規(guī)則,你未必懂?

文章出處:【微信號(hào):Mouser-Community,微信公眾號(hào):貿(mào)澤電子設(shè)計(jì)圈】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 29人收藏
  • yueliang1001
  • JaneTJX1
  • xyufeng20081
  • saa20611
  • 小屁孩06031
  • 小易_32e1
  • ltnudt1
  • 陈卓毅F11

評(píng)論

相關(guān)推薦
熱點(diǎn)推薦

PCB設(shè)計(jì)高速模擬輸入信號(hào)方法及規(guī)則

本文主要詳解PCB設(shè)計(jì)高速模擬輸入信號(hào),首先介紹了PCB設(shè)計(jì)
發(fā)表于 05-25 09:06 ?9530次閱讀
<b class='flag-5'>PCB設(shè)計(jì)</b><b class='flag-5'>高速</b>模擬輸入<b class='flag-5'>信號(hào)</b><b class='flag-5'>走</b><b class='flag-5'>線</b>方法及<b class='flag-5'>規(guī)則</b>

高速PCB設(shè)計(jì)解決EMI問(wèn)題的九大規(guī)則

  規(guī)則一:高速信號(hào)屏蔽規(guī)則高速
發(fā)表于 01-19 22:50

解決高速PCB設(shè)計(jì)EMI(電磁干擾)的九大規(guī)則

PCB設(shè)計(jì)中,時(shí)鐘等關(guān)鍵的高速信號(hào)線需要進(jìn)行屏蔽處理,如果沒(méi)有屏蔽或只屏蔽了部分,都會(huì)造成EMI的泄漏。建議屏蔽
發(fā)表于 11-02 12:11

硬件工程師談高速PCB信號(hào)的九個(gè)規(guī)則

高速信號(hào)線  規(guī)則二:高速信號(hào)閉環(huán)
發(fā)表于 09-20 10:38

9大硬件工程師談高速PCB信號(hào)規(guī)則

規(guī)則一:高速信號(hào)屏蔽規(guī)則高速
發(fā)表于 11-28 11:14

高速PCB信號(hào)規(guī)則概述

高速PCB信號(hào)的九條規(guī)則.pdf(220.78 KB)
發(fā)表于 09-16 07:26

PCB設(shè)計(jì)規(guī)則是什么

PCB設(shè)計(jì)規(guī)則是什么
發(fā)表于 03-17 06:36

PCB與擺件規(guī)則

PCB設(shè)計(jì)PCB設(shè)計(jì)layout對(duì)PCB
發(fā)表于 07-21 16:33 ?0次下載

高速PCB設(shè)計(jì)屏蔽的各項(xiàng)規(guī)則解析

高速PCB設(shè)計(jì)中,時(shí)鐘等關(guān)鍵的高速信號(hào)線,需要進(jìn)行屏蔽處理,如果沒(méi)有屏蔽或只屏蔽了部分,
發(fā)表于 03-15 14:05 ?5457次閱讀
<b class='flag-5'>高速</b><b class='flag-5'>PCB設(shè)計(jì)</b>中<b class='flag-5'>走</b><b class='flag-5'>線</b>屏蔽的各項(xiàng)<b class='flag-5'>規(guī)則</b>解析

PCB設(shè)計(jì)EMI的高速信號(hào)規(guī)則

高速PCB設(shè)計(jì)中,時(shí)鐘等關(guān)鍵的高速信號(hào)線需要進(jìn)行屏蔽處理,如果沒(méi)有屏蔽或只屏蔽了部分,
的頭像 發(fā)表于 05-06 18:08 ?4541次閱讀

高速PCB設(shè)計(jì)中的技巧

布線(Layout)是PCB設(shè)計(jì)工程師最基本的工作技能之一。的好壞將直接影響到整個(gè)系統(tǒng)的性能,大多數(shù)高速的設(shè)計(jì)理論也要最終經(jīng)過(guò)Layout得以實(shí)現(xiàn)并驗(yàn)證,由此可見(jiàn),布線在
的頭像 發(fā)表于 07-01 15:24 ?5909次閱讀

高速信號(hào)的九大規(guī)則

規(guī)則一:高速信號(hào)屏蔽規(guī)則 如上圖所示: 在高速
的頭像 發(fā)表于 02-14 11:53 ?1.3w次閱讀

高速信號(hào)閉環(huán)規(guī)則

解決。 高速信號(hào)屏蔽規(guī)則 如上圖所示:在高速PCB設(shè)計(jì)
的頭像 發(fā)表于 05-22 09:15 ?1585次閱讀
<b class='flag-5'>高速</b><b class='flag-5'>信號(hào)</b>的<b class='flag-5'>走</b><b class='flag-5'>線</b>閉環(huán)<b class='flag-5'>規(guī)則</b>

高速PCB信號(hào)的九大規(guī)則

由于 PCB 板的密度越來(lái)越高,許多 PCB LAYOUT 工程師在的過(guò)程中,較容易出現(xiàn)一種失誤,即時(shí)鐘信號(hào)
發(fā)表于 01-08 15:33 ?1934次閱讀
<b class='flag-5'>高速</b><b class='flag-5'>PCB</b><b class='flag-5'>信號(hào)</b><b class='flag-5'>走</b><b class='flag-5'>線</b>的九大<b class='flag-5'>規(guī)則</b>

pcb規(guī)則設(shè)置方法介紹

規(guī)則的設(shè)置方法,以確保設(shè)計(jì)的可靠性和性能。 一、規(guī)則的制定前提 在制定PCB規(guī)則之前,有幾個(gè)前提需要清楚。 設(shè)備要求:首先,根據(jù)實(shí)際設(shè)
的頭像 發(fā)表于 01-09 10:45 ?3072次閱讀

電子發(fā)燒友

中國(guó)電子工程師最喜歡的網(wǎng)站

  • 2931785位工程師會(huì)員交流學(xué)習(xí)
  • 獲取您個(gè)性化的科技前沿技術(shù)信息
  • 參加活動(dòng)獲取豐厚的禮品