0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

國產(chǎn)RFSoC 47DR/28DR/27DR核心板

jf_60352890 ? 來源:jf_60352890 ? 作者:jf_60352890 ? 2024-09-03 17:08 ? 次閱讀

采用FDW復旦微電子FMZQ28DR- RFSoC處理器,兼容Gen1 ZU28/27、Gen3 ZU48/47DR RFSoC,擁有8個RF-ADC、8個RF-DAC通道。提供完整的應用示例源代碼和性能分析工具, 主要用于小尺寸、低功耗、實時處理RF系統(tǒng)的快速集成與應用部署,縮短產(chǎn)品開發(fā)周期。

wKgaombW0Y6AE6QbAAJuG8EIVac400.pngwKgZombW0Y-AORQHAAJGsoPZNQY043.png

主要技術指標:
? 核心處理器:Gen3 ZU48(47)DR- 2FSVG1517I RFSoC
? 8xADCs, 14-bit up to 5GSPS;

? 8x SD-FEC硬核(47無此硬核)8

? x DACs, 14-bit up to 9.85GSPS;

? RF Input Freq. Max:6GHz;

? Quad-core Arm Cortex-A53 MPCore with CoreSight;

? Dual-core Arm Cortex-R5F with CoreSight;

? PS I/O:支持UART,CAN2.0B,USB2.0,I2C,GigeE10/100/1000,SDIO,SPI 協(xié)議;
? 4x PS-GTR:支持PCIe Gen1/2、Serial ATA 3.1、DisplayPort 1.2a、USB 3.0 和 SGMII 協(xié)議;
? 16x PL-GTY:PCIe Gen4、100G Ethernet、150G Interlaken 等協(xié)議;
? 72x PL-GPIO:用戶自定義 IO;

? 調(diào)試接口:JTAG、usb2UART、PMBus;
? 適配 Gen1 ZU28(27)DR RFSoC 芯片時,變化參數(shù)如下:
? 8x ADCs, 12-bit up to 4.096GSPS
? 8x DACs, 14-bit up to 6.554GSPS

? RF Input Freq. Max:4GHz

? 8x SD-FEC 硬核(27無此硬核)

? 16x PL-GTY:支持PCIe Gen3、100G Ethernet、150G Interlaken 等協(xié)議

? 板載存儲:
? 2 組 4GB 64bit DDR4 @ Programmable Logic

? 32GB eMMC Persistent Storage

? 4GB 64bit DDR4 @ Processor Subsystem

? 1Gb QSPI Boot Storage

? 獨立時鐘管理網(wǎng)絡
? 超低抖動可編程時鐘網(wǎng)絡:外部或板載參考 100MHz(可更換)可選;

? 支持板間時鐘同步;

? 33.33MHz@PS、200MHz@PL 獨立工作時鐘;

wKgaombW0a-AOyYXAAIdUJF2VxY396.png

? 機械結構與供電
? 12V 供電,過壓、過流、超溫監(jiān)測與管理;

? 機械尺寸:127.0mm * 101.6mm(老款),77.1mm*101.6mm(新款);

? 信號接口:2xRFMC,F(xiàn)MC+

? 配套明細
? 參考例程:ADC/DAC 例程;PL 例程;PS 例程;OS 鏡像;時鐘管理例程;

? RF Analyzer(ADC 性能評估軟件);

? PCIE 規(guī)范標準測試用底板(選配)

應用領域

? 相控陣雷達
? 5G大規(guī)模MIMO
? 混合波束成形
? 衛(wèi)星通信
? 空間信號檢測與干擾
? 多通道射頻儀表
? 寬域頻譜監(jiān)測與射電天文

審核編輯 黃宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 處理器
    +關注

    關注

    68

    文章

    19813

    瀏覽量

    233615
  • 核心板
    +關注

    關注

    5

    文章

    1109

    瀏覽量

    30638
  • RFSoC
    +關注

    關注

    0

    文章

    36

    瀏覽量

    2870
收藏 0人收藏

    評論

    相關推薦
    熱點推薦

    400G DR4功耗控制方法

    以下是400G DR4光模塊功耗控制的系統(tǒng)性方法及技術實踐,綜合行業(yè)技術文檔與廠商方案]: 一、硅光芯片技術(核心降耗方案) 激光器數(shù)量精簡 替代傳統(tǒng)4路100G EML方案,采用單/雙路光源集成
    的頭像 發(fā)表于 06-07 08:56 ?88次閱讀

    XILINX XCZU67DR FPGA完整原理圖

    電子發(fā)燒友網(wǎng)站提供《XILINX XCZU67DR FPGA完整原理圖.pdf》資料免費下載
    發(fā)表于 05-30 15:29 ?0次下載

    請問CCG5中怎么做DR_SWAP?

    請教個問題,在 CCG5代碼中怎么實現(xiàn)DR_SWAP?我們配置了端口 0 作為源對外充電,但是我們希望 PORT0 做了 UFP。我們是這樣寫的代碼:案例 APP_EVT_PD_合同談判_完成
    發(fā)表于 05-26 07:23

    安路科技DR1FPSoC多路以太網(wǎng)擴展方案

    隨著物聯(lián)網(wǎng)、工業(yè)4.0及汽車電子等領域的快速發(fā)展,對嵌入式系統(tǒng)的網(wǎng)絡通信能力提出了更高要求。安路科技,作為國內(nèi)領先的FPGA及FPSoC解決方案提供商,現(xiàn)推出基于DR1FPSoC系列器件的多路以太網(wǎng)
    的頭像 發(fā)表于 04-03 09:10 ?263次閱讀
    安路科技<b class='flag-5'>DR</b>1FPSoC多路以太網(wǎng)擴展方案

    NW2-05D05DR3 NW2-05D05DR3

    電子發(fā)燒友網(wǎng)為你提供AIPULNION(AIPULNION)NW2-05D05DR3相關產(chǎn)品參數(shù)、數(shù)據(jù)手冊,更有NW2-05D05DR3的引腳圖、接線圖、封裝手冊、中文資料、英文資料,NW2-05D05DR3真值表,NW2-05
    發(fā)表于 03-20 18:30
    NW2-05D05<b class='flag-5'>DR</b>3 NW2-05D05<b class='flag-5'>DR</b>3

    NW1-24D15DR3 NW1-24D15DR3

    電子發(fā)燒友網(wǎng)為你提供AIPULNION(AIPULNION)NW1-24D15DR3相關產(chǎn)品參數(shù)、數(shù)據(jù)手冊,更有NW1-24D15DR3的引腳圖、接線圖、封裝手冊、中文資料、英文資料,NW1-24D15DR3真值表,NW1-24
    發(fā)表于 03-19 18:56
    NW1-24D15<b class='flag-5'>DR</b>3 NW1-24D15<b class='flag-5'>DR</b>3

    onsemi NCV84090DR2G為汽車和工業(yè)應用設計的可靠負載開關驅(qū)動器

    onsemi NCV84090DR2G為汽車和工業(yè)應用設計的可靠負載開關驅(qū)動器
    的頭像 發(fā)表于 03-19 16:50 ?1027次閱讀
    onsemi NCV84090<b class='flag-5'>DR</b>2G為汽車和工業(yè)應用設計的可靠負載開關驅(qū)動器

    DLPC3439的中的3DR引腳的作用是什么?

    請問一下 1.DLPC3439的中的3DR引腳的作用是什么? 2.該引腳該如何配置?只要給它輸入一個高電平就可以了嗎? 3.對于雙控制器來說,是不是主控制器和從控制器的3DR引腳配置相同? 非常感謝
    發(fā)表于 02-24 08:28

    米爾-安路飛龍DR1M90 -國產(chǎn)FPGA核心板開發(fā)

    MYC-YM90X核心板及開發(fā)安路飛龍DR1M90 ,國產(chǎn)FPGA芯選擇最新一代FPSOC工業(yè)級64位MPU,2xCortex-A35@1GHz集成0.4 TOPS NPU,完整端側(cè)
    發(fā)表于 01-15 14:57 ?3次下載

    米爾國產(chǎn)FPGA SoC芯選擇,安路飛龍DR1M90核心板重磅發(fā)布

    FPGA正以強勁的勢頭推動技術創(chuàng)新,安路DR1M90核心板及其開發(fā)作為代表性產(chǎn)品,為邊緣計算和人工智能應用提供了強大的技術支持。米爾電子將繼續(xù)以客戶需求為中心,提供高品質(zhì)、高可靠性的國產(chǎn)
    發(fā)表于 01-10 14:32

    Dr Peter一起學KiCad 4.8:設計規(guī)則檢查(DRC)

    Dr Peter一起學KiCad 4.8:設計規(guī)則檢查(DRC)
    的頭像 發(fā)表于 12-25 14:55 ?1665次閱讀
    和<b class='flag-5'>Dr</b> Peter一起學KiCad 4.8:設計規(guī)則檢查(DRC)

    請問SN65HVD230D和SN65HVD230DR中D和DR分別代表什么含義?有什么區(qū)別呢?

    問一個芯片后綴的含義的問題,SN65HVD230D和SN65HVD230DR中D和DR分別代表什么含義,有什么區(qū)別呢
    發(fā)表于 12-09 06:20

    基于RFSOC 2747DR 8路ADC + 8路DA 6U VPX板卡

    基于RFSOC 2747DR 8路ADC + 8路DA 6U VPX板卡
    的頭像 發(fā)表于 10-10 18:18 ?1160次閱讀
    基于<b class='flag-5'>RFSOC</b> <b class='flag-5'>27</b>或<b class='flag-5'>47DR</b> 8路ADC + 8路DA 6U VPX板卡

    求助,LM2904DR的波形問題求解

    我有LM2904DR的問題 方塊圖如下 當我輸入是72V時,我的NCP431會產(chǎn)生約2.2V出來給2904的N- 目前我量測R4電阻(黃框)的端點波形時,量測到下圖 請問此波型是否能優(yōu)化為正常的方波?抑或2904的比較波形即是如此?
    發(fā)表于 08-12 07:23

    請問LM358DR環(huán)會過溫保護嗎?

    LM358DR工作溫度0-70度,現(xiàn)測試環(huán)境溫度達到75-80度,會出現(xiàn)掉數(shù)據(jù)嗎?或是其他問題出現(xiàn)
    發(fā)表于 08-06 07:20

    電子發(fā)燒友

    中國電子工程師最喜歡的網(wǎng)站

    • 2931785位工程師會員交流學習
    • 獲取您個性化的科技前沿技術信息
    • 參加活動獲取豐厚的禮品