0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線(xiàn)課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Cadence Quantus DSPF Interactive Output的優(yōu)勢(shì)和特點(diǎn)

Cadence楷登 ? 來(lái)源:Cadence楷登 ? 2024-08-29 09:19 ? 次閱讀

本文翻譯轉(zhuǎn)載于:Cadence blog

作者:Reela

電子設(shè)計(jì)領(lǐng)域,驗(yàn)證電路設(shè)計(jì)一直富有挑戰(zhàn)性。傳統(tǒng)上用于此目的的 DSPF 文件格式往往存在交互性和效率方面的限制。隨著先進(jìn)工藝幾何尺寸的不斷縮小,寄生參數(shù)提取在電路設(shè)計(jì)實(shí)現(xiàn)和簽核階段變得至關(guān)重要:工程師需要一個(gè)功能強(qiáng)大且高效的工具,支持交互式調(diào)試、優(yōu)化和簽核,從而加速設(shè)計(jì)收斂。

全新 Cadence Quantus DSPF Interactive Output 將徹底改變傳統(tǒng)的電路設(shè)計(jì)和驗(yàn)證。基于文本的詳細(xì)標(biāo)準(zhǔn)寄生格式(DSPF)文件進(jìn)行糾錯(cuò)的傳統(tǒng)方法正在被更直觀、省時(shí)的交互式調(diào)試方式取代。這項(xiàng)創(chuàng)新將簡(jiǎn)化調(diào)試流程,以最快的速度實(shí)現(xiàn)設(shè)計(jì)收斂,并與 Cadence Virtuoso Studio 原理圖和版圖環(huán)境無(wú)縫集成。

本文將進(jìn)一步探索 Quantus DSPF Interactive Output 的優(yōu)勢(shì)和特點(diǎn),以及它將如何改變電路設(shè)計(jì)和驗(yàn)證的方式。

Quantus I-DSPF:電路調(diào)試的顛覆者

目前,工程師需要在 ASCII 格式編碼的 DSPF 文件中查找特定數(shù)據(jù),工作十分繁瑣。龐大的數(shù)據(jù)量加上勞動(dòng)密集型的搜索和調(diào)試過(guò)程,嚴(yán)重拖慢了工作進(jìn)程,并將使得整個(gè)設(shè)計(jì)操作更加容易出現(xiàn)錯(cuò)誤和延遲。工程師在處理復(fù)雜信息時(shí)經(jīng)常會(huì)遇到挑戰(zhàn),因此需要大量時(shí)間來(lái)排除故障。此外,ASCII 格式文件的靜態(tài)特性限制了其交互性,導(dǎo)致識(shí)別和設(shè)計(jì)糾錯(cuò)的過(guò)程極為緩慢。Quantus I-DSPF Output 是一款創(chuàng)新的調(diào)試工具,旨在簡(jiǎn)化并提高調(diào)試效率。

Quantus I-DSPF Output 徹底改變了設(shè)計(jì)調(diào)試和周轉(zhuǎn)時(shí)間。它采用開(kāi)創(chuàng)性的 View+ASCII 文件技術(shù),消除了人工產(chǎn)生寄生網(wǎng)表的過(guò)程,且具有設(shè)計(jì)容量更大的全新架構(gòu)。該技術(shù)通過(guò) ADE 仿真和交互式調(diào)試功能,能以最快的速度完成設(shè)計(jì)。與當(dāng)前的 Quantus 輸出格式相比,新工具提供了“交鑰匙解決方案”,無(wú)需額外的設(shè)置和許可證要求。此外,它與 Virtuoso Studio 實(shí)現(xiàn)了更緊密的集成,提供增強(qiáng)的可視化和交互功能,如 out-of-context 和 in-context 探測(cè),寄生元件可視化和報(bào)告,寄生參數(shù)比較報(bào)告以及原理圖寄生參數(shù)疊加。

Quantus I-DSPF Output具有如下特點(diǎn)和屬性:

增強(qiáng)的交互式調(diào)試

工程師現(xiàn)在可以無(wú)縫探索寄生數(shù)據(jù),迅速找出電路設(shè)計(jì)中的關(guān)鍵元素和潛在問(wèn)題。這一創(chuàng)新方法徹底改變了調(diào)試過(guò)程,將其簡(jiǎn)化為 Virtuoso Studio cockpit 內(nèi)更直觀、更高效的工作流程。

即時(shí)反饋

Quantus I-DSPF Output 的一大特點(diǎn)是其實(shí)時(shí)反饋功能,可以即時(shí)洞察設(shè)計(jì)調(diào)整后的結(jié)果,加速迭代,讓工程師得以快速、精確地完善設(shè)計(jì),從而大幅縮短設(shè)計(jì)周期。

視覺(jué)洞察

通過(guò)在版圖上疊加視覺(jué)輔助工具,設(shè)計(jì)人員可以更清楚地了解寄生參數(shù)對(duì)整個(gè)系統(tǒng)的影響,這種增強(qiáng)的可視化功能對(duì)于指導(dǎo)更準(zhǔn)確、更明智的調(diào)試操作至關(guān)重要。

無(wú)縫導(dǎo)航

瀏覽大量 DSPF 文件將變得非常簡(jiǎn)單,工程師可快速地進(jìn)行有針對(duì)性的數(shù)據(jù)訪(fǎng)問(wèn),從而迅速識(shí)別并解決問(wèn)題,高效完成調(diào)試工作。

Quantus I-DSPF Output 的主要優(yōu)勢(shì)

更短的周轉(zhuǎn)時(shí)間

Quantus I-DSPF Output 的交互式功能大幅縮短了電路設(shè)計(jì)調(diào)試時(shí)間,讓工程師能夠及時(shí)發(fā)現(xiàn)并解決實(shí)時(shí)問(wèn)題,從而加速整個(gè)設(shè)計(jì)過(guò)程。

更高效的設(shè)計(jì)收斂

該工具通過(guò)簡(jiǎn)化調(diào)試過(guò)程,實(shí)現(xiàn)了從設(shè)計(jì)到驗(yàn)證的無(wú)縫銜接。工程師可以快速迭代,做出明智決策,更有效地優(yōu)化設(shè)計(jì),確保以最簡(jiǎn)化的方式完成設(shè)計(jì)。

提高生產(chǎn)力

Quantus I-DSPF Output 通過(guò)視覺(jué)展示,直觀導(dǎo)航和即時(shí)反饋功能,提高整體生產(chǎn)力。工程師可以專(zhuān)注于完善設(shè)計(jì),無(wú)需將寶貴的時(shí)間用于篩選錯(cuò)綜復(fù)雜的 ASCII 文件。

為加速電路調(diào)試創(chuàng)新鋪平道路

隨著 Cadence Quantus DSPF Interactive Output 的推出,電路設(shè)計(jì)調(diào)試水平將得到進(jìn)一步提升。這項(xiàng)關(guān)鍵技術(shù)為工程師提供了強(qiáng)大的工具,助其輕松駕馭復(fù)雜問(wèn)題,以無(wú)與倫比的精確度定位問(wèn)題所在,為加速產(chǎn)品開(kāi)發(fā)周期奠定了基礎(chǔ),并助力技術(shù)不斷突破。

Quantus I-DSPF Output 印證了技術(shù)創(chuàng)新者的獨(dú)創(chuàng)性,以及他們致力于推動(dòng)行業(yè)發(fā)展的承諾。隨著電路設(shè)計(jì)新時(shí)代的到來(lái),我們堅(jiān)信,能夠充分利用開(kāi)創(chuàng)性工具的工程師和設(shè)計(jì)師將迎來(lái)更成功的職業(yè)未來(lái)。

關(guān)于 Cadence

Cadence 是電子系統(tǒng)設(shè)計(jì)領(lǐng)域的關(guān)鍵領(lǐng)導(dǎo)者,擁有超過(guò) 30 年的計(jì)算軟件專(zhuān)業(yè)積累。基于公司智能系統(tǒng)設(shè)計(jì)戰(zhàn)略,Cadence 致力于提供軟件、硬件和 IP 產(chǎn)品,助力電子設(shè)計(jì)概念成為現(xiàn)實(shí)。Cadence 的客戶(hù)遍布全球,皆為最具創(chuàng)新能力的企業(yè),他們向超大規(guī)模計(jì)算、5G 通訊、汽車(chē)、移動(dòng)設(shè)備、航空、消費(fèi)電子、工業(yè)和醫(yī)療等最具活力的應(yīng)用市場(chǎng)交付從芯片、電路板到完整系統(tǒng)的卓越電子產(chǎn)品。Cadence 已連續(xù)十年名列美國(guó)財(cái)富雜志評(píng)選的 100 家最適合工作的公司。

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 電路設(shè)計(jì)
    +關(guān)注

    關(guān)注

    6673

    文章

    2453

    瀏覽量

    204350
  • Cadence
    +關(guān)注

    關(guān)注

    65

    文章

    921

    瀏覽量

    142128
  • 電子設(shè)計(jì)
    +關(guān)注

    關(guān)注

    40

    文章

    799

    瀏覽量

    48599

原文標(biāo)題:Quantus DS PF Interactive Output 為電路設(shè)計(jì)帶來(lái)革命性變革

文章出處:【微信號(hào):gh_fca7f1c2678a,微信公眾號(hào):Cadence楷登】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    基于dspf2812的交通燈設(shè)計(jì)

    本帖最后由 mr.pengyongche 于 2013-4-30 02:58 編輯 基于dspf2812的交通燈設(shè)計(jì)1、項(xiàng)目設(shè)計(jì)目
    發(fā)表于 12-13 11:37

    誰(shuí)有DSPF28335 AD采集和計(jì)算的程序

    誰(shuí)有DSPF28335 AD采集和計(jì)算的程序,感謝萬(wàn)分!
    發(fā)表于 04-21 09:30

    dspf28335ADC模塊

    我是初學(xué)dspf28335的小白,想問(wèn)一下如何用ADC模塊采集外部信號(hào)一千多次并且能在watch window看到每次的值
    發(fā)表于 08-24 19:16

    調(diào)用DSPF_sp_fir_r2濾波函數(shù)影響SPI中斷采樣

    您好,我利用貴公司c6748核心板開(kāi)發(fā)處理程序,通過(guò)SPI中斷采樣,然后在主程序中做一次1024點(diǎn)DSPF_sp_fir_r2濾波,主程序每256ms執(zhí)行一次,處理時(shí)間相當(dāng)充裕,現(xiàn)在發(fā)現(xiàn)
    發(fā)表于 07-02 09:56

    Cadence特點(diǎn)與新功能

    Cadence為挑戰(zhàn)簡(jiǎn)短、復(fù)雜、高速芯片封裝設(shè)計(jì),推出了以Windows XP的操作平臺(tái)為主的Cadence SPB 16.6。
    發(fā)表于 08-06 08:03

    Advanced ASIC Chip Synthesis U

    of Cadence Design Systems, Inc.RSPF and DSPF is a trademark of Cadence Design Systems, Inc.SDF and SPEF is a trad
    發(fā)表于 07-11 17:09 ?100次下載
    Advanced ASIC Chip Synthesis U

    采用Synopsys編譯器,編譯器和黃金實(shí)物的先進(jìn)芯片設(shè)計(jì)合成

    trademark of Cadence Design Systems, Inc. RSPF and DSPF is a trademark of Cadence Design Systems, Inc. SDF an
    發(fā)表于 07-11 17:17 ?6次下載
    采用Synopsys編譯器,編譯器和黃金實(shí)物的先進(jìn)芯片設(shè)計(jì)合成

    Cadence教程:基于Cadence的IC設(shè)計(jì)

    Cadence教程:基于Cadence的IC設(shè)計(jì)
    發(fā)表于 04-07 15:46 ?0次下載

    DSPF28335實(shí)用板使用教程_絕密

    絕密_DSPF28335實(shí)用板使用教程絕密
    發(fā)表于 01-07 17:33 ?26次下載

    Cadence和Hspice詳細(xì)介紹

    Cadence 是一個(gè)大型的EDA 軟件,它幾乎可以完成電子設(shè)計(jì)的方方面面,包括ASIC 設(shè)計(jì)、FPGA 設(shè)計(jì)和PCB 板設(shè)計(jì)。Cadence 在仿真、電路圖設(shè)計(jì)、自動(dòng)布局布線(xiàn)、版圖設(shè)計(jì)及驗(yàn)證等方面有著絕對(duì)的優(yōu)勢(shì)。
    發(fā)表于 02-07 13:44 ?2w次閱讀

    Cadence如何建立PCB?Cadence建立PCB步驟詳解

    有著絕對(duì)的優(yōu)勢(shì)Cadence 包含的工具較多幾乎包括了EDA 設(shè)計(jì)的方方面面。下面就教大家Cadence建立PCB的方法。
    發(fā)表于 02-07 17:11 ?2.7w次閱讀
    <b class='flag-5'>Cadence</b>如何建立PCB?<b class='flag-5'>Cadence</b>建立PCB步驟詳解

    Cadence的詳細(xì)資料簡(jiǎn)介

      本章將從Cadence的功能特點(diǎn)及發(fā)展歷史講起,介紹Cadence SPB 16.6的安裝、界面、使用環(huán)境,以使讀者能對(duì)該軟件有一個(gè)大致的了解。
    發(fā)表于 06-21 15:31 ?0次下載
    <b class='flag-5'>Cadence</b>的詳細(xì)資料簡(jiǎn)介

    Quantus在數(shù)字電路設(shè)計(jì)上面對(duì)的挑戰(zhàn)

    Quantus 是目前業(yè)界非常受信任的寄生參數(shù)抽取工具。在集成電路行業(yè)內(nèi),處于領(lǐng)先地位的制造廠商和設(shè)計(jì)公司都會(huì)大規(guī)模地應(yīng)用該工具,尤其在工藝制程步入深亞微米的先進(jìn)工藝領(lǐng)域(16 nm 及更先進(jìn)的制程),Quantus 在模擬電路和數(shù)字電路上的優(yōu)異表現(xiàn)都備受客戶(hù)的廣泛好評(píng)。
    的頭像 發(fā)表于 09-27 14:40 ?2479次閱讀

    AD、PADS、Cadence各有什么優(yōu)勢(shì)?

    庫(kù)管理非常方便,對(duì)接生產(chǎn)采購(gòu)很容易,畫(huà)出來(lái)的圖特別規(guī)整。所以大公司都喜歡用Cadence。然后利用PADS彌補(bǔ)Cadence的一些缺點(diǎn)。例如看圖不方便。
    的頭像 發(fā)表于 04-10 09:44 ?2211次閱讀

    Cadence 簽核解決方案助力 Samsung Foundry 的 5G 網(wǎng)絡(luò) SoC 設(shè)計(jì)取得新突破

    優(yōu)勢(shì) 1 Samsung Foundry 使用 Cadence Tempus Timing Solution 和 Quantus Extraction Solution 成功實(shí)現(xiàn) SF5A 設(shè)計(jì)簽核
    的頭像 發(fā)表于 12-04 10:15 ?538次閱讀