0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

五種高精度ADC中雜散問題分析及應(yīng)對(duì)方法

Hx ? 來源:eetrend ? 作者:工程師陳翠 ? 2018-06-30 10:03 ? 次閱讀

雖然目前的高分辨率SAR ADC和Σ-Δ ADC可提供高分辨率和低噪聲,但系統(tǒng)設(shè)計(jì)師們可能難以實(shí)現(xiàn)數(shù)據(jù)手冊(cè)上的額定SNR性能。而要達(dá)到最佳SFDR,也就是在系統(tǒng)信號(hào)鏈中實(shí)現(xiàn)無雜散的干凈噪底,可能就更加困難了。雜散信號(hào)可能源于ADC周圍的不合理電路,也有可能是因惡劣工作環(huán)境下出現(xiàn)的外部干擾而導(dǎo)致。

針對(duì)高分辨率、精密ADC應(yīng)用中的雜散問題,本文將介紹幾種判斷其根本原因的方法,并提出相應(yīng)的解決方案。這些技術(shù)和方法將有助于提高終端系統(tǒng)的EMC能力和可靠性。

本文將針對(duì)五種不同的應(yīng)用情況闡述用于降低雜散的特定設(shè)計(jì)解決方案:

1、由控制器板上的DC-DC電源輻射而導(dǎo)致的雜散問題。

2、由AC-DC適配器噪聲通過外部基準(zhǔn)源而導(dǎo)致的雜散問題。

3、由模擬輸入電纜而導(dǎo)致的雜散問題。

4、由模擬輸入電纜上的耦合干擾而導(dǎo)致的雜散問題。

5、由室內(nèi)照明設(shè)備導(dǎo)致的雜散問題。

6、雜散與SFDR

眾所周知,無雜散動(dòng)態(tài)范圍(SFDR)表示可從大干擾信號(hào)分辨出的最小功率信號(hào)。對(duì)于目前的高分辨率、精密ADC,SFDR一般主要由基波頻率與目標(biāo)基波頻率的第二或第三諧波之間的動(dòng)態(tài)范圍構(gòu)成。然而,由于系統(tǒng)其他方面的因素,可能會(huì)導(dǎo)致雜散產(chǎn)生并限制系統(tǒng)的性能。

這些雜散可分為輸入頻率相關(guān)雜散和固定頻率雜散。輸入頻率相關(guān)雜散與諧波或非線性特性有關(guān)。本文將重點(diǎn)分析由電源、外部基準(zhǔn)源、數(shù)字連接、外部干擾等造成的固定頻率雜散。根據(jù)應(yīng)用情況,可降低或完全避免這些類型的雜散,以助于實(shí)現(xiàn)最佳的信號(hào)鏈性能。

由ADC周圍DC-DC電源而導(dǎo)致的雜散問題

由于DC-DC開關(guān)穩(wěn)壓器會(huì)產(chǎn)生較高的紋波噪聲,通常建議將LDO作為在精密測(cè)量系統(tǒng)中為精密ADC生成低噪聲電源軌的解決方案。固定頻率或脈寬調(diào)制開關(guān)穩(wěn)壓器會(huì)產(chǎn)生開關(guān)紋波,該紋波一般位于幾萬至幾兆赫茲固定頻率處。固定頻率噪聲可能會(huì)通過ADC的PSRR機(jī)制饋入ADC轉(zhuǎn)換代碼中。

某些設(shè)計(jì)師可能會(huì)因電路板空間有限或預(yù)算問題而在精密ADC應(yīng)用中采用DC-DC開關(guān)穩(wěn)壓器。為了實(shí)現(xiàn)理想的信號(hào)鏈性能,他們必須限制紋波噪聲或使用高PSRR ADC,以確保這些紋波噪聲低于ADC噪底。否則,在ADC輸出頻譜的開關(guān)頻率處可能會(huì)出現(xiàn)雜散,這有可能會(huì)使信號(hào)鏈的動(dòng)態(tài)范圍降級(jí)。

AD7616 是一款16位數(shù)據(jù)采集系統(tǒng)(DAS),支持在電力線監(jiān)控中對(duì)16個(gè)通道進(jìn)行雙路同步采樣。該器件具有很高的PSRR,將能有效地抑制/衰減開關(guān)紋波。例如,將一個(gè)在100 kHz處有100 mV峰峰值紋波噪聲的DC-DC開關(guān)電源用于AD7616,VCC為5 V,±10 V輸入范圍。

則因紋波導(dǎo)致的數(shù)字碼噪聲為:

五種高精度ADC中雜散問題分析及應(yīng)對(duì)方法

對(duì)于一個(gè)16位轉(zhuǎn)換器而言,ADC輸出端出現(xiàn)的這種紋波電平是非常低的。ADC的高PSRR性能使得設(shè)計(jì)師們也可以在精密測(cè)量系統(tǒng)中采用開關(guān)穩(wěn)壓器。

五種高精度ADC中雜散問題分析及應(yīng)對(duì)方法

圖1.AD7616 PSRR與紋波頻率的關(guān)系

因DC-DC電源輻射而導(dǎo)致的雜散問題

僅僅使用高PSRR ADC并不能保證開關(guān)穩(wěn)壓器在精密測(cè)量系統(tǒng)中不會(huì)造成任何問題。開關(guān)穩(wěn)壓器產(chǎn)生的紋波噪聲可能會(huì)通過其他方式饋入ADC的數(shù)字碼中。

AD4003 是一款低噪聲、低功耗、高速、18位、2 MSPS精密逐次逼近型寄存器(SAR) ADC。在EVAL-AD4003FMCZ評(píng)估板交流性能測(cè)試過程中,在277.5 kHz附近出現(xiàn)約–115 dBFS的雜散電平;該雜散及其第二諧波如圖2所示。

五種高精度ADC中雜散問題分析及應(yīng)對(duì)方法

圖2.EVAL-AD4003FMCZ評(píng)估板上觀察到的雜散問題。

其次,進(jìn)行測(cè)試,判斷雜散是否來自模擬輸入端。測(cè)試結(jié)果如下:

1、移除差分模擬輸入調(diào)理電路后,雜散降低。

2、在AD4003的緩沖放大器ADA4807-1前端插入一個(gè)窄帶RC濾波器(如1 kΩ,10 nF)后,雜散降低。

這些結(jié)果表明,雜散導(dǎo)致的噪聲可能會(huì)通過調(diào)理電路進(jìn)入AD4003的模擬輸入端。然后,斷開傳感器輸出,移除調(diào)理電路,僅留下VREF/2 CM電壓輸入(在ADA4807-1的同相輸入端)。但仍然存在雜散,并且具有近似的電平。

那么,懷疑干擾源有可能位于EVAL-AD4003FMCZ信號(hào)鏈周圍。為了證明此點(diǎn),在EVAL-AD4003FMCZ評(píng)估板和SDP-H1控制器板上多處放置銅箔屏蔽罩。其結(jié)果是,當(dāng)銅箔屏蔽罩覆蓋SDP-H1板上的DC-DC電源時(shí),如圖3所示,雜散就會(huì)消失。277.5 kHz雜散頻率剛好與ADP2323 穩(wěn)壓器的編程開關(guān)頻率相符。圖4顯示了EVAL-AD7616SDZ GUI FFT捕獲的3.3 V VADJ_FMC開關(guān)頻率功率。

圖3.VADJ_FMC電感L5被銅箔屏蔽罩覆蓋。

五種高精度ADC中雜散問題分析及應(yīng)對(duì)方法

圖4.EVAL-AD7616SDZ GUI FFT捕獲的VADJ_FMC 3.3 V開關(guān)紋波

得出的結(jié)論是,DC-DC開關(guān)頻率干擾是由8.2 ?H電感L5發(fā)出的。該干擾從緩沖放大器ADA4807-1的輸入端注入信號(hào)鏈,然后進(jìn)入AD4003 ADC的模擬輸入端。

針對(duì)這種DC-DC電源轉(zhuǎn)換器導(dǎo)致的雜散問題,可行的解決方案有:

1、在AD4003 ADC前端使用一個(gè)低通濾波器,以在應(yīng)用帶寬允許的情況下,將耦合的DC-DC開關(guān)頻率干擾衰減到符合設(shè)計(jì)目標(biāo)的程度(即雜散位于噪底以下)。

2、使用L5為屏蔽電感的新型SDP-H1板(BOM版本1.4)。輻射干擾功率降低,因此AD4003 ADC頻譜中捕獲的雜散功率也低得多。

3、VADJ_FMC的電壓電平可通過EVAL-AD4003FMCZ評(píng)估板上的EEPROM進(jìn)行編程。試驗(yàn)證明,使用較低的電壓電平(如VADJ_FMC為2.5 V)也會(huì)使雜散消失。

由AC-DC適配器噪聲耦合通過外部基準(zhǔn)源而導(dǎo)致的雜散問題

ADC參考其直流基準(zhǔn)電壓電平將模擬信號(hào)量化成一個(gè)數(shù)字碼。因此,直流基準(zhǔn)電壓輸入上的噪聲將直接饋入ADC輸出的數(shù)字碼。

AD7175-2是一款低噪聲、快速建立、多路復(fù)用、2/4通道(全差分/偽差分)Σ-Δ型ADC,可用于低帶寬輸入。在EVAL-AD7175SDZ評(píng)估板的信號(hào)鏈測(cè)試中,在60 kHz附近捕獲到一簇雜散信號(hào),如圖5所示。

五種高精度ADC中雜散問題分析及應(yīng)對(duì)方法

圖5.EVAL-AD7175-2SDZ評(píng)估板上觀察到的雜散問題

經(jīng)過評(píng)估發(fā)現(xiàn),AD7175-2 ADC的電源和模擬調(diào)理電路都處于良好狀態(tài)。但是,如圖6中所示,AD7175-2的5 V基準(zhǔn)電壓輸入由ADR445基準(zhǔn)源生成,該基準(zhǔn)源的9 V直流電源來自評(píng)估板外部的AC-DC適配器。接下來,使用一個(gè)工作臺(tái)9 V直流電源模塊替換該適配器。結(jié)果雜散簇消失,僅在60 kHz處留下一個(gè)窄帶雜散。

五種高精度ADC中雜散問題分析及應(yīng)對(duì)方法

圖6.EVAL-AD7175-2SDZ評(píng)估板上觀察到雜散問題

五種高精度ADC中雜散問題分析及應(yīng)對(duì)方法

圖7.EVAL-AD7175-2SDZ評(píng)估板上已消除雜散簇

以320 mA輸出電流對(duì)EVAL-AD7175-2SDZ板供電時(shí),通過EVAL-AD7616SDZ GUI FFT對(duì)9V輸出AC-DC適配器進(jìn)行測(cè)試。使用AD7616 ±10 V輸入范圍時(shí),ADR445 基準(zhǔn)源電源引腳上的開關(guān)頻率功率約為 –70 dBFS,這意味著使用AD7175-2 ±5 V輸入范圍時(shí),產(chǎn)生的噪聲具有6.325 mV峰峰值或?yàn)楱C64 dBFS。

五種高精度ADC中雜散問題分析及應(yīng)對(duì)方法

圖8.EVAL-AD7616SDZ GUI FFT捕獲的3.3 V VADJ_FMC開關(guān)紋波

五種高精度ADC中雜散問題分析及應(yīng)對(duì)方法

電源開關(guān)紋波噪聲會(huì)饋入AD7175-2 ADC,并以數(shù)字碼呈現(xiàn),存在一定程度的衰減,如下所述:

1、ADR445基準(zhǔn)源的數(shù)據(jù)手冊(cè)規(guī)定60 kHz處的PSRR為49 dB。

2、ADR445基準(zhǔn)源在60 kHz處的輸出阻抗約為4.2 Ω。結(jié)合4.8 ?F存儲(chǔ)電容,可進(jìn)一步造成18 dB衰減。

3、此外,當(dāng)ODR為256 ksps時(shí),AD7175-2 ADC的數(shù)字濾波器sinc5 + sinc1在60 kHz處會(huì)增加約–3 dB衰減。

計(jì)算所得的電平為–134 dBFS,十分接近圖5中所捕獲的–130 dBFS雜散簇電平(不包括最高的窄帶雜散)。這可證實(shí),該雜散簇是由AC-DC適配器的開關(guān)紋波饋入外部基準(zhǔn)源ADR445造成的。剩下的窄帶雜散將在下一章節(jié)中予以分析。

由注入信號(hào)鏈的干擾而導(dǎo)致的雜散問題

在硬件系統(tǒng)中,從輸入傳感器到精密轉(zhuǎn)換器輸入端之間往往具有很長(zhǎng)一段信號(hào)鏈。該信號(hào)鏈包括連接電纜、連接器、路由導(dǎo)線、調(diào)整和調(diào)理電路、ADC驅(qū)動(dòng)器等等。因此,外部干擾很有可能會(huì)注入模擬輸入信號(hào)鏈并產(chǎn)生ADC雜散。

由電源電纜干擾注入信號(hào)鏈而導(dǎo)致的雜散問題

在研究EVAL-AD7175-2SDZ評(píng)估板輸出頻譜中剩下的窄帶雜散時(shí),注意到測(cè)試臺(tái)上有一臺(tái)正在工作的數(shù)字示波器。如圖9所示,該示波器的220 V交流電源電纜(黑色)與EVAL-AD7175-2SDZ評(píng)估板的模擬輸入電纜(灰色)有一部分重疊。將示波器關(guān)掉或?qū)⑵潆娫措娎|從模擬輸入電纜上移開后,60 kHz處的窄帶雜散消失,如圖10所示。

在系統(tǒng)機(jī)柜中,對(duì)傳感器至DAQ板之間的線路進(jìn)行布線時(shí)應(yīng)格外注意。將敏感的低電平模擬信號(hào)與大電流電力線隔離開來是一個(gè)良好的操作習(xí)慣。

圖9.示波器電源電纜導(dǎo)致的雜散

五種高精度ADC中雜散問題分析及應(yīng)對(duì)方法

圖10.EVAL-AD7175-2SDZ評(píng)估板上已消除所有雜散

由燈具輻射導(dǎo)致的雜散問題

在測(cè)試EVAL-AD7960FMCZ評(píng)估板時(shí),F(xiàn)FT頻譜上出現(xiàn)一個(gè)雜散。如圖11所示,該雜散的電平約–130 dB,位于40 kHz處。

40 kHz似乎與EVAL-AD7960FMCZ評(píng)估板及其控制器板SDP-H1上的任何信號(hào)頻率都不相關(guān)。找出雜散源的另一種方法是清理測(cè)試臺(tái),也許是測(cè)試臺(tái)上的某些物體產(chǎn)生了外部干擾。當(dāng)關(guān)掉臺(tái)架上的日光燈后,雜散消失。此外還發(fā)現(xiàn),EVAL-AD7960FMCZ評(píng)估板離日光燈越近,40 kHz處的雜散就會(huì)越高。在緩沖放大器ADA4899-1前方插入一個(gè)額外的RC濾波器(如1 kΩ,10 nF)后,雜散降低約10 dB。這意味著,日光燈輻射干擾從緩沖放大器的同相輸入端前方進(jìn)入到信號(hào)鏈路中。 對(duì)于工作在照明環(huán)境下的系統(tǒng),在前端電路上安裝一個(gè)屏蔽罩有助于防止輻射干擾和優(yōu)化信號(hào)鏈性能。

對(duì)于工作在照明環(huán)境下的系統(tǒng),在前端電路上安裝一個(gè)屏蔽罩有助于防止輻射干擾和優(yōu)化信號(hào)鏈性能。

五種高精度ADC中雜散問題分析及應(yīng)對(duì)方法

圖11.日光燈輻射在EVAL-AD7960FMCZ上造成的雜散

圖12.靠近EVAL-AD7960FMCZ評(píng)估板的日光燈

由較長(zhǎng)模擬輸入電纜導(dǎo)致的雜散問題

在EVAL-AD4003FMCZ評(píng)估板的工作過程中,使用的AP SY2712信號(hào)發(fā)生器通過一條XLR麥克風(fēng)電纜(約2米長(zhǎng))驅(qū)動(dòng)低噪聲、低THD正弦波信號(hào)進(jìn)入模擬輸入端。在這種設(shè)置下,700 kHz處出現(xiàn)一個(gè)約–125 dB的雜散,如圖13所示。

在研究該雜散的過程中,發(fā)現(xiàn)有三種方法可解決此問題:

不用兩米長(zhǎng)的XLR麥克風(fēng)電纜,而直接將AP平衡輸出的XLR插針與轉(zhuǎn)接板的XLR插口短接。

將信號(hào)源SY2712的輸出阻抗設(shè)置從Z-Out = 40 Ω改為Z-Out = 600 Ω。

在AD4003的緩沖放大器ADA4807-1前端向信號(hào)鏈中插入一個(gè)窄帶RC濾波器(如1 kΩ,10 nF)后,雜散降低。

最終結(jié)論是,在700 kHz處出現(xiàn)的高頻雜散是由于信號(hào)源輸出阻抗不匹配并且XLR電纜較長(zhǎng)所導(dǎo)致。

五種高精度ADC中雜散問題分析及應(yīng)對(duì)方法

圖13.XLR電纜在EVAL-AD4003FMCZ上造成的雜散

圖14.AP通過較長(zhǎng)的XLR電纜驅(qū)動(dòng)EVAL-AD4003FMCZ

結(jié)論

針對(duì)系統(tǒng)應(yīng)用中高分辨率、精密ADC的雜散問題,本文探討了判斷其根本原因的方法。文中介紹了在五種不同應(yīng)用情況下消除或降低雜散的特定設(shè)計(jì)解決方案。本文還探討了相關(guān)的雜散計(jì)算方法,有助于評(píng)估雜散的功率水平(作為特定應(yīng)用的設(shè)計(jì)目標(biāo))。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • adc
    adc
    +關(guān)注

    關(guān)注

    98

    文章

    6498

    瀏覽量

    544658
  • emc
    emc
    +關(guān)注

    關(guān)注

    170

    文章

    3921

    瀏覽量

    183192
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    PCB電容大小計(jì)算方法 PCB電容怎么消除

    在整個(gè)PCBA生產(chǎn)制造過程, PCB 設(shè)計(jì)是至關(guān)重要的一部分,今天主要是關(guān)于 PCB 電容、影響PCB 電容的因素,PCB
    發(fā)表于 09-11 09:41 ?1751次閱讀
    PCB<b class='flag-5'>雜</b><b class='flag-5'>散</b>電容大小計(jì)算<b class='flag-5'>方法</b> PCB<b class='flag-5'>雜</b><b class='flag-5'>散</b>電容怎么消除

    使用ADC12DJ3200做采樣系統(tǒng)時(shí),發(fā)現(xiàn)SFDR受限于交織,有什么方法降低Fs/2-Fin處的

    我在使用ADC12DJ3200做采樣系統(tǒng)時(shí),發(fā)現(xiàn)SFDR受限于交織,在開了前景校準(zhǔn)和offset filtering后,F(xiàn)s/4和Fs/2處的
    發(fā)表于 12-13 15:14

    高精度ADC信號(hào)鏈中固定頻率降低的特定設(shè)計(jì)解決方案

    EVAL-AD4003FMCZ。結(jié)論針對(duì)系統(tǒng)應(yīng)用中高分辨率、精密ADC問題,本文探討了判斷其根本原因的方法。文中介紹了在
    發(fā)表于 10-19 10:38

    認(rèn)識(shí)寬帶GSPS ADC的無動(dòng)態(tài)范圍

    (ENOB)、輸入帶寬、無動(dòng)態(tài)范圍(SFDR)以及微分或積分非線性度等。對(duì)于GSPS ADC,最重要的一個(gè)交流性能參數(shù)可能就是SFDR。簡(jiǎn)單而言,該參數(shù)規(guī)定了ADC以及系統(tǒng)從其他噪
    發(fā)表于 11-01 11:31

    6常見的成因分析及解決辦法

    就更加困難了。信號(hào)可能源于ADC周圍的不合理電路,也有可能是因惡劣工作環(huán)境下出現(xiàn)的外部干擾而導(dǎo)致。 針對(duì)高分辨率、精密ADC應(yīng)用
    發(fā)表于 02-14 14:18

    Giga ADC的架構(gòu)怎么樣?ADC輸出的原因是什么?

    Giga ADC目前已經(jīng)廣泛的應(yīng)用于數(shù)據(jù)采集、儀器儀表、雷達(dá)和衛(wèi)星通信系統(tǒng);隨著采樣速率和精度的進(jìn)一步提高,Giga ADC架構(gòu) 是什么樣的? Giga ADC
    發(fā)表于 04-06 06:38

    基于DDS技術(shù)的分析及抑制方法

    直接數(shù)字頻率合成(DDS)技術(shù)推動(dòng)了頻率合成領(lǐng)域的高速發(fā)展,但固有的特性極大的限制了其應(yīng)用發(fā)展。在分析DDS工作原理及噪聲來源的基礎(chǔ)
    發(fā)表于 07-31 10:36 ?32次下載

    快速跳頻PLL優(yōu)化抑制比分析

    系統(tǒng)地研究了快速跳頻PLL 散來源,給出了環(huán)路模型,定義了抑制比。定性
    發(fā)表于 09-01 16:30 ?46次下載
    快速跳頻PLL優(yōu)化<b class='flag-5'>雜</b><b class='flag-5'>散</b>抑制比<b class='flag-5'>分析</b>

    ADC信號(hào)鏈中固定頻率問題分析

    雖然目前的高分辨率SAR ADC和E-A ADC可提供高分辨率和低噪聲,但系統(tǒng)設(shè)計(jì)師們可能難以實(shí)現(xiàn)數(shù)據(jù)手冊(cè)上的額定SNR性能。而要達(dá)到最佳SFDR,也就是在系統(tǒng)信號(hào)鏈實(shí)現(xiàn)無
    發(fā)表于 03-07 14:15 ?4次下載

    整數(shù)邊界的仿真測(cè)試與消除方法分析

    鎖相環(huán) (PLL) 和壓控振蕩器 (VCO) 輸出特定頻率的RF信號(hào),理想情況下此信號(hào)應(yīng)當(dāng)是輸出的唯一信號(hào)。但事實(shí)上,輸出存在干擾信號(hào)和相位噪聲。本文討論最麻煩的
    發(fā)表于 09-09 10:09 ?4376次閱讀
    整數(shù)邊界<b class='flag-5'>雜</b><b class='flag-5'>散</b>的仿真測(cè)試與消除<b class='flag-5'>方法</b><b class='flag-5'>分析</b>

    高精度ADC信號(hào)鏈中固定頻率問題分析及解決辦法資料下載

    電子發(fā)燒友網(wǎng)為你提供高精度ADC信號(hào)鏈中固定頻率問題分析及解決辦法資料下載的電子資料下載,更有其他相關(guān)的電路圖、源代碼、課件教程、中文資
    發(fā)表于 04-26 08:52 ?20次下載
    <b class='flag-5'>高精度</b><b class='flag-5'>ADC</b>信號(hào)鏈中固定頻率<b class='flag-5'>雜</b><b class='flag-5'>散</b>問題<b class='flag-5'>分析</b>及解決辦法資料下載

    模塊數(shù)據(jù)手冊(cè)電感的定義方法

    換流回路電感會(huì)引起波形震蕩,EMI或者電壓過沖等問題。因此在電路設(shè)計(jì)的時(shí)候需要特別留意。本文給出了電路電感的測(cè)量
    的頭像 發(fā)表于 10-13 15:36 ?4332次閱讀
    模塊數(shù)據(jù)手冊(cè)<b class='flag-5'>中</b><b class='flag-5'>雜</b><b class='flag-5'>散</b>電感的定義<b class='flag-5'>方法</b>

    分析和求解高精度ADC信號(hào)鏈的固定頻率問題

    眾所周知,無動(dòng)態(tài)范圍(SFDR)表示可以與大干擾信號(hào)區(qū)分開來的最小功率信號(hào)。對(duì)于當(dāng)前的高分辨率、精密ADC,SFDR通常由基波頻率與目標(biāo)基頻的二次或三次諧波之間的動(dòng)態(tài)范圍決定。但是,由于系統(tǒng)的其他方面,可能會(huì)出現(xiàn)
    的頭像 發(fā)表于 01-04 15:20 ?2824次閱讀
    <b class='flag-5'>分析</b>和求解<b class='flag-5'>高精度</b><b class='flag-5'>ADC</b>信號(hào)鏈<b class='flag-5'>中</b>的固定頻率<b class='flag-5'>雜</b><b class='flag-5'>散</b>問題

    如何使用頻譜分析儀來觀察和分析信號(hào)?

    如何使用頻譜分析儀來觀察和分析信號(hào)? 頻譜分析儀是一廣泛應(yīng)用于電子領(lǐng)域的儀器,用于觀察和
    的頭像 發(fā)表于 12-21 15:37 ?2068次閱讀

    最大限度地提高GSPS ADC的SFDR性能:源和Mitigat方法

    電子發(fā)燒友網(wǎng)站提供《最大限度地提高GSPS ADC的SFDR性能:源和Mitigat方法.pdf》資料免費(fèi)下載
    發(fā)表于 10-10 09:16 ?0次下載
    最大限度地提高GSPS <b class='flag-5'>ADC</b><b class='flag-5'>中</b>的SFDR性能:<b class='flag-5'>雜</b><b class='flag-5'>散</b>源和Mitigat<b class='flag-5'>方法</b>