0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

降低半導(dǎo)體金屬線電阻的沉積和刻蝕技術(shù)

半導(dǎo)體芯科技SiSC ? 來源:半導(dǎo)體芯科技SiSC ? 作者:半導(dǎo)體芯科技SiS ? 2024-08-19 11:49 ? 次閱讀

作者:泛林集團(tuán) Semiverse Solutions 部門軟件應(yīng)用工程師 Timothy Yang 博士

01 介紹

銅的電阻率由其晶體結(jié)構(gòu)、空隙體積、晶界和材料界面失配決定,并隨尺寸縮小而顯著提升。通常,銅線的制作流程是用溝槽刻蝕工藝在低介電二氧化硅里刻蝕溝槽圖形,然后通過大馬士革流程用銅填充溝槽。但這種方法會生出帶有明顯晶界和空隙的多晶結(jié)構(gòu),從而增加銅線電阻。為防止大馬士革退火工藝中的銅擴(kuò)散,此工藝還使用了高電阻率的氮化鉭內(nèi)襯材料。

我們可以使用物理氣相沉積 (PVD) 以10至100電子伏特的高動能沉積銅,得到電阻低、密度高的單晶結(jié)構(gòu)。但PVD的局限在于覆蓋性比較差,且只能在平面上均勻沉積,不能用于填充深孔或溝槽(圖1a)。

要得到獨(dú)立的金屬線,首先需要在平面上沉積均勻的銅層,隨后用離子束進(jìn)行物理刻蝕。銅與活性氣體不產(chǎn)生揮發(fā)性化合物,因此不能使用反應(yīng)離子刻蝕工藝。如果入射角非常高,離子束刻蝕 (IBE) 中產(chǎn)生的加速氬離子可以去除銅。但由于掩膜結(jié)構(gòu)的遮擋效應(yīng),可刻蝕的區(qū)域?qū)芟蕖?strong>圖1b展示了當(dāng)掩膜垂直于入射離子束時的不可刻蝕區(qū)域(紅色),這是由于掩膜遮擋導(dǎo)致的原子噴射路徑受阻所造成的。當(dāng)掩膜與離子路徑平行時,所有未被掩蓋的區(qū)域都能被刻蝕。因此,IBE僅限于刻蝕任意長度的線形掩膜。

wKgZombCwNOAZx2MAABVHjwx3qQ605.jpgwKgaombCwNSAPsmKAABRn_4GeDg948.jpg

02 工藝步驟與虛擬制造工藝

為了解沉積與刻蝕對線電阻的影響,我們使用SEMulator3D?可視性沉積和刻蝕功能模擬PVD和IBE工藝。借助SEMulator3D,我們使用30°分散角的可視性沉積工藝再現(xiàn)PVD,該流程準(zhǔn)確模擬出轟擊中噴射出的銅原子與氬離子的隨機(jī)狀態(tài)。同時,我們使用2°分散角與60°傾斜角的可視性刻蝕模擬出IBE,實(shí)現(xiàn)以較低的離子束發(fā)散反映網(wǎng)格加速離子的行為。兩個模擬都將晶圓視為在工藝過程中自由旋轉(zhuǎn),并為適應(yīng)IBE和PVD的局限之處,對其他工藝步驟進(jìn)行了調(diào)整。圖2展示了使用大馬士革銅填充工藝(圖2a)和PVD/IBE工藝(圖2b)創(chuàng)建出的相同結(jié)構(gòu)。為適應(yīng)PVD/IBE的某些局限之處,并為所需的最終結(jié)構(gòu)創(chuàng)建相同的形狀,我們還加入了額外的工藝步驟。

wKgZombCwNSAYR-JAAC5e3QsVTk008.jpg

實(shí)驗(yàn)證明,即使存在這些局限,依然可以用PVD/IBE線制造出同等的16nm SRAM(靜態(tài)隨機(jī)存取存儲器)電路單元。所有線路中段以上的金屬層都在平面上制作,所以它優(yōu)于FinFET(鰭式場效應(yīng)晶體管)器件復(fù)雜的互連拓?fù)浣Y(jié)構(gòu),是PVD/IBE金屬線的可選方案。圖3展示了每個金屬層的獨(dú)立結(jié)構(gòu),以及使用PVD/IBE制作三層金屬FinFET結(jié)構(gòu)的必要步驟。

wKgaombCwNiAaTN3AACzDc91Ymw056.jpgwKgZombCwNuAK0vsAAFa_UJgvS8870.jpg

圖3a和b展示了每個金屬層的獨(dú)立結(jié)構(gòu),以及使用PVD/IBE創(chuàng)建三層金屬FinFET結(jié)構(gòu)的必要步驟。

l 圖3a:左圖展示成型的中段制程16nm FinFET結(jié)構(gòu),右圖展示具有三個完整金屬層的FinFET結(jié)構(gòu)。中段制程之后表面是平坦的,銅PVD和IBE可以在該步驟進(jìn)行。

l 圖 3b:該圖展示了用PVD/IBE制造每個金屬層的步驟,并演示出在PVD和IBE存在局限的情況下為制造三個金屬層探索工藝和集成路徑的過程。每層都有相應(yīng)配圖分步解析制造流程,且都部分涉及柱狀結(jié)構(gòu)形成、銅PVD、化學(xué)機(jī)械拋光(CMP)、線與間隔的形成、氧化物填充、IBE刻蝕、原子層沉積 (ALD)、銅PVD及其他圖示的獨(dú)立工藝步驟。

為形成分隔開的金屬線,需要制造間隔和臺面充當(dāng)絕緣阻擋層。磨平沉積物后,可以進(jìn)行線和間隔的圖形化,以及X或Y方向上的任意長度刻蝕,從而制造對應(yīng)方向的線。在制造通孔時,可進(jìn)行交叉刻蝕,避免X和Y方向的線掩膜交叉受到刻蝕。不需要通孔的區(qū)域則可在金屬沉積前覆蓋絕緣間隔結(jié)構(gòu)。

03 電阻結(jié)果與結(jié)論

隨后,我們測量了大馬士革流程和PVD兩種工藝下,最頂層金屬到FinFET結(jié)構(gòu)P和N溝道通孔的線電阻。圖4展示P和N通道電阻測量的起點(diǎn)和終點(diǎn)(其他所有絕緣材料透明)。為彌補(bǔ)氮化鉭內(nèi)襯層和銅線間的接觸電阻,計(jì)算銅電阻時我們考慮了電子的表面散射效應(yīng),離氮化鉭界面越近,銅電阻率越高,電阻率的衰減長度設(shè)置為1nm。因?yàn)榇篑R士革填充銅沉積預(yù)計(jì)不是全晶,所以銅的電阻率提升50%。PVD/IBE銅工藝不使用氮化鉭內(nèi)襯層,因此未應(yīng)用指數(shù)衰減函數(shù),并在此模型中使用了銅的體電阻率。圖4包含大馬士革流程與PVD的電阻率比較表格。

wKgaombCwNuAEHNvAADmbj1uPAQ749.jpg

圖4展示了采用大馬士革流程和PVD工藝的FinFET器件3D模型圖,這些模型畫出P和N溝道的電阻測量點(diǎn)。3D模型下方的表格比較了P和N溝道的大馬士革和PVD電阻值。表格顯示,相比大馬士革沉積,使用IBE/PVD可降低67%的電阻。

從模型計(jì)算得出的電阻值表明,與傳統(tǒng)的溝槽刻蝕+大馬士革沉積方法相比,采用IBE/PVD制造方法可使電阻降低67%。這是因?yàn)镮BE/PVD不需要氮化鉭內(nèi)襯層,且該過程中銅線電阻率較低。該結(jié)果表明,在金屬線制造過程中,與大馬士革填充相比,IBE/PVD可以降低電阻率,但代價(jià)是制造工藝更為復(fù)雜。

【近期會議】

10月30-31日,由寬禁帶半導(dǎo)體國家工程研究中心主辦的“化合物半導(dǎo)體先進(jìn)技術(shù)及應(yīng)用大會”將首次與大家在江蘇·常州相見,邀您齊聚常州新城希爾頓酒店,解耦產(chǎn)業(yè)鏈?zhǔn)袌霾季?!https://w.lwc.cn/s/uueAru

11月28-29日,“第二屆半導(dǎo)體先進(jìn)封測產(chǎn)業(yè)技術(shù)創(chuàng)新大會”將再次與各位相見于廈門,秉承“延續(xù)去年,創(chuàng)新今年”的思想,仍將由云天半導(dǎo)體與廈門大學(xué)聯(lián)合主辦,雅時國際商訊承辦,邀您齊聚廈門·海滄融信華邑酒店共探行業(yè)發(fā)展!誠邀您報(bào)名參會:https://w.lwc.cn/s/n6FFne


聲明:本網(wǎng)站部分文章轉(zhuǎn)載自網(wǎng)絡(luò),轉(zhuǎn)發(fā)僅為更大范圍傳播。 轉(zhuǎn)載文章版權(quán)歸原作者所有,如有異議,請聯(lián)系我們修改或刪除。聯(lián)系郵箱:viviz@actintl.com.hk, 電話:0755-25988573

審核編輯 黃宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 半導(dǎo)體
    +關(guān)注

    關(guān)注

    334

    文章

    27363

    瀏覽量

    218712
  • 刻蝕
    +關(guān)注

    關(guān)注

    2

    文章

    186

    瀏覽量

    13105
收藏 人收藏

    評論

    相關(guān)推薦

    半導(dǎo)體濕法和干法刻蝕

    什么是刻蝕刻蝕是指通過物理或化學(xué)方法對材料進(jìn)行選擇性的去除,從而實(shí)現(xiàn)設(shè)計(jì)的結(jié)構(gòu)圖形的一種技術(shù)。蝕刻是半導(dǎo)體制造及微納加工工藝中相當(dāng)重要的步驟,自1948年發(fā)明晶體管到現(xiàn)在,在微電子學(xué)
    的頭像 發(fā)表于 12-20 16:03 ?198次閱讀
    <b class='flag-5'>半導(dǎo)體</b>濕法和干法<b class='flag-5'>刻蝕</b>

    半導(dǎo)體濕法刻蝕設(shè)備加熱器的作用

    其實(shí)在半導(dǎo)體濕法刻蝕整個設(shè)備中有一個比較重要部件,或許你是專業(yè)的,第一反應(yīng)就是它。沒錯,加熱器!但是也有不少剛?cè)胄?,或者了解不深的人好奇?b class='flag-5'>半導(dǎo)體濕法刻蝕設(shè)備加熱器的作用是什么呢? 沒錯
    的頭像 發(fā)表于 12-13 14:00 ?107次閱讀

    晶圓表面溫度對干法刻蝕的影響

    ,影響刻蝕速率和選擇性。溫度影響聚合物的沉積速率和穩(wěn)定性,高溫可使沉積層分解或減少,低溫則會增加聚合物沉積。 ? 選擇性 :刻蝕材料和掩膜材
    的頭像 發(fā)表于 12-03 10:48 ?269次閱讀
    晶圓表面溫度對干法<b class='flag-5'>刻蝕</b>的影響

    一文詳解半導(dǎo)體薄膜沉積工藝

    半導(dǎo)體薄膜沉積工藝是現(xiàn)代微電子技術(shù)的重要組成部分。這些薄膜可以是金屬、絕緣體或半導(dǎo)體材料,它們在芯片的各個層次中發(fā)揮著不同的作用,如導(dǎo)電、絕
    的頭像 發(fā)表于 10-31 15:57 ?678次閱讀
    一文詳解<b class='flag-5'>半導(dǎo)體</b>薄膜<b class='flag-5'>沉積</b>工藝

    半導(dǎo)體干法刻蝕技術(shù)解析

    主要介紹幾種常用于工業(yè)制備的刻蝕技術(shù),其中包括離子束刻蝕(IBE)、反應(yīng)離子刻蝕(RIE)、以及后來基于高密度等離子體反應(yīng)離子的電子回旋共振等離子體
    的頭像 發(fā)表于 10-18 15:20 ?606次閱讀
    <b class='flag-5'>半導(dǎo)體</b>干法<b class='flag-5'>刻蝕</b><b class='flag-5'>技術(shù)</b>解析

    半導(dǎo)體制造過程解析

    在這篇文章中,我們將學(xué)習(xí)基本的半導(dǎo)體制造過程。為了將晶圓轉(zhuǎn)化為半導(dǎo)體芯片,它需要經(jīng)歷一系列復(fù)雜的制造過程,包括氧化、光刻、刻蝕、沉積、離子注入、金屬
    的頭像 發(fā)表于 10-16 14:52 ?609次閱讀
    <b class='flag-5'>半導(dǎo)體</b>制造過程解析

    半導(dǎo)體靶材:推動半導(dǎo)體技術(shù)飛躍的核心力量

    半導(dǎo)體靶材是半導(dǎo)體材料制備過程中的重要原料,它們在薄膜沉積、物理氣相沉積(PVD)、化學(xué)氣相沉積(CVD)等多種
    的頭像 發(fā)表于 09-02 11:43 ?616次閱讀
    <b class='flag-5'>半導(dǎo)體</b>靶材:推動<b class='flag-5'>半導(dǎo)體</b><b class='flag-5'>技術(shù)</b>飛躍的核心力量

    金屬導(dǎo)體電阻與什么無關(guān)

    金屬導(dǎo)體電阻與其材料性質(zhì)、形狀、溫度等因素有關(guān),但與一些其他因素?zé)o關(guān)。下面將介紹金屬導(dǎo)體電阻
    的頭像 發(fā)表于 08-25 09:22 ?511次閱讀

    降低半導(dǎo)體金屬線電阻沉積刻蝕技術(shù)

    摘要 :使用SEMulator3D?可視性沉積刻蝕功能研究金屬線制造工藝,實(shí)現(xiàn)電阻的大幅降低 作者:泛林集團(tuán) Semiverse Solu
    發(fā)表于 08-15 16:01 ?850次閱讀
     <b class='flag-5'>降低</b><b class='flag-5'>半導(dǎo)體</b><b class='flag-5'>金屬線</b><b class='flag-5'>電阻</b>的<b class='flag-5'>沉積</b>和<b class='flag-5'>刻蝕</b><b class='flag-5'>技術(shù)</b>

    金屬應(yīng)變片和半導(dǎo)體應(yīng)變片的異同

    金屬應(yīng)變片和半導(dǎo)體應(yīng)變片都是用于測量機(jī)械應(yīng)變的傳感器,它們通過將機(jī)械形變轉(zhuǎn)換為電阻變化來工作。
    的頭像 發(fā)表于 05-16 15:59 ?5348次閱讀

    通過工藝建模進(jìn)行后段制程金屬方案分析

    電阻率增加問題,半導(dǎo)體行業(yè)正在尋找替代銅的金屬線材料。 l 在較小尺寸中,釕的性能優(yōu)于銅和鈷,因此是較有潛力的替代材料。 隨著互連尺寸縮減,阻擋層占總體體積的比例逐漸增大。因此,
    的頭像 發(fā)表于 04-09 17:11 ?420次閱讀
    通過工藝建模進(jìn)行后段制程<b class='flag-5'>金屬</b>方案分析

    流量控制器在半導(dǎo)體加工工藝化學(xué)氣相沉積(CVD)的應(yīng)用

    薄膜沉積是在半導(dǎo)體的主要襯底材料上鍍一層膜。這層膜可以有各種各樣的材料,比如絕緣化合物二氧化硅,半導(dǎo)體多晶硅、金屬銅等。用來鍍膜的這個設(shè)備就叫薄膜
    的頭像 發(fā)表于 03-28 14:22 ?901次閱讀
    流量控制器在<b class='flag-5'>半導(dǎo)體</b>加工工藝化學(xué)氣相<b class='flag-5'>沉積</b>(CVD)的應(yīng)用

    Stratacache Micro LED產(chǎn)引入Lumiode背板沉積技術(shù)

    近日,美國知名數(shù)字標(biāo)牌解決方案供應(yīng)商Stratacache與半導(dǎo)體技術(shù)公司Lumiode達(dá)成戰(zhàn)略合作,共同推動Micro LED技術(shù)的進(jìn)一步發(fā)展。Stratacache計(jì)劃將Lumiode的背板
    的頭像 發(fā)表于 02-05 17:07 ?1093次閱讀

    金屬電阻應(yīng)變片有哪三種?金屬應(yīng)變片與半導(dǎo)體應(yīng)變片有何異同?

    金屬電阻應(yīng)變片分為哪三種?金屬應(yīng)變片與半導(dǎo)體應(yīng)變片在工作原理上有何異同? 金屬電阻應(yīng)變片分為
    的頭像 發(fā)表于 02-04 15:08 ?2963次閱讀

    硅的形態(tài)與沉積方式

    優(yōu)化硅的形態(tài)與沉積方式是半導(dǎo)體和MEMS工藝的關(guān)鍵,LPCVD和APCVD為常見的硅沉積技術(shù)。
    的頭像 發(fā)表于 01-22 09:32 ?3054次閱讀
    硅的形態(tài)與<b class='flag-5'>沉積</b>方式