0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
电子发烧友
开通电子发烧友VIP会员 尊享10大特权
海量资料免费下载
精品直播免费看
优质内容免费畅学
课程9折专享价
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Cortex R52內(nèi)核Cache的相關(guān)概念(2)

瑞薩MCU小百科 ? 來源:瑞薩MCU小百科 ? 2024-07-15 10:35 ? 次閱讀

Cache相關(guān)概念

3Outer&Inner R/W allocate

表示分配方式為外部和內(nèi)部都是讀寫分配。

讀/寫分配是一種內(nèi)存訪問策略,用于確定處理器在訪問內(nèi)存時是否需要將數(shù)據(jù)加載到高速緩存中。具體來說:

讀分配:當(dāng)處理器需要從內(nèi)存中讀取數(shù)據(jù)時,如果該數(shù)據(jù)不在高速緩存中,則會將相應(yīng)的數(shù)據(jù)塊加載到高速緩存中,以便處理器能夠更快地訪問和處理數(shù)據(jù)。

寫分配:當(dāng)處理器需要向內(nèi)存寫入數(shù)據(jù)時,如果寫入的數(shù)據(jù)不在高速緩存中,則會先將相應(yīng)的數(shù)據(jù)塊加載到高速緩存中,并在高速緩存中進(jìn)行寫操作,然后再將更新后的數(shù)據(jù)寫入到內(nèi)存中。讀/寫分配可以影響系統(tǒng)的性能表現(xiàn),合理選擇讀/寫分配策略可以提高數(shù)據(jù)訪問的效率和速度。

如果外部和內(nèi)部都是讀/寫分配,表示處理器在與外部存儲器和內(nèi)部緩存之間的數(shù)據(jù)交互時,都采用讀/寫分配的方式來管理數(shù)據(jù)的加載和寫入操作。這樣的設(shè)置可以根據(jù)具體場景提高數(shù)據(jù)訪問的效率和性能。

4Write-Back,Write-Through

Write-back寫回,和Write-Through寫透是兩種不同的緩存策略,它們在處理器訪問數(shù)據(jù)時的行為有所不同:在寫回策略下,當(dāng)處理器要寫入數(shù)據(jù)時,數(shù)據(jù)首先被寫入到緩存中,而不是直接寫入到內(nèi)存中。只有在緩存行被替換出去時,才會將被修改的數(shù)據(jù)寫回到內(nèi)存中。這樣可以減少對內(nèi)存的頻繁寫入操作,提高緩存的利用率和性能。

在寫透策略下,當(dāng)處理器要寫入數(shù)據(jù)時,數(shù)據(jù)會同時被寫入到緩存和內(nèi)存中。每次寫操作都會導(dǎo)致數(shù)據(jù)被同步寫入到內(nèi)存,確保內(nèi)存和緩存中的數(shù)據(jù)一致性。雖然可以保證數(shù)據(jù)的一致性,但可能會增加寫操作的延遲。

效率上來說,寫回策略通常比寫透策略效率更高。這是因?yàn)閷懟夭呗詼p少了對內(nèi)存的頻繁寫入,利用了緩存的特性來減少內(nèi)存訪問次數(shù),提高了系統(tǒng)整體的性能。然而,寫回策略需要額外的控制邏輯來管理緩存中數(shù)據(jù)與內(nèi)存之間的一致性,因此需要更多的硬件支持。選擇哪種策略取決于系統(tǒng)的設(shè)計需求和性能優(yōu)化目標(biāo)。

5Outer&Inner non-allocate

外部和內(nèi)部都是非分配的意味著在存儲器屬性中指定了不進(jìn)行分配(non-allocate)的方式。這意味著處理器在訪問這種類型的內(nèi)存時,不會將數(shù)據(jù)加載到高速緩存中進(jìn)行緩存,而是直接在內(nèi)存中讀取或?qū)懭霐?shù)據(jù)。

當(dāng)外部和內(nèi)部都是非分配時,處理器在訪問這段內(nèi)存時不會將其內(nèi)容緩存起來,而是每次都直接從內(nèi)存讀取或?qū)懭霐?shù)據(jù)。這種方式可能會增加內(nèi)存訪問的延遲,但可以確保處理器訪問的數(shù)據(jù)是最新的,適用于對數(shù)據(jù)實(shí)時性要求較高的場景。

6Outer&Inner non-cacheable

表示外部和內(nèi)部都不開緩存

7Non-transient可以理解為非瞬態(tài)

"transient" 通常用來描述一種短暫存在或暫時性的狀態(tài)或?qū)傩?。?"non-transient" 則表示相反的情況,即不是短暫的或不是暫時的。

在代碼中提到的 "non-transient" 和 "transient" 可能用來描述內(nèi)存訪問屬性的持久性或持續(xù)性。例如,如果一個內(nèi)存區(qū)域被標(biāo)記為 "non-transient",可能意味著該區(qū)域的屬性在一段時間內(nèi)保持不變,而不是臨時性的或隨機(jī)變化的。

0bfe59a8-3f5a-11ef-a4c8-92fbcf53809c.png

點(diǎn)擊可查看大圖

這里要注意的一點(diǎn)是:如上圖紅框所示CortexR52的內(nèi)核的write-back被當(dāng)成是write-through來對待。

System ram的MPU配置說明

0c3a20a0-3f5a-11ef-a4c8-92fbcf53809c.png

點(diǎn)擊可查看大圖

這里的ATTRINDEX1對應(yīng)的就是Attr1的配置,其它的序號也是一一對應(yīng)的。

0c6464f0-3f5a-11ef-a4c8-92fbcf53809c.png

點(diǎn)擊可查看大圖

Attr1可以看出他的配置是正常存儲設(shè)備,內(nèi)外部讀寫分配,并且是寫透的cache策略,這面要注意的是,打開cache一定要是non_shareable。

我們再看一下下圖中System RAM mirror:的MPU配置策略與system ram正好相反,ATTRINDEX3對應(yīng)的Attr3是沒有使能cache,卻是“outer_shareable”的狀態(tài)。這個也好理解,因?yàn)殚_cache,又開共享的話會影響數(shù)據(jù)一致性的。

0c795734-3f5a-11ef-a4c8-92fbcf53809c.png

點(diǎn)擊可查看大圖

下個章節(jié)將介紹Cortex R52具體的緩存操作的實(shí)踐和性能測試。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 處理器
    +關(guān)注

    關(guān)注

    68

    文章

    19825

    瀏覽量

    233792
  • 內(nèi)核
    +關(guān)注

    關(guān)注

    3

    文章

    1410

    瀏覽量

    41153
  • Cortex
    +關(guān)注

    關(guān)注

    2

    文章

    203

    瀏覽量

    47177

原文標(biāo)題:解密Cortex R52內(nèi)核Cache:操作實(shí)踐、性能測試與深度解析(2)

文章出處:【微信號:瑞薩MCU小百科,微信公眾號:瑞薩MCU小百科】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 1人收藏

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    在IAR Embedded Workbench for Arm中使用Arm Cortex-R52 NEON

    隨著嵌入式系統(tǒng)變得越來越智能,對嵌入式處理器的要求也越來越高。為了更好應(yīng)對汽車、醫(yī)療和工業(yè)機(jī)器人等領(lǐng)域?qū)η度胧教幚砥鞯囊螅珹rm推出了采用Armv8-R架構(gòu)的Cortex-R52。Cortex-R52相對之前的處理器引入了很多
    的頭像 發(fā)表于 06-05 09:57 ?562次閱讀
    在IAR Embedded Workbench for Arm中使用Arm <b class='flag-5'>Cortex-R52</b> NEON

    如何從R52_0使用SD Boot啟動S32z ?

    有人能夠從 R52_0 使用 SD Boot 啟動 S32z 嗎? 如果是,如何初始化 IVT 工具并創(chuàng)建圖像 blob? 我能夠從 SD 卡啟動 M33,但 R52 失敗......
    發(fā)表于 03-17 06:10

    具有OTFD和安全功能的高性能和優(yōu)化的實(shí)時響應(yīng)MPU RZ/T2ME數(shù)據(jù)手冊

    ?-R52 內(nèi)核,可進(jìn)行實(shí)時控制,而且還擁有能夠與 CPU 直接連接的大容量緊密耦合內(nèi)存(576KB),以實(shí)現(xiàn)高性能實(shí)時處理。 此外,它還可以將電機(jī)控制的外設(shè)布置到能直接連接至 CPU 的 LLPP
    的頭像 發(fā)表于 03-14 16:00 ?409次閱讀
    具有OTFD和安全功能的高性能和優(yōu)化的實(shí)時響應(yīng)MPU RZ/T<b class='flag-5'>2</b>ME數(shù)據(jù)手冊

    可實(shí)現(xiàn)工業(yè) AC Servo 和控制器高速處理的多功能 MPU RZ/T2M 數(shù)據(jù)手冊

    ? Cortex?-R52 內(nèi)核,可進(jìn)行實(shí)時控制,而且還擁有能夠與 CPU 直接連接的大容量緊密耦合內(nèi)存(576KB),以實(shí)現(xiàn)高性能實(shí)時處理。 此外,它還可以將電機(jī)控制的外設(shè)布置到能直接連接至 CPU
    的頭像 發(fā)表于 03-14 15:39 ?460次閱讀
    可實(shí)現(xiàn)工業(yè) AC Servo 和控制器高速處理的多功能 MPU RZ/T<b class='flag-5'>2</b>M 數(shù)據(jù)手冊

    通過EtherCAT實(shí)現(xiàn)高速、高精度實(shí)時控制的高性能MPU RZ/T2L數(shù)據(jù)手冊

    RZ/T2L 是一款高性能 MPU,可通過 EtherCAT 實(shí)現(xiàn)高速、高精度的實(shí)時控制。 RZ/T2L 搭載最大頻率為 800MHz 的 Arm? Cortex?-R52
    的頭像 發(fā)表于 03-14 15:07 ?360次閱讀
    通過EtherCAT實(shí)現(xiàn)高速、高精度實(shí)時控制的高性能MPU RZ/T<b class='flag-5'>2</b>L數(shù)據(jù)手冊

    集成應(yīng)用處理功能和高精度實(shí)時控制性能的高端 MPU RZ/T2H數(shù)據(jù)手冊

    所需的處理能力和外設(shè)功能。 Quad Arm? Cortex-A55 CPU 內(nèi)核(1200MHz) 用于應(yīng)用處理,兩個 Arm? Cortex?-R52 CPU
    的頭像 發(fā)表于 03-14 14:44 ?472次閱讀
    集成應(yīng)用處理功能和高精度實(shí)時控制性能的高端 MPU RZ/T<b class='flag-5'>2</b>H數(shù)據(jù)手冊

    STM32WBA52CEU可以用標(biāo)準(zhǔn)庫開發(fā)嗎?

    手頭有一塊慶科的EMB1073開發(fā)板,其處理器是STM32WBA52CEU,內(nèi)核Cortex-M33。 下載的Keil.STM32WBAxx_DFP.1.2.1安裝后,從Keil V5.23上可以
    發(fā)表于 03-13 06:34

    R5F(MCU2_0)上OpenVx主機(jī)的概念驗(yàn)證啟用

    電子發(fā)燒友網(wǎng)站提供《R5F(MCU2_0)上OpenVx主機(jī)的概念驗(yàn)證啟用.pdf》資料免費(fèi)下載
    發(fā)表于 09-12 09:39 ?0次下載
    <b class='flag-5'>R</b>5F(MCU<b class='flag-5'>2</b>_0)上OpenVx主機(jī)的<b class='flag-5'>概念</b>驗(yàn)證啟用

    解析Arm Neoverse N2 PMU事件L2D_CACHE_WR

    有客戶希望我們幫忙分析 Eigen gemm 基準(zhǔn)測試的一些執(zhí)行情況。具體來說是為什么 L1D_CACHE_WR 的值會低于 L2D_CACHE_WR,這種情況令人費(fèi)解。
    的頭像 發(fā)表于 09-03 11:42 ?1752次閱讀
    解析Arm Neoverse N<b class='flag-5'>2</b> PMU事件L<b class='flag-5'>2D_CACHE</b>_WR

    Arm Cortex-R82AE賦能高性能區(qū)域控制器設(shè)計

    在之前的一篇推文中我曾談到過,汽車行業(yè)的近期發(fā)展趨勢正在推動對汽車架構(gòu)中區(qū)域控制器和域控制器的需求。而基于 Armv8-R 的 Arm Cortex-R52Cortex-R52+ 核心正是滿足
    的頭像 發(fā)表于 09-02 10:23 ?942次閱讀

    RM57L843基于ARM? Cortex?-R內(nèi)核的Hercules?微控制器數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《RM57L843基于ARM? Cortex?-R內(nèi)核的Hercules?微控制器數(shù)據(jù)表.pdf》資料免費(fèi)下載
    發(fā)表于 08-08 10:52 ?4次下載
    RM57L843基于ARM? <b class='flag-5'>Cortex</b>?-<b class='flag-5'>R</b><b class='flag-5'>內(nèi)核</b>的Hercules?微控制器數(shù)據(jù)表

    TMS570LC4357基于ARM Cortex?-R內(nèi)核的Hercules?微控制器數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《TMS570LC4357基于ARM Cortex?-R內(nèi)核的Hercules?微控制器數(shù)據(jù)表.pdf》資料免費(fèi)下載
    發(fā)表于 08-07 11:01 ?4次下載
    TMS570LC4357基于ARM <b class='flag-5'>Cortex</b>?-<b class='flag-5'>R</b><b class='flag-5'>內(nèi)核</b>的Hercules?微控制器數(shù)據(jù)表

    Cortex R52內(nèi)核Cache的具體操作(2

    ,clean等操作。雖然目前在cortex R52內(nèi)核很少需要操作cache,但是本節(jié)依然給一些操作指導(dǎo)和實(shí)踐,以備以后不時之須。
    的頭像 發(fā)表于 07-15 15:44 ?2101次閱讀
    <b class='flag-5'>Cortex</b> <b class='flag-5'>R52</b><b class='flag-5'>內(nèi)核</b><b class='flag-5'>Cache</b>的具體操作(<b class='flag-5'>2</b>)

    Cortex R52內(nèi)核Cache相關(guān)概念(1)

    在開始閱讀本系列文章之前,請先參閱《有關(guān)CR52 MPU配置說明》。因?yàn)檫@篇文章講述了,cache配置所涉及到的寄存器的設(shè)置和MPU的一些基本概念。如果讀者都已經(jīng)理解了上述內(nèi)容,可以跳過。本章內(nèi)容主要講述
    的頭像 發(fā)表于 07-15 10:37 ?2329次閱讀
    <b class='flag-5'>Cortex</b> <b class='flag-5'>R52</b><b class='flag-5'>內(nèi)核</b><b class='flag-5'>Cache</b>的<b class='flag-5'>相關(guān)</b><b class='flag-5'>概念</b>(1)

    CortexR52內(nèi)核Cache的具體操作

    ,clean等操作。雖然目前在cortex R52內(nèi)核很少需要操作cache,但是本節(jié)依然給一些操作指導(dǎo)和實(shí)踐,以備以后不時之須。
    的頭像 發(fā)表于 07-15 10:32 ?1864次閱讀
    CortexR<b class='flag-5'>52</b><b class='flag-5'>內(nèi)核</b><b class='flag-5'>Cache</b>的具體操作

    電子發(fā)燒友

    中國電子工程師最喜歡的網(wǎng)站

    • 2931785位工程師會員交流學(xué)習(xí)
    • 獲取您個性化的科技前沿技術(shù)信息
    • 參加活動獲取豐厚的禮品