0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

燦芯半導(dǎo)體推出通用高性能小數(shù)分頻鎖相環(huán)IP

燦芯半導(dǎo)體BriteSemi ? 來源:燦芯半導(dǎo)體BriteSemi ? 2024-07-09 14:13 ? 次閱讀

2024年07月09日,一站式定制芯片及IP供應(yīng)商——燦芯半導(dǎo)體(上海)股份有限公司(燦芯股份,688691)宣布成功研發(fā)出一款通用高性能小數(shù)分頻鎖相環(huán)(fractional-N PLL)IP,支持24bits高精度小數(shù)分頻,最高輸出頻率4.5Ghz,另外還支持?jǐn)U頻時(shí)鐘(SSC)功能,可以為客戶提供多功能的小數(shù)分頻 PLL解決方案。

PLL電路一般用于產(chǎn)生輸出頻率,輸出頻率值與PLL的參考輸入頻率呈倍數(shù)關(guān)系。小數(shù)分頻PLL通過頻率乘法比例的小數(shù)值,實(shí)現(xiàn)更精確的輸出頻率控制,從而提供更高精度和準(zhǔn)確度的輸出頻率。

SSC發(fā)生器是在一定頻率范圍內(nèi)調(diào)制時(shí)鐘信號(hào)頻率的電路,將時(shí)鐘信號(hào)的能量擴(kuò)展到更大的頻率范圍上。這種調(diào)制技術(shù)可以減少電磁干擾(EMI),提高信號(hào)的完整性。隨著集成電路工藝節(jié)點(diǎn)的不斷減小,市場(chǎng)對(duì)這類支持SSC功能的小數(shù)分頻PLL IP需求也在不斷增加,這種設(shè)計(jì)具有減少電磁干擾、提高時(shí)鐘穩(wěn)定性和降低功耗的優(yōu)點(diǎn)。

“基于十多年IP設(shè)計(jì)開發(fā)的成功經(jīng)驗(yàn),燦芯半導(dǎo)體成功研發(fā)出通用高性能小數(shù)分頻PLL IP。該P(yáng)LL IP支持較寬的輸入輸出頻率范圍,具有優(yōu)異的抖動(dòng)性能,可以應(yīng)用于任何時(shí)鐘應(yīng)用場(chǎng)景,特別是混合噪聲信號(hào)的SoC環(huán)境。這款高性能小數(shù)分頻 PLL IP已經(jīng)成功在28nm工藝上流片,并且成功完成測(cè)試芯片驗(yàn)證,目前這款高性能小數(shù)分頻PLL IP已經(jīng)被多家客戶使用。

關(guān)于燦芯半導(dǎo)體

燦芯半導(dǎo)體(上海)股份有限公司(燦芯股份,688691)是一家提供一站式定制芯片及IP的高新技術(shù)企業(yè),為客戶提供從芯片架構(gòu)設(shè)計(jì)到芯片成品的一站式服務(wù),致力于為客戶提供高價(jià)值、差異化的解決方案。

燦芯半導(dǎo)體的“YOU”系列IP和YouSiP(Silicon-Platform)解決方案,經(jīng)過了完整的流片測(cè)試驗(yàn)證。其中YouSiP方案可以為系統(tǒng)公司、無(wú)廠半導(dǎo)體公司提供原型設(shè)計(jì)參考,從而快速贏得市場(chǎng)。

燦芯半導(dǎo)體成立于2008年,總部位于中國(guó)上海,為客戶提供全方位的優(yōu)質(zhì)服務(wù)。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 鎖相環(huán)
    +關(guān)注

    關(guān)注

    35

    文章

    584

    瀏覽量

    87765
  • pll
    pll
    +關(guān)注

    關(guān)注

    6

    文章

    776

    瀏覽量

    135157
  • 燦芯半導(dǎo)體
    +關(guān)注

    關(guān)注

    0

    文章

    54

    瀏覽量

    12620

原文標(biāo)題:燦芯半導(dǎo)體發(fā)布通用高性能小數(shù)分頻鎖相環(huán)IP及相關(guān)解決方案

文章出處:【微信號(hào):BriteSemi,微信公眾號(hào):燦芯半導(dǎo)體BriteSemi】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    半導(dǎo)體ICCAD 2024精彩回顧

    此前,2024年12月11-12日,一年一度的集成電路行業(yè)盛會(huì)ICCAD 2024在上海世博展覽館隆重舉行。半導(dǎo)體股份,68869
    的頭像 發(fā)表于 12-16 10:15 ?190次閱讀

    鎖相環(huán)PLL的工作原理 鎖相環(huán)PLL應(yīng)用領(lǐng)域

    鎖相環(huán)(Phase-Locked Loop,簡(jiǎn)稱PLL)是一種電子電路,它能夠自動(dòng)調(diào)整輸出信號(hào)的相位,使其與輸入信號(hào)的相位同步。這種電路在電子工程領(lǐng)域有著廣泛的應(yīng)用,特別是在頻率合成、時(shí)鐘恢復(fù)、調(diào)制
    的頭像 發(fā)表于 11-06 10:42 ?751次閱讀

    CDC509高性能、低偏斜、低抖動(dòng)、鎖相環(huán)(PLL)時(shí)鐘驅(qū)動(dòng)器數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《CDC509高性能、低偏斜、低抖動(dòng)、鎖相環(huán)(PLL)時(shí)鐘驅(qū)動(dòng)器數(shù)據(jù)表.pdf》資料免費(fèi)下載
    發(fā)表于 08-23 11:29 ?0次下載
    CDC509<b class='flag-5'>高性能</b>、低偏斜、低抖動(dòng)、<b class='flag-5'>鎖相環(huán)</b>(PLL)時(shí)鐘驅(qū)動(dòng)器數(shù)據(jù)表

    簡(jiǎn)述鎖相環(huán)的基本結(jié)構(gòu)

    鎖相環(huán)(Phase-LockedLoop, PLL),是一種反饋控制電路,電子設(shè)備正常工作,通常需要外部的輸入信號(hào)與內(nèi)部的振蕩信號(hào)同步,利用鎖相環(huán)路就可以實(shí)現(xiàn)這個(gè)目的,它可用來從固定的低頻信號(hào)生成穩(wěn)定的輸出高頻信號(hào)。
    的頭像 發(fā)表于 08-06 15:07 ?627次閱讀
    簡(jiǎn)述<b class='flag-5'>鎖相環(huán)</b>的基本結(jié)構(gòu)

    鎖相環(huán)鎖相放大器的區(qū)別

    鎖相環(huán)(Phase-Locked Loop, PLL)和鎖相放大器(Lock-in Amplifier)是兩種在電子學(xué)和信號(hào)處理領(lǐng)域廣泛應(yīng)用的技術(shù),它們各自具有獨(dú)特的工作原理、組成結(jié)構(gòu)以及應(yīng)用場(chǎng)景。以下將從定義、組成、工作原理、性能
    的頭像 發(fā)表于 07-30 15:51 ?1265次閱讀

    鎖相環(huán)相位噪聲的影響因素

    鎖相環(huán)(Phase Locked Loop, PLL)相位噪聲是評(píng)估鎖相環(huán)性能的重要指標(biāo)之一,它描述了輸出信號(hào)相位的不穩(wěn)定性。相位噪聲的存在會(huì)直接影響系統(tǒng)的性能,如降低信號(hào)的信噪比、增
    的頭像 發(fā)表于 07-30 15:31 ?1422次閱讀

    AD9694輸入時(shí)鐘低于337.5MHz時(shí),serdes鎖相環(huán)無(wú)法鎖定怎么解決?

    的值也做了相應(yīng)的改變,請(qǐng)問這是什么問題呢? 將0x56e配置成10和50時(shí),輸入時(shí)鐘分別給300M和150M,內(nèi)部serdes鎖相環(huán)無(wú)法鎖定,時(shí)鐘分頻設(shè)置為1分頻
    發(fā)表于 06-21 14:27

    鎖相環(huán)的基本原理和主要作用

    鎖相環(huán)(Phase Locked Loop,簡(jiǎn)稱PLL)是一種在電子系統(tǒng)中廣泛應(yīng)用的負(fù)反饋控制系統(tǒng),其主要作用是實(shí)現(xiàn)輸入信號(hào)與輸出信號(hào)之間的相位同步。在現(xiàn)代通信、雷達(dá)、導(dǎo)航、測(cè)量等領(lǐng)域,鎖相環(huán)都發(fā)
    的頭像 發(fā)表于 05-24 16:28 ?3610次閱讀

    深圳市九天睿科技有限公司獲得一項(xiàng)鎖相環(huán)專利

    具體來說,此款鎖相環(huán)含有:振蕩器,用于生成振蕩信號(hào);分頻器,接收振蕩信號(hào)并產(chǎn)生分頻信號(hào);相位誤差抵消模塊,解析出分頻信號(hào)和參考時(shí)鐘信號(hào)間的相位差異,轉(zhuǎn)化為控制電壓,并通過第一輸出口傳輸
    的頭像 發(fā)表于 04-07 10:14 ?610次閱讀
    深圳市九天睿<b class='flag-5'>芯</b>科技有限公司獲得一項(xiàng)<b class='flag-5'>鎖相環(huán)</b>專利

    鎖相環(huán)的輸入輸出相位一致嗎?

    鎖相環(huán)是保證相位一致,還是相位差一致?鎖相環(huán)的輸入輸出相位一致嗎? 鎖相環(huán)(PLL)是一種回路控制系統(tǒng),用于保持輸出信號(hào)的相位與參考信號(hào)的相位之間的恒定關(guān)系。簡(jiǎn)單來說,鎖相環(huán)的目的是保
    的頭像 發(fā)表于 01-31 15:45 ?1177次閱讀

    鎖相環(huán)到底鎖相還是鎖頻?

    鎖相環(huán)到底鎖相還是鎖頻? 鎖相環(huán)(PLL)是一種常用的控制系統(tǒng),主要用于同步時(shí)鐘。它通過將被控信號(hào)的相位與穩(wěn)定的參考信號(hào)進(jìn)行比較,并產(chǎn)生相應(yīng)的控制信號(hào),使被控信號(hào)的相位保持與參考信號(hào)同步。這種控制
    的頭像 發(fā)表于 01-31 15:25 ?2000次閱讀

    為什么說鎖相環(huán)相當(dāng)于一個(gè)窄帶跟蹤濾波器

    鎖相環(huán)路(PLL)。鎖相環(huán)是一種控制系統(tǒng),它可以將一個(gè)信號(hào)鎖定到參考頻率上,保持相位一致。它由一個(gè)相位檢測(cè)器、一個(gè)低通濾波器、一個(gè)壓控振蕩器和一個(gè)分頻器組成。 鎖相環(huán)首先將輸入信號(hào)與參
    的頭像 發(fā)表于 01-31 15:24 ?1181次閱讀

    鎖相環(huán)數(shù)分頻小數(shù)分頻的區(qū)別是什么?

    鎖相環(huán)數(shù)分頻小數(shù)分頻的區(qū)別是什么? 鎖相環(huán)(PLL)是一種常用的電子電路,用于將輸入的時(shí)鐘信號(hào)與參考信號(hào)進(jìn)行同步,并生成輸出信號(hào)的一種技術(shù)。在PLL中,
    的頭像 發(fā)表于 01-31 15:24 ?3304次閱讀

    鎖相環(huán)同步帶與捕獲帶有區(qū)別嗎?

    鎖相環(huán)同步帶與捕獲帶有區(qū)別嗎? 鎖相環(huán)(簡(jiǎn)稱PLL)同步帶和捕獲帶是鎖相環(huán)中兩個(gè)重要的工作模式,它們?cè)诠δ芎蛻?yīng)用上存在一些區(qū)別。 1. 定義和原理: - 鎖相環(huán)同步帶:同步帶是
    的頭像 發(fā)表于 01-31 11:31 ?1449次閱讀

    數(shù)字鎖相環(huán)技術(shù)原理

    數(shù)字鎖相環(huán)(DigitalPhase-LockedLoop,簡(jiǎn)稱DPLL)是一種基于反饋控制的技術(shù),用于實(shí)現(xiàn)精確的時(shí)序控制和相位同步。通過相位比較、頻率差計(jì)算、頻率控制、濾波和循環(huán)控制,它能夠完成
    的頭像 發(fā)表于 01-02 17:20 ?1993次閱讀
    數(shù)字<b class='flag-5'>鎖相環(huán)</b>技術(shù)原理