0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

最小邏輯電路 單電子半加器成功研制

454398 ? 來(lái)源:科技日?qǐng)?bào) ? 作者:秩名 ? 2012-11-25 23:50 ? 次閱讀

據(jù)物理學(xué)家組織網(wǎng)報(bào)道,研究人員一直在努力降低硅基計(jì)算組件的尺度,以滿足日益增長(zhǎng)的小規(guī)模、低能耗計(jì)算需求。這些元件包括晶體管和邏輯電路,它們都被用于通過控制電壓來(lái)處理電子設(shè)備內(nèi)的數(shù)據(jù)。在一項(xiàng)新研究中,韓國(guó)、日本和英國(guó)科學(xué)家組成的科研小組僅用5個(gè)晶體管就制造出一個(gè)半加器,它是 所有邏輯電路中最小的一種。

這也是首次成功制成基于單電子的半加器(HA)。相關(guān)研究報(bào)告發(fā)表在最新一期《應(yīng)用物理快報(bào)》上。

研究人員稱,單電子半加器是單電子晶體管多值邏輯電路家族中最小的運(yùn)算模塊,所有的邏輯電路都由眾多半加器組合而成。半加器電路是指對(duì)兩個(gè)輸入數(shù)據(jù)位進(jìn)行加法,輸出一個(gè)結(jié)果位和進(jìn)位,不產(chǎn)生進(jìn)位輸入,是實(shí)現(xiàn)兩個(gè)一位二進(jìn)制數(shù)的加法運(yùn)算電路。由于具備尺寸小、能耗低和運(yùn)行速度快等優(yōu)勢(shì),半加器邏輯單元有望成為下一代太比特級(jí)別的納米電子設(shè)備,其也將應(yīng)用于計(jì)算機(jī)和移動(dòng)設(shè)備的存儲(chǔ)器和中央處理器中。此外,半加器還具有兩個(gè)附加的功能:多值和靈活,因而單電子半加器單元將為超高密度和低能耗的超大規(guī)模集成提供基礎(chǔ),這也是未來(lái)小型移動(dòng)IT系統(tǒng)所面臨的最關(guān)鍵問題之一。

制造一個(gè)傳統(tǒng)的CMOS(互補(bǔ)金屬氧化物半導(dǎo)體)半加器,至少需要20個(gè)場(chǎng)效應(yīng)晶體管;而單電子半加器采用了新的單電子晶體管結(jié)構(gòu),內(nèi)含兩個(gè)對(duì)稱的側(cè)柵極,因此科學(xué)家僅用3個(gè)單電子晶體管和2個(gè)場(chǎng)效應(yīng)晶體管就制造出了一個(gè)半加器。另外,CMOS半加器采用的是二進(jìn)制模式,也就是基于0和1運(yùn)行;而單電子半加器為多值和靈活模式,能有效提升集成的密度。但這種半加器需在制造中令3個(gè)單電子晶體管在庫(kù)倫振蕩中處于同一相位,這就需要十分復(fù)雜的納米制造過程給予支持,因此單電子半加器此前的制造一直停滯不前。此外,科研人員還證明了只要簡(jiǎn)單地改變單電子晶體管的控制柵,就能將半加器模式轉(zhuǎn)換成減法運(yùn)算模式。在減法模式中,加法及進(jìn)位功能將變成不同的借用功能。

雖然目前這一技術(shù)仍需在10K(零下263.15攝氏度)的低溫情況下運(yùn)行,但科研人員對(duì)未來(lái)依舊充滿信心,他們目前已成功制成了室溫下可運(yùn)行的硅單電子晶體管復(fù)合開關(guān)。而以這些晶體管作為基礎(chǔ)元件,將為實(shí)現(xiàn)室溫下可運(yùn)行的單電子多值半加器帶來(lái)新的希望。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 邏輯電路
    +關(guān)注

    關(guān)注

    13

    文章

    494

    瀏覽量

    42625
  • 單電子半加器
    +關(guān)注

    關(guān)注

    0

    文章

    1

    瀏覽量

    5506
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    邏輯電路芯片-組合邏輯電路芯片-時(shí)序邏輯電路芯片

    、GPU、內(nèi)存控制等核心部件均大量使用邏輯電路芯片實(shí)現(xiàn)復(fù)雜的運(yùn)算和控制功能。 通信設(shè)備:路由、交換機(jī)、基站等通信設(shè)備中的信號(hào)處理、數(shù)據(jù)轉(zhuǎn)發(fā)等功能依賴于高性能的邏輯電路芯片。 消費(fèi)
    發(fā)表于 09-30 10:47

    使用最小封裝解決方案優(yōu)化離散邏輯電路設(shè)計(jì)的電路板空間

    電子發(fā)燒友網(wǎng)站提供《使用最小封裝解決方案優(yōu)化離散邏輯電路設(shè)計(jì)的電路板空間.pdf》資料免費(fèi)下載
    發(fā)表于 09-11 09:52 ?0次下載
    使用<b class='flag-5'>最小</b>封裝解決方案優(yōu)化離散<b class='flag-5'>邏輯電路</b>設(shè)計(jì)的<b class='flag-5'>電路</b>板空間

    時(shí)序邏輯電路有記憶功能嗎

    時(shí)序邏輯電路確實(shí)具有記憶功能 。這一特性是時(shí)序邏輯電路與組合邏輯電路的本質(zhì)區(qū)別之一。
    的頭像 發(fā)表于 08-29 10:31 ?620次閱讀

    時(shí)序邏輯電路必不可少的部分是什么

    狀態(tài)信息和當(dāng)前的輸入信號(hào)來(lái)產(chǎn)生輸出。 具體來(lái)說,時(shí)序邏輯電路中的存儲(chǔ)電路通常由觸發(fā)(Flip-flops)組成,觸發(fā)是時(shí)序邏輯電路的基本
    的頭像 發(fā)表于 08-28 14:12 ?474次閱讀

    時(shí)序邏輯電路的基本概念、組成、分類及設(shè)計(jì)方法

    時(shí)序邏輯電路是數(shù)字電路中的一種重要類型,它不僅在計(jì)算機(jī)、通信、控制等領(lǐng)域有著廣泛的應(yīng)用,而且對(duì)于理解和設(shè)計(jì)現(xiàn)代電子系統(tǒng)具有重要意義。 1. 時(shí)序邏輯電路的基本概念 時(shí)序
    的頭像 發(fā)表于 08-28 11:45 ?1514次閱讀

    組合邏輯電路的結(jié)構(gòu)特點(diǎn)是什么?

    組合邏輯電路是一種基本的數(shù)字電路,它由邏輯門組成,用于實(shí)現(xiàn)各種邏輯功能。組合邏輯電路的結(jié)構(gòu)特點(diǎn)主要包括以下幾個(gè)方面: 無(wú)記憶功能 :組合
    的頭像 發(fā)表于 08-11 11:14 ?996次閱讀

    時(shí)序邏輯電路包括什么器件組成

    當(dāng)前的輸入信號(hào),還取決于電路的歷史狀態(tài)。與組合邏輯電路不同,組合邏輯電路的輸出僅取決于當(dāng)前的輸入信號(hào),而時(shí)序邏輯電路的輸出則受到電路內(nèi)部狀態(tài)
    的頭像 發(fā)表于 07-30 15:02 ?1023次閱讀

    邏輯電路與時(shí)序邏輯電路的區(qū)別

    在數(shù)字電子學(xué)中,邏輯電路和時(shí)序邏輯電路是兩種基本的電路類型。它們?cè)谔幚頂?shù)字信號(hào)和實(shí)現(xiàn)數(shù)字系統(tǒng)時(shí)起著關(guān)鍵作用。邏輯電路主要用于實(shí)現(xiàn)基本的
    的頭像 發(fā)表于 07-30 15:00 ?806次閱讀

    常用的組合邏輯電路有哪些

    : 基本邏輯門 基本邏輯門是構(gòu)成組合邏輯電路的基礎(chǔ),包括與門(AND)、或門(OR)、非門(NOT)、異或門(XOR)和同或門(XNOR)等。 1.1 與門(AND) 與門是一種多輸入
    的頭像 發(fā)表于 07-30 14:41 ?1594次閱讀

    邏輯電路有哪些應(yīng)用領(lǐng)域呢?

    在數(shù)字世界中,邏輯電路是實(shí)現(xiàn)數(shù)據(jù)處理、傳輸和控制的核心組件。它們通過邏輯門和觸發(fā)等元件,實(shí)現(xiàn)了各種復(fù)雜數(shù)字電路的設(shè)計(jì)。本文將為您介紹邏輯電路
    的頭像 發(fā)表于 05-24 15:54 ?1658次閱讀

    什么是組合邏輯電路和時(shí)序邏輯電路?它們之間的區(qū)別是什么

    決定。它們沒有儲(chǔ)存或時(shí)鐘元件,因此輸出僅取決于當(dāng)前輸入的狀態(tài)。組合邏輯電路不存儲(chǔ)任何信息,也沒有內(nèi)部狀態(tài)。典型的組合邏輯電路包括門電路、多路選擇
    的頭像 發(fā)表于 03-26 16:12 ?3613次閱讀

    時(shí)序邏輯電路輸出與什么有關(guān) 時(shí)序邏輯電路由哪兩部分組成

    時(shí)序邏輯電路的輸出與輸入信號(hào)以及內(nèi)部存儲(chǔ)狀態(tài)有關(guān)。時(shí)序邏輯電路是一類特殊的數(shù)字電路,其輸出信號(hào)的值不僅取決于當(dāng)前的輸入信號(hào),還取決于過去的輸入信號(hào)以及內(nèi)部存儲(chǔ)
    的頭像 發(fā)表于 02-06 14:30 ?2659次閱讀

    時(shí)序邏輯電路有哪些 時(shí)序邏輯電路和組合邏輯電路區(qū)別

    時(shí)序邏輯電路是一種能夠存儲(chǔ)信息并根據(jù)時(shí)鐘信號(hào)按照特定順序執(zhí)行操作的電路。它是計(jì)算機(jī)硬件中非常重要的一部分,用于實(shí)現(xiàn)存儲(chǔ)、時(shí)序控制等功能。與之相對(duì)的是組合
    的頭像 發(fā)表于 02-06 11:18 ?9990次閱讀

    常用的組合邏輯電路

    組合邏輯電路和時(shí)序邏輯電路是數(shù)字電路中兩種重要的邏輯電路類型,它們主要區(qū)別在于其輸出信號(hào)的依賴關(guān)系和對(duì)時(shí)間的敏感性。
    的頭像 發(fā)表于 02-04 16:00 ?4467次閱讀

    組合邏輯電路之與或邏輯

    當(dāng)邏輯電路由多個(gè)邏輯門組成且不含存儲(chǔ)電路,對(duì)于給定的輸入變量組合將產(chǎn)生確定的輸出,則這種邏輯電路稱為組合邏輯電路。
    的頭像 發(fā)表于 02-04 11:46 ?1731次閱讀
    組合<b class='flag-5'>邏輯電路</b>之與或<b class='flag-5'>邏輯</b>