0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

易靈思RAM使用--Update4

XL FPGA技術(shù)交流 ? 來源:XL FPGA技術(shù)交流 ? 作者:XL FPGA技術(shù)交流 ? 2024-04-23 14:52 ? 次閱讀

易靈思RAM在使用時(shí)可以會(huì)遇到一些問題,這里把常用的問題總結(jié)下。

1、ram初始化文件路徑是工程路徑

在對(duì)ram進(jìn)行初始化時(shí)需要指定文件路徑,這里要注意'/'的方向。

(1)如果文件放在工程目錄下,寫法如下:

.RAM_INIT_FILE("./ram_init_file.inithex" )

或者.RAM_INIT_FILE("ram_init_file.inithex" )

(2)如在工程目錄下新建一個(gè)src文件。寫法如下:

.RAM_INIT_FILE("./src/ram_int_file.mem")

dfad7c7e-fc53-11ee-b759-92fbcf53809c.png

2.初始化文件格式

初始化文件支持.inithex和.mem.都是按順序以16進(jìn)制輸入數(shù)據(jù)即可。

dfba174a-fc53-11ee-b759-92fbcf53809c.png

dfcb5438-fc53-11ee-b759-92fbcf53809c.png

3、在RAM評(píng)估器中評(píng)估RAM資源

易靈思提供了RAM資源評(píng)估器,可以快速幫忙評(píng)估RAM資源的使用情況。以下為操作步驟:

(1)把路徑轉(zhuǎn)換Efinity路徑下的bin文件夾下。

(2)通過以下命令評(píng)估

dfd180c4-fc53-11ee-b759-92fbcf53809c.png

efx_map_ramest --family Trion --mode area --size 10240x16

但是如果直接運(yùn)行該命令會(huì)提示錯(cuò)誤。

dfdd3234-fc53-11ee-b759-92fbcf53809c.png

因?yàn)閑finity的路徑?jīng)]有寫入系統(tǒng)路徑,用windows 命令行的時(shí)候,需要先運(yùn)行bin文件夾下的setup.bat來設(shè)置環(huán)境,然后運(yùn)行命令,注意不同模式下資源使用量不同。

dfe5078e-fc53-11ee-b759-92fbcf53809c.png

4、大塊ram的使用

如果RAM資源使用比較多時(shí),可能會(huì)報(bào)出以下錯(cuò)誤。

dfeee678-fc53-11ee-b759-92fbcf53809c.png

解決方案

  • 在工程目錄下放置以下文件 文件名:efx_map_settings.ini

  • 并在文件中輸入下面語句:max-bit-blast-mem-size = 524300

在2023.1及以后的版本已經(jīng)不需要上面的ini文件解決方案。

4RAM使用報(bào)錯(cuò)

(1)ERROR: RCLK port of EFX_RAM_5K instance u_ddr_rx_buffer/u_wr_fifo/FifoBuff__D$12 is constant

ERROR: EFX_RAM_5K instance u_ddr_rx_buffer/u_wr_fifo/FifoBuff__D$12 WCLK port is disabled, but WCLKE is not

ERROR: EFX_RAM_5K instance u_ddr_rx_buffer/u_wr_fifo/FifoBuff__D$12 WCLK port is disabled, but WE is not

ERROR: WDATA[0] port of EFX_RAM_5K instance u_ddr_rx_buffer/u_wr_fifo/FifoBuff__D$12 is not disabled in a disabled mode

ERROR: RCLK port of EFX_RAM_5K instance u_ddr_rx_buffer/u_wr_fifo/FifoBuff__D$2 is constant

ERROR: EFX_RAM_5K instance u_ddr_rx_buffer/u_wr_fifo/FifoBuff__D$2 WCLK port is disabled, but WE is not

ERROR: WDATA[0] port of EFX_RAM_5K instance u_ddr_rx_buffer/u_wr_fifo/FifoBuff__D$2 is not disabled in a disabled mode

錯(cuò)誤原因:FIFO的時(shí)鐘給的是無效的。

5、如果要把小于256bit的ram綜合成register,可以在工程目錄下新建一個(gè)efx_map_settings.ini文件。并在文件中輸入以下兩句:

use-logic-for-small-mem=256use-logic-for-small-rom=256

在2023.1及以后的軟件提供了相關(guān)的選項(xiàng)。

dff34146-fc53-11ee-b759-92fbcf53809c.png

e0014eee-fc53-11ee-b759-92fbcf53809c.png

6、RAM綜合的其它操作請(qǐng)參考efinity-synthesis.pdf

這里包括對(duì)使能,復(fù)位等的寫法的注意事項(xiàng)。


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • RAM
    RAM
    +關(guān)注

    關(guān)注

    8

    文章

    1391

    瀏覽量

    116938
  • 易靈思
    +關(guān)注

    關(guān)注

    5

    文章

    55

    瀏覽量

    5168
收藏 0人收藏

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    FPGA flash操作原理

    FPGA flash操作原理分享
    的頭像 發(fā)表于 04-09 15:03 ?1293次閱讀

    我需要VDSP++5.0 Update3及Update4,誰能幫幫我.

    我需要VDSP++5.0 Update3及Update4,誰能幫幫我.
    發(fā)表于 08-28 14:41

    推Trion Titanium FPGA,采用 “Quantum? 計(jì)算架構(gòu)”

    Trion Titanium FPGA 是基于16納米工藝節(jié)點(diǎn),并采用的 “Quantum? 計(jì)算架構(gòu)”。
    發(fā)表于 07-20 17:01 ?1606次閱讀

    Programmer工具的配置模式過程分析

    Trion FPGA的配置模塊主要由CBUS[2:0]、SS_N和TEST_N幾個(gè)信號(hào)控制。FPGA進(jìn)入用戶模式前不要對(duì)這幾個(gè)信號(hào)進(jìn)行翻轉(zhuǎn)。
    的頭像 發(fā)表于 03-09 15:58 ?2056次閱讀
    <b class='flag-5'>易</b><b class='flag-5'>靈</b><b class='flag-5'>思</b>Programmer工具的配置模式過程分析

    MIPI CSI自環(huán)調(diào)試步驟

    最近在幫助客戶分析MIPI的問題,所以有此總結(jié)。第一次使用MIPI的人可能不知道怎么在平臺(tái)上下手,今天我們來分享下MIPI的調(diào)試過程。
    的頭像 發(fā)表于 12-26 10:59 ?5620次閱讀
    <b class='flag-5'>易</b><b class='flag-5'>靈</b><b class='flag-5'>思</b>MIPI CSI自環(huán)調(diào)試步驟

    FPGA之---國產(chǎn)化替代選型策略

    本文介紹國產(chǎn)FPGA廠商,利用超低功耗、超高性能的FPGA芯片,目前供貨穩(wěn)定,性價(jià)比
    的頭像 發(fā)表于 01-04 11:13 ?3260次閱讀

    RAM在使用時(shí)的問題總結(jié)

    在對(duì)ram進(jìn)行初始化時(shí)需要指定文件路徑,這里要注意'/'的方向。
    的頭像 發(fā)表于 02-01 09:51 ?1128次閱讀
    <b class='flag-5'>易</b><b class='flag-5'>靈</b><b class='flag-5'>思</b><b class='flag-5'>RAM</b>在使用時(shí)的問題總結(jié)

    淺談RAM使用

    RAM在使用時(shí)可以會(huì)遇到一些問題,這里把常用的問題總結(jié)下。
    的頭像 發(fā)表于 02-01 09:53 ?1516次閱讀
    淺談<b class='flag-5'>易</b><b class='flag-5'>靈</b><b class='flag-5'>思</b><b class='flag-5'>RAM</b>使用

    內(nèi)部重配置實(shí)現(xiàn)遠(yuǎn)程更新

    除通過外部多功能IO來選擇之外,通過內(nèi)部重配置實(shí)現(xiàn)遠(yuǎn)程更新操作也非常簡(jiǎn)單。
    的頭像 發(fā)表于 05-30 09:24 ?2114次閱讀
    <b class='flag-5'>易</b><b class='flag-5'>靈</b><b class='flag-5'>思</b>內(nèi)部重配置實(shí)現(xiàn)遠(yuǎn)程更新

    RAM使用指南

    RAM在使用時(shí)可以會(huì)遇到一些問題,這里把常用的問題總結(jié)下。
    的頭像 發(fā)表于 06-07 09:19 ?2129次閱讀
    <b class='flag-5'>易</b><b class='flag-5'>靈</b><b class='flag-5'>思</b><b class='flag-5'>RAM</b>使用指南

    IDE更新ROM可以不用全編譯了

    之前有人問題的BRAM是否可以修改ROM的初始化參數(shù),像xilinx一樣不需要編譯,也有人問RISC 修改了bootloader有沒有辦法不用重新編譯,在之前確實(shí)不行。不過
    的頭像 發(fā)表于 06-30 16:05 ?1291次閱讀
    <b class='flag-5'>易</b><b class='flag-5'>靈</b><b class='flag-5'>思</b>IDE更新ROM可以不用全編譯了

    FPGA軟件更新的節(jié)奏,也許能磨出一個(gè)好產(chǎn)品

    一個(gè)好的產(chǎn)品,必須不斷地改進(jìn),不斷地否定自己,不斷地革命,不斷地優(yōu)化自己,才能做到最好。以國產(chǎn)的FPGA工具鏈:Efinity為例,Elitestek(
    的頭像 發(fā)表于 07-12 00:26 ?873次閱讀
    <b class='flag-5'>易</b><b class='flag-5'>靈</b><b class='flag-5'>思</b>FPGA軟件更新的節(jié)奏,也許能磨出一個(gè)好產(chǎn)品

    RAM使用--Update3

    RAM在使用時(shí)可以會(huì)遇到一些問題,這里把常用的問題總結(jié)下。 1、ram初始化文件路徑是工程路徑 在對(duì)
    的頭像 發(fā)表于 12-12 09:52 ?886次閱讀
    <b class='flag-5'>易</b><b class='flag-5'>靈</b><b class='flag-5'>思</b><b class='flag-5'>RAM</b>使用--<b class='flag-5'>Update</b>3

    RAM使用--Update5

    RAM在使用時(shí)可以會(huì)遇到一些問題,這里把常用的問題總結(jié)下。 1、ram初始化文件路徑是工程路徑 在對(duì)
    的頭像 發(fā)表于 04-24 08:43 ?1278次閱讀
    <b class='flag-5'>易</b><b class='flag-5'>靈</b><b class='flag-5'>思</b><b class='flag-5'>RAM</b>使用--<b class='flag-5'>Update</b>5

    FPGA產(chǎn)品的主要特點(diǎn)

    近年來,全球半導(dǎo)體供應(yīng)鏈屢受挑戰(zhàn),芯片短缺問題一度對(duì)行業(yè)產(chǎn)生深遠(yuǎn)影響。通過優(yōu)化供應(yīng)鏈管理、強(qiáng)化產(chǎn)能規(guī)劃,確保客戶的FPGA需求得到及時(shí)滿足。面向工業(yè)控制、機(jī)器視覺、醫(yī)療影像、消費(fèi)電子、汽車智駕等一眾終端領(lǐng)域,
    的頭像 發(fā)表于 12-04 14:20 ?1403次閱讀
    <b class='flag-5'>易</b><b class='flag-5'>靈</b><b class='flag-5'>思</b>FPGA產(chǎn)品的主要特點(diǎn)

    電子發(fā)燒友

    中國電子工程師最喜歡的網(wǎng)站

    • 2931785位工程師會(huì)員交流學(xué)習(xí)
    • 獲取您個(gè)性化的科技前沿技術(shù)信息
    • 參加活動(dòng)獲取豐厚的禮品