MIPI PHY包含三類接口DPHY、MPHY、CPHY。三者都采用差分信號傳輸,DPHY有clk作為同步時鐘,CPHY和MPHY都沒有同步時鐘;DPHY和MPHY都是雙線差分,CPHY是三線差分。
DPHY接口由一對差分時鐘lane和若干對差分?jǐn)?shù)據(jù)lane組成;DPHY的內(nèi)部通過PPI接口連接MIPI控制器。
DPHY的數(shù)據(jù)通道包含LP模式和HS模式。LP模式下,data lane電壓可達(dá)1.2V;HS模式下進行高速數(shù)據(jù)傳輸,差分電壓只有幾百mV。
DPHY通過HS模式和LP模式的lane state切換,來實現(xiàn)傳輸狀態(tài)的轉(zhuǎn)換。
所有協(xié)議都是分層的,DPHY的鏈路層協(xié)議中,每個packet都以sot(start of transmission)作為起始,eot(end of transmission)作為結(jié)束。
sot以LP-11狀態(tài)起始,經(jīng)過LP-01,LP-00后進入HS狀態(tài),并發(fā)送同步碼。
除了傳輸狀態(tài)transmission,DPHY還定義了escape模式和turnaround模式。DPHY支持?jǐn)?shù)據(jù)雙向傳輸,turnaround模式下,數(shù)據(jù)傳輸方向可以反轉(zhuǎn)。
審核編輯:劉清
-
控制器
+關(guān)注
關(guān)注
114文章
17039瀏覽量
183460 -
差分信號
+關(guān)注
關(guān)注
4文章
393瀏覽量
28202 -
MIPI
+關(guān)注
關(guān)注
11文章
330瀏覽量
49622 -
信號傳輸
+關(guān)注
關(guān)注
4文章
453瀏覽量
20612 -
CLK
+關(guān)注
關(guān)注
0文章
127瀏覽量
17565
原文標(biāo)題:MIPI DPHY協(xié)議簡介
文章出處:【微信號:Rocker-IC,微信公眾號:路科驗證】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。
發(fā)布評論請先 登錄
基于Xilinx FPGA實現(xiàn)MIPI DPHY接口案例分析

MIPI2.5G DPHY CSI2DSI demo移植 -v1

基于FPGA的MIPI接口開發(fā)方式
基于MIPI協(xié)議的FPGA實現(xiàn)視頻傳輸技術(shù)
MIPI D'PHY是什么?MIPI D'PHY的結(jié)構(gòu)是怎樣組成的?
MIPI協(xié)議中的DSI和CSI是什么?
基于FPGA的MIPI接口匹配方案
Gowin MIPI DPHY的用戶指南
請問RK3568 MIPI RX DPHY接收MIPI協(xié)議的是否同時支持CSI與DSI兩種協(xié)議?
mipi是什么接口_mipi接口定義詳解

MIPI C-PHY差分傳輸接口的靜噪特點及相應(yīng)對策

MIPI CSI-2 RX Subsystem IP介紹和PHY實現(xiàn)淺談
基于高云Arora-V 60K FPGA實現(xiàn)的MIPI CPHY轉(zhuǎn)MIPI DPHY透傳模塊

評論