0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

PTP時鐘源設備全攻略:從普通時鐘到透明時鐘的進階之路

虹科智能自動化 ? 2024-02-22 08:04 ? 次閱讀

在現(xiàn)代通信技術中,精確時間同步對于保障網(wǎng)絡性能至關重要。PTP(Precision Time Protocol)時鐘源設備作為實現(xiàn)高精度時間同步的關鍵組件,其配置和選擇對于網(wǎng)絡架構師和工程師來說至關重要。本文將探討普通時鐘和透明時鐘的特性及配置策略,以助您更好地理解和應用PTP時鐘源設備,確保通信網(wǎng)絡的高效穩(wěn)定運行。

技術作者|羅顯志

普通時鐘

普通時鐘指的是具有單個PTP端口的PTP時鐘,它作為PTP網(wǎng)絡中的一個節(jié)點運行,并且可以根據(jù)BCM算法在一個網(wǎng)段內選擇作為主節(jié)點或從節(jié)點。普通時鐘是PTP網(wǎng)絡中最常見的設備,因為它們通常用作網(wǎng)絡中的終端節(jié)點,連接到需要同步的設備。

透明時鐘

e8a78ca2-d115-11ee-9118-92fbcf53809c.png

透明時鐘在IEEE 1588標準的第二版中得到了引入,作為優(yōu)化級聯(lián)拓撲結構的一種創(chuàng)新方法。與邊界時鐘不同,透明時鐘并不扮演多端口普通時鐘的角色,而是負責更新PTP事件消息中新引入的時間間隔字段。這一64位時間間隔校正字段的引入,使得交換延遲能夠被補償至小于1皮秒的潛在精度,從而顯著提升了時間同步的精確性。

PTP時鐘源配置

e8bcb514-d115-11ee-9118-92fbcf53809c.png

虹科RELY-RB

虹科RELY-RB以兩種方式支持IEEE1588v2功能:普通時鐘(OC) 和透明時鐘(TC)。兩者都可以使用Web管理器進行配置。

普通時鐘(OC)配置

普通時鐘(OC)部分,可以在Web管理器配置以下字段:

e8e6926c-d115-11ee-9118-92fbcf53809c.png

向上滑動閱覽

Network interface:選擇OC將在哪些可用網(wǎng)絡接口上運行。

Network transport:選擇第2層以太網(wǎng)或UDP/IPv4傳輸層。

Delay mechanism:在P2P或E2E延遲機制之間進行選擇。

Logging level:PTP堆棧報告的消息的詳細信息。

Slave only:選中此復選框以強制設備充當從時鐘設備。

Priority 1:生成的Announce消息的PTP優(yōu)先級1。

Priority 2:生成的Announce消息的PTP優(yōu)先級2。

Domain number:PTP域號。

Clock class:定義時鐘的精度級別。

Clock accuracy:生成的Announce消息的PTP時鐘精度。

Announce message period:Announce消息的期限。

Sync message period:同步消息的周期。

Delay request message period:延遲消息的周期。

Pdelay request message period:Pdelay消息的周期。

Announce receipt timeout:沒有收到Announce報文的數(shù)目,用來判斷Announce報文超時。

Sync receipt timeout:沒有收到sync/follow報文的數(shù)目,用于gPTP模式判斷Sync是否超時,是否觸發(fā)best master clock選擇。

Delay asymmetry (ns):使用此參數(shù)校準源自不對稱的固定偏移。

Power profile tlv enabled:Power Profile Master 必須將TLV附加到 Announce消息。

透明時鐘(TC)配置

透明時鐘(TC)部分,可以在Web管理器配置以下字段:

e8fe71c0-d115-11ee-9118-92fbcf53809c.png

向上滑動閱覽

TC mode:TC可以工作在端到端(E2E)或對等(P2P)模式。

P2P request period (僅在 P2P 模式下), 每秒延遲請求消息(1、2、4 或8)。

P2P VLAN enable:在 P2P 消息中包含 VLAN 標記。

P2P VLAN ID:P2P 消息中的 VLAN ID。

P2P VLAN DEI:丟棄 P2P 消息的 VLAN 標記中的 Eligible 位。

P2P VLAN priority:P2P 消息的 VLAN 標記中的優(yōu)先級。

Calculated path delay (port):基于 P2P 機制自動計算延遲。

Latencies:通過單擊每個端口的計算路徑延遲框旁邊的箭頭,將顯示取決于 PHY速度的接收和發(fā)送延遲。使用這些值來校準可能出現(xiàn)在路徑延遲測量和由于不對稱的透明時鐘校正中的可能的固定偏移。

結語

通過對普通時鐘和透明時鐘的解析,我們不難發(fā)現(xiàn),在PTP網(wǎng)絡中,這兩種時鐘源設備各自扮演著不可或缺的角色。普通時鐘作為網(wǎng)絡中的常見節(jié)點,確保了終端設備的時間同步;而透明時鐘則通過精確的路徑延遲計算和校正,為級聯(lián)拓撲提供了高效的解決方案。虹科RELY-RB作為支持IEEE1588v2功能的設備,其靈活的Web管理器配置方式為用戶提供了便捷的操作體驗。在實際應用中,根據(jù)網(wǎng)絡架構和需求選擇合適的時鐘源設備,并正確配置其參數(shù),是確保網(wǎng)絡時間同步性能的關鍵。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 通信
    +關注

    關注

    18

    文章

    6032

    瀏覽量

    135990
  • 時鐘
    +關注

    關注

    10

    文章

    1733

    瀏覽量

    131478
  • PTP
    PTP
    +關注

    關注

    0

    文章

    50

    瀏覽量

    8657
收藏 人收藏

    評論

    相關推薦

    GPS 設計全攻略

    GPS 設計全攻略
    發(fā)表于 09-25 14:11

    LED技術全攻略

    LED技術全攻略
    發(fā)表于 09-25 14:16

    GPS 設計全攻略

    GPS 設計全攻略
    發(fā)表于 12-05 12:08

    GPS設計全攻略

    本帖最后由 zgzzlt 于 2012-8-16 13:58 編輯 GPS設計全攻略
    發(fā)表于 08-06 12:56

    MCU解密全攻略

    MCU解密全攻略
    發(fā)表于 08-19 14:28

    FPGA開發(fā)全攻略

    FPGA開發(fā)全攻略
    發(fā)表于 09-27 10:59

    FPGA開發(fā)全攻略

    FPGA開發(fā)全攻略
    發(fā)表于 05-21 09:28

    FPGA開發(fā)全攻略

    FPGA開發(fā)全攻略
    發(fā)表于 03-03 10:30

    MCU解密全攻略

    本內容介紹了MCU解密的全攻略教程
    發(fā)表于 07-11 17:51 ?648次下載
    MCU解密<b class='flag-5'>全攻略</b>

    LED調光技術全攻略

    LED調光技術全攻略
    發(fā)表于 02-08 00:50 ?41次下載

    P2P透明時鐘駐留時間誤差測試方法

    在采用IEEE 1588協(xié)議實現(xiàn)時間同步的智能變電站自動化系統(tǒng)中,交換機的時鐘模型一般選取為P2P(對等)透明時鐘,因此研究P2P透明時鐘駐留時間誤差的測試方法,對于評估交換機作為P2P透明時
    發(fā)表于 01-15 16:55 ?5次下載
    P2P<b class='flag-5'>透明時鐘</b>駐留時間誤差測試方法

    Linux ptp4l程序實現(xiàn)PTP邊界時鐘普通時鐘

    邊界時鐘普通時鐘。硬件時間戳用于將 PTP 硬件時鐘與主時鐘同步,軟件時間戳用于將系統(tǒng)
    的頭像 發(fā)表于 09-05 11:27 ?1.5w次閱讀

    適用于基于FPGA的網(wǎng)絡設備的IEEE 1588透明時鐘架構

    的IEEE1588透明時鐘(TC)架構,幫助您實現(xiàn)精確時間同步和高效通信。在分布式系統(tǒng)中,傳感器/執(zhí)行器的事件和操作需要進行精確的時間協(xié)調,因為時鐘差異可能導致操作失敗。
    的頭像 發(fā)表于 11-23 08:04 ?860次閱讀
    適用于基于FPGA的網(wǎng)絡<b class='flag-5'>設備</b>的IEEE 1588<b class='flag-5'>透明時鐘</b>架構

    虹科技術丨PTP時鐘設備全攻略普通時鐘透明時鐘進階之路

    至關重要。本文將探討普通時鐘透明時鐘的特性及配置策略,以助您更好地理解和應用PTP時鐘
    的頭像 發(fā)表于 02-22 16:12 ?721次閱讀
    虹科技術丨<b class='flag-5'>PTP</b><b class='flag-5'>時鐘</b><b class='flag-5'>源</b><b class='flag-5'>設備</b><b class='flag-5'>全攻略</b>:<b class='flag-5'>從</b><b class='flag-5'>普通</b><b class='flag-5'>時鐘</b><b class='flag-5'>到</b><b class='flag-5'>透明時鐘</b>的<b class='flag-5'>進階</b><b class='flag-5'>之路</b>

    虹科技術|PTP時鐘設備全攻略普通時鐘透明時鐘進階之路

    來說至關重要。本文將探討普通時鐘透明時鐘的特性及配置策略,以助您更好地理解和應用PTP時鐘
    的頭像 發(fā)表于 02-26 16:19 ?623次閱讀
    虹科技術|<b class='flag-5'>PTP</b><b class='flag-5'>時鐘</b><b class='flag-5'>源</b><b class='flag-5'>設備</b><b class='flag-5'>全攻略</b>:<b class='flag-5'>從</b><b class='flag-5'>普通</b><b class='flag-5'>時鐘</b><b class='flag-5'>到</b><b class='flag-5'>透明時鐘</b>的<b class='flag-5'>進階</b><b class='flag-5'>之路</b>