0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCIe控制器(FPGA或ASIC),PCIe-AXI-Controller

axpro ? 來(lái)源:axpro ? 作者:axpro ? 2024-02-21 15:15 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

PCIe-AXI-Controller

PCIe-AXI-Controller兼容PCI Express Base Specification Revision 3.1,實(shí)現(xiàn)PCIe PHY Layer,Data Link Layer以及Transaction Layer的所有功能特性,不僅內(nèi)置DMA控制器,而且具備AXI4用戶(hù)接口,提供一個(gè)高性能,易于使用,可定制化的PCIe-AXI互連解決方案,同時(shí)適用于ASICFPGA

PCIe接口

PHY Interface for PCI Express(PIPE):PIPE 4.4和PIPE 5.1

可與PIPE兼容的PHY集成

AXI接口:

1個(gè)AXI4-Lite Master接口:訪問(wèn)外部寄存器

1個(gè)AXI4-Lite Slave接口:訪問(wèn)內(nèi)部Bridge配置寄存器

1個(gè)AXI4-MM Master描述符接口:訪問(wèn)AXI域的SGDMA描述符

4個(gè)AXI4-MM Master接口:訪問(wèn)AXI4 Slave設(shè)備,比如內(nèi)存;C2H和H2C傳輸

4個(gè)AXI4-MM Slave接口:被AXI4 Master設(shè)備訪問(wèn)

4個(gè)AXI4-Stream Master接口:訪問(wèn)AXI4 Stream Slave設(shè)備,比如FIFO;H2C傳輸

4個(gè)AXI4-Stream Slave接口:被AXI4 Stream Master設(shè)備訪問(wèn),C2H傳輸

PCIe特性:

支持PCIe Gen1(2.5GT/s),PCIe Gen2(5.0GT/s)和PCIe Gen3(8.0GT/s)

支持PCIe x16,x8,x4,x2和x1

支持Endpoint和Rootport模式

支持最大4KB payload size

1個(gè)Virtual Channel,最多32個(gè)Physical Functions

可配置的接收和發(fā)送緩沖區(qū)大小

支持SR-IOV功能,VF可達(dá)512個(gè)

支持32個(gè)MSI和INT消息

支持MSI-X

支持ASPM:L0s和L1

DMA特性:

8個(gè)獨(dú)立的DMA引擎

支持CDMA和SGDMA

最大128個(gè)outstanding write和read request

可配置的DMA Source、Destination和Descriptor Type

DMA長(zhǎng)度無(wú)限制

可交付資料:

詳細(xì)的用戶(hù)手冊(cè)

Design File:Post-synthesis EDIF netlist or RTL Source

Timing and layout constraints,Test or Design Example Project

技術(shù)支持:郵件,電話,現(xiàn)場(chǎng),培訓(xùn)服務(wù)

Email:neteasy163z@163.com

PCIe-AXI-Controller結(jié)構(gòu)框圖

wKgZomXVomuAWA5hAADiDHK4KfA998.png

審核編輯 黃宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • PCIe
    +關(guān)注

    關(guān)注

    16

    文章

    1337

    瀏覽量

    84999
  • dma
    dma
    +關(guān)注

    關(guān)注

    3

    文章

    576

    瀏覽量

    103068
  • AXI
    AXI
    +關(guān)注

    關(guān)注

    1

    文章

    136

    瀏覽量

    17218
  • 控制器
    +關(guān)注

    關(guān)注

    0

    文章

    27

    瀏覽量

    3274
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    nvme IP開(kāi)發(fā)之PCIe

    數(shù)據(jù),Posted類(lèi)型的事務(wù)請(qǐng)求不需要使用 完成報(bào)文。 PCIe總線協(xié)議定義了基于地址的路由、基于ID的路由和隱式路由三種TLP路由 方式。其中,存儲(chǔ)讀寫(xiě)和I/O讀寫(xiě)TLP采用基于地址的路由,該類(lèi)
    發(fā)表于 05-18 00:48

    nvme IP開(kāi)發(fā)之PCIe

    體系架構(gòu) RC是PCIe體系樹(shù)形結(jié)構(gòu)中的根節(jié)點(diǎn)。RC主要負(fù)責(zé)配置PCIe總線上的所有設(shè)備,分配資源、處理傳輸請(qǐng)求,并管理數(shù)據(jù)流動(dòng)。在處理系統(tǒng)中,RC是負(fù)責(zé)連接CPU與PCIe系統(tǒng)的橋
    發(fā)表于 05-17 14:54

    NVMe控制器IP設(shè)計(jì)之接口轉(zhuǎn)換

    這是NVMe控制器IP設(shè)計(jì)系列博客之一,其他的見(jiàn)本博客csdn搜用戶(hù)名:tiantianuser。相關(guān)視頻見(jiàn)B站用戶(hù)名:專(zhuān)注與守望。 接口轉(zhuǎn)換模塊負(fù)責(zé)完成AXI4接口與控制器內(nèi)部的自
    發(fā)表于 05-10 14:33

    JESD204B有專(zhuān)用于ADC/DAC和FPGAASIC的接口嗎?

    請(qǐng)問(wèn)各位大俠:JESD204B專(zhuān)用于ADC/DAC和FPGAASIC的接口嗎,該接口同Rapid/PCIe的物理層Serdes接口有何區(qū)別,謝謝!
    發(fā)表于 02-08 09:10

    PCIe插槽開(kāi)始,ICY DOCK重塑 U.2/U.3 硬盤(pán)存儲(chǔ)模式 #pcie #硬盤(pán)盒

    PCIe
    ICY DOCK硬盤(pán)盒
    發(fā)布于 :2025年01月17日 17:24:37

    如何選擇適合的PCIe配置

    速率。如果您的應(yīng)用需求包括高速數(shù)據(jù)傳輸,如視頻編輯、大型游戲高性能計(jì)算等,那么PCIe 4.0可能是更好的選擇。 帶寬需
    的頭像 發(fā)表于 11-26 16:10 ?1312次閱讀

    PCIe連接的類(lèi)型和規(guī)格

    PCIe x16等。這些類(lèi)型的連接在物理尺寸、帶寬以及適用設(shè)備上有所不同。 二、規(guī)格 PCIe x1 帶寬 :通常被描述為每通道250MB/s(2.5Gbps,但請(qǐng)
    的頭像 發(fā)表于 11-06 09:40 ?2569次閱讀

    在主板上優(yōu)化PCIe通道設(shè)置

    )以及各個(gè)插槽的布局和規(guī)格。這些信息通??梢栽谥靼宓氖謨?cè)官方網(wǎng)站上找到。 確定PCIe設(shè)備需求 :根據(jù)安裝的PCIe設(shè)備(如顯卡、固態(tài)硬盤(pán)等)的規(guī)格和需求,確定所需的PCIe通道數(shù)量
    的頭像 發(fā)表于 11-06 09:30 ?1w次閱讀

    如何測(cè)試PCIe插槽的速度

    確認(rèn)主板和PCIe設(shè)備(如顯卡、SSD等)的規(guī)格。查看主板手冊(cè)官方網(wǎng)站,了解支持的PCIe版本和通道數(shù)。同樣,檢查PCIe設(shè)備的技術(shù)規(guī)格,確保它們與主板兼容。
    的頭像 發(fā)表于 11-06 09:23 ?5588次閱讀

    PCIe 4.0與PCIe 3.0的性能對(duì)比

    隨著科技的快速發(fā)展,計(jì)算機(jī)硬件也在不斷地更新?lián)Q代。PCI Express(PCIe)作為一種高速串行計(jì)算機(jī)擴(kuò)展總線標(biāo)準(zhǔn),廣泛應(yīng)用于計(jì)算機(jī)硬件連接,如顯卡、固態(tài)硬盤(pán)等。 1. 帶寬對(duì)比 PCIe
    的頭像 發(fā)表于 11-06 09:22 ?1.3w次閱讀

    Xilinx NVMe AXI4主機(jī)控制器,AXI4接口高性能版本介紹

    NVMe AXI4 Host Controller IP可以連接高速存儲(chǔ)PCIe SSD,無(wú)需CPU,自動(dòng)加速處理所有的NVMe協(xié)議命令,具備獨(dú)立的數(shù)據(jù)寫(xiě)入和讀取AXI4接口,不但適用
    的頭像 發(fā)表于 07-18 09:17 ?1048次閱讀
    Xilinx NVMe <b class='flag-5'>AXI</b>4主機(jī)<b class='flag-5'>控制器</b>,<b class='flag-5'>AXI</b>4接口高性能版本介紹

    PCIe EtherCAT實(shí)時(shí)運(yùn)動(dòng)控制PCIE464的IO與編碼讀寫(xiě)應(yīng)用

    C#進(jìn)行PCIe EtherCAT運(yùn)動(dòng)控制卡的項(xiàng)目開(kāi)發(fā)和快速讀取多個(gè)IO和軸編碼位置的例程。
    的頭像 發(fā)表于 07-17 14:47 ?1416次閱讀
    <b class='flag-5'>PCIe</b> EtherCAT實(shí)時(shí)運(yùn)動(dòng)<b class='flag-5'>控制</b>卡<b class='flag-5'>PCIE</b>464的IO與編碼<b class='flag-5'>器</b>讀寫(xiě)應(yīng)用

    pcie4.0和pcie3.0接口兼容嗎

    PCIe 4.0和PCIe 3.0接口在多個(gè)方面實(shí)現(xiàn)了兼容性,PCIe 4.0和PCIe 3.0接口兼容性問(wèn)題是一個(gè)廣泛討論的話題。 PCIe
    的頭像 發(fā)表于 07-10 10:12 ?1.2w次閱讀

    電子發(fā)燒友

    中國(guó)電子工程師最喜歡的網(wǎng)站

    • 2931785位工程師會(huì)員交流學(xué)習(xí)
    • 獲取您個(gè)性化的科技前沿技術(shù)信息
    • 參加活動(dòng)獲取豐厚的禮品