0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

什么是Foveros封裝?Foveros封裝的難點(diǎn)

要長(zhǎng)高 ? 來(lái)源:網(wǎng)絡(luò)整理 ? 作者:網(wǎng)絡(luò)整理 ? 2024-01-26 17:01 ? 次閱讀

這就是英特爾的3D芯片堆疊技術(shù)。

Foveros封裝技術(shù)是英特爾推出的一種3D封裝技術(shù),它可以在處理器制造過(guò)程中以垂直方式堆疊計(jì)算模塊,而不是傳統(tǒng)的水平方式。這種技術(shù)使得芯片制造更加高效,同時(shí)也有助于優(yōu)化成本和能效。Foveros封裝技術(shù)使英特爾及其代工客戶(hù)能夠集成不同的計(jì)算芯片,在單個(gè)封裝中實(shí)現(xiàn)更為復(fù)雜的異構(gòu)芯片生產(chǎn)。它被認(rèn)為是一種非常重要的技術(shù),可以為未來(lái)的先進(jìn)封裝技術(shù)創(chuàng)新打下基礎(chǔ)。

Foveros 不是一個(gè)裸片在另一個(gè)裸片的頂部活動(dòng),而后者本質(zhì)上只是密集的導(dǎo)線,F(xiàn)overos 涉及兩個(gè)包含活動(dòng)元素的裸片。有了這個(gè),英特爾第一代 Foveros 于 2020 年 6 月在 Lakefield 混合 CPU SOC 中推出。該芯片不是特別大的容量或令人嘆為觀止的芯片,但它是英特爾的許多第一款芯片,包括 3D 封裝和他們的第一個(gè)混合 CPU 內(nèi)核具有大性能核心和小效率核心的架構(gòu)。它采用了 55 微米的凸點(diǎn)間距。

據(jù)介紹,包括第 13 代英特爾酷睿處理器等大多數(shù)英特爾客戶(hù)端產(chǎn)品都將多種功能(如 CPU、GPU、PCH) 整合到一個(gè)被稱(chēng)為 SoC 的單片上,但隨著這些功能日趨多樣化并且變得越來(lái)越復(fù)雜,設(shè)計(jì)和制造這些單片式系統(tǒng)級(jí)芯片的難度越來(lái)越大,成本也越來(lái)越高。

英特爾 Foveros 先進(jìn)封裝技術(shù)一舉解決了這個(gè)挑戰(zhàn),利用高密度、高帶寬、低功耗互連,能夠把采用多種制程工藝制造的諸多模組合成大型分離式模塊架構(gòu)組成的芯片復(fù)合體。

wKgaomWzdQGAP_eOAAI5vyN56wM236.png

Foveros封裝技術(shù)作為英特爾的一項(xiàng)創(chuàng)新技術(shù),確實(shí)面臨了一些技術(shù)難點(diǎn)。

首先,F(xiàn)overos技術(shù)的核心在于實(shí)現(xiàn)芯片的3D堆疊,這涉及到如何將不同芯片之間進(jìn)行精確對(duì)準(zhǔn)和連接。由于芯片之間的間距很小,對(duì)準(zhǔn)的精度要求非常高,這需要高精度的制造設(shè)備和工藝控制技術(shù)。

其次,3D堆疊技術(shù)需要解決不同芯片之間的電氣連接問(wèn)題。由于不同芯片之間的厚度、材料和工藝可能存在差異,因此需要進(jìn)行特殊的設(shè)計(jì)和優(yōu)化,以確保信號(hào)的傳輸質(zhì)量和穩(wěn)定性。

Foveros技術(shù)還需要解決散熱問(wèn)題。由于芯片是3D堆疊的,散熱路徑變得更加復(fù)雜和困難。如何有效地將熱量從堆疊的芯片中導(dǎo)出,并散布到散熱器或散熱系統(tǒng)中,是一個(gè)需要克服的難題。

Foveros技術(shù)的生產(chǎn)成本也是一個(gè)需要考慮的問(wèn)題。雖然該技術(shù)可以提高芯片的集成密度和性能,但是其制造成本也相對(duì)較高。因此,如何平衡技術(shù)性能和生產(chǎn)成本之間的關(guān)系,是英特爾需要面臨的挑戰(zhàn)之一。

Foveros封裝技術(shù)作為一項(xiàng)創(chuàng)新的技術(shù),其技術(shù)難度和成本都是需要考慮和解決的問(wèn)題。然而,隨著技術(shù)的不斷進(jìn)步和應(yīng)用需求的增加,相信Foveros技術(shù)將會(huì)得到更廣泛的應(yīng)用和發(fā)展。

審核編輯:黃飛

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 處理器
    +關(guān)注

    關(guān)注

    68

    文章

    19390

    瀏覽量

    230601
  • 英特爾
    +關(guān)注

    關(guān)注

    61

    文章

    9999

    瀏覽量

    172091
  • 3D芯片
    +關(guān)注

    關(guān)注

    0

    文章

    52

    瀏覽量

    18442
  • Foveros
    +關(guān)注

    關(guān)注

    1

    文章

    4

    瀏覽量

    3115
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    半導(dǎo)體未來(lái)三大支柱:先進(jìn)封裝、晶體管和互連

    重要參考方向。 在IEDM 2024大會(huì)上,英特爾發(fā)布了7篇技術(shù)論文,展示了多個(gè)關(guān)鍵領(lǐng)域的創(chuàng)新進(jìn)展。這些技術(shù)涵蓋了從FinFET到2.5D和3D封裝(EMIB、Foveros、Foveros Direct),即將在Intel 1
    的頭像 發(fā)表于 12-16 10:41 ?491次閱讀
    半導(dǎo)體未來(lái)三大支柱:先進(jìn)<b class='flag-5'>封裝</b>、晶體管和互連

    sop框架焊點(diǎn)推力sop封裝 二極管sot封裝推拉力測(cè)試機(jī)測(cè)試參數(shù)設(shè)置

    封裝
    力標(biāo)精密設(shè)備
    發(fā)布于 :2024年12月10日 17:28:52

    漢思新材料:芯片封裝爆光--芯片金線包封膠 #芯片封裝 #電子膠 #芯片膠

    芯片封裝
    漢思新材料
    發(fā)布于 :2024年11月29日 11:07:51

    R2000 規(guī)格參數(shù) DO-41封裝#電路知識(shí) #電工知識(shí)

    封裝
    杰克船長(zhǎng)6262
    發(fā)布于 :2024年10月26日 11:50:51

    芯片封裝曝光-芯片底部填充膠 #芯片封裝 #電路保護(hù)

    芯片封裝
    漢思新材料
    發(fā)布于 :2024年10月15日 16:25:32

    芯片封裝曝光-芯片填充膠 #芯片封裝 #芯片膠 #PCB點(diǎn)膠 #芯片點(diǎn)膠

    芯片封裝
    漢思新材料
    發(fā)布于 :2024年08月29日 15:17:19

    芯片封裝曝光-芯片包封膠#芯片膠#

    芯片封裝
    漢思新材料
    發(fā)布于 :2024年08月15日 14:46:06

    芯片點(diǎn)膠加工#芯片封裝 #芯片

    芯片封裝
    漢思新材料
    發(fā)布于 :2024年04月17日 10:54:20

    英特爾實(shí)現(xiàn)3D先進(jìn)封裝技術(shù)的大規(guī)模量產(chǎn)

    近日,英特爾宣布已經(jīng)實(shí)現(xiàn)了基于業(yè)界領(lǐng)先的半導(dǎo)體封裝解決方案的大規(guī)模生產(chǎn),其中包括其突破性的3D封裝技術(shù)Foveros。這項(xiàng)技術(shù)為多種芯片的組合提供了前所未有的靈活選擇,為功耗、性能和成本優(yōu)化帶來(lái)了顯著的提升。
    的頭像 發(fā)表于 02-01 14:40 ?732次閱讀

    英特爾實(shí)現(xiàn)大規(guī)模生產(chǎn)3D封裝技術(shù)Foveros

    英特爾最近宣布,他們已經(jīng)實(shí)現(xiàn)了基于業(yè)界領(lǐng)先的半導(dǎo)體封裝解決方案的大規(guī)模生產(chǎn),其中包括具有劃時(shí)代意義的3D封裝技術(shù)Foveros。
    的頭像 發(fā)表于 01-26 16:53 ?1476次閱讀

    英特爾量產(chǎn)3D Foveros封裝技術(shù)

    英特爾在封裝技術(shù)方面取得了重大突破,并已經(jīng)開(kāi)始大規(guī)模生產(chǎn)基于3D Foveros技術(shù)的產(chǎn)品。這項(xiàng)技術(shù)使得英特爾能夠在單個(gè)封裝中整合多個(gè)小芯片(Chiplets),從而提高了芯片的性能、尺寸和設(shè)計(jì)靈活性。
    的頭像 發(fā)表于 01-26 16:04 ?684次閱讀

    英特爾3D封裝技術(shù)實(shí)現(xiàn)大規(guī)模量產(chǎn)

    近日,英特爾(Intel)宣布,其已成功實(shí)現(xiàn)基于業(yè)界領(lǐng)先的半導(dǎo)體封裝解決方案的大規(guī)模生產(chǎn),其中包括突破性的3D封裝技術(shù)Foveros。這一技術(shù)在新墨西哥州Fab 9工廠中完成升級(jí)并投產(chǎn)。
    的頭像 發(fā)表于 01-26 16:03 ?650次閱讀

    英特爾3D封裝工藝進(jìn)入量產(chǎn),集成萬(wàn)億晶體管

    眾所周知,整個(gè)半導(dǎo)體領(lǐng)域正邁進(jìn)一個(gè)同時(shí)整合多個(gè)‘芯?!–hiplets,也被稱(chēng)為‘小芯片’)在同一封裝中的多元時(shí)代。基于此,英特爾的 Foveros 及新型 EMIB(嵌入式多芯片互連橋接)等高級(jí)封裝解決方案被譽(yù)為能將一萬(wàn)億個(gè)
    的頭像 發(fā)表于 01-26 09:44 ?648次閱讀

    英特爾實(shí)現(xiàn)先進(jìn)半導(dǎo)體封裝技術(shù)芯片的大規(guī)模生產(chǎn)

    當(dāng)前,由于整個(gè)半導(dǎo)體產(chǎn)業(yè)步入將多個(gè)‘芯?!–hiplets)整合于單一封裝的新世代,芬柯斯(Foveros)與 EMIB(嵌入式多芯片互聯(lián)橋接)等英特爾先進(jìn)封裝技術(shù)應(yīng)運(yùn)而生。
    的頭像 發(fā)表于 01-25 14:47 ?792次閱讀