0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

《RVfpga:理解計(jì)算機(jī)體系結(jié)構(gòu)》3.0 版本更新上線

穎脈Imgtec ? 2024-01-18 08:27 ? 次閱讀

《RVfpga:理解計(jì)算機(jī)體系結(jié)構(gòu)》(以下簡(jiǎn)稱“《RVfpga》”)是Imagination推出的完整RISC-V計(jì)算機(jī)體系結(jié)構(gòu)課程,該課程針對(duì)本科教學(xué)設(shè)計(jì),包含一整套豐富的教學(xué)資料和實(shí)踐練習(xí),可幫助學(xué)生了解處理器架構(gòu)中的關(guān)鍵要素,包括多個(gè)IP 內(nèi)核,修改RISC-V 內(nèi)核的方法,以及IP 內(nèi)核的微架構(gòu)。

2020年4月我們發(fā)布了《RVfpga》中文版1.0,2022年5月《RVfpga》中文版2.0 上線,此次是《RVfpga》3.0 版本。新的部分基于 VeeR EL2 核心,相比之前使用的 EH1 更為精簡(jiǎn)。這使得原始的練習(xí)可以在成本較低的FPGA平臺(tái)上運(yùn)行,如 Digilent 的 Basys3 和 Real Digital 的“Boolean Board”。許多大學(xué)的實(shí)驗(yàn)室以及學(xué)生和愛好者已經(jīng)擁有這些開發(fā)板,因此更多用戶可以通過(guò)《RVfpga》學(xué)習(xí)計(jì)算機(jī)體系結(jié)構(gòu)。此外,《RVfpga》3.0 還添加了對(duì) Imagination 擁有的 IDE - Catapult SDK 的支持,同時(shí)也支持 PlatformIO。

《RVfpga》3.0 更新細(xì)節(jié):

添加對(duì) VeeR EL2 的支持,該核比 VeeR EH1 更為精簡(jiǎn)。基于 VeeR EH1 核和 VeeRwolf SoC 的課程材料也包含在此版本中。

增加對(duì)低成本開發(fā)板的支持,如 Real Digital 的 Boolean Board 和 Digilent 的 Basys 3 Board。添加對(duì)新的仿真工具的支持:RVfpga-ViDBo("Virtual Development Board虛擬開發(fā)開發(fā)板")和 RVfpga-Pipeline。為每個(gè)新增配置(Basys3 和 Boolean Boards,以及原始的 Nexys A7/Nexys 4 Boards,包括使用和不使用 DDR 存儲(chǔ)器的情況)添加入門指南和實(shí)驗(yàn)室。添加對(duì) Catapult SDK 的支持(僅限于 VeeR EL2)。創(chuàng)建了一個(gè)安裝了所有工具且已準(zhǔn)備好使用的 Ubuntu 22.04 虛擬機(jī)(下載需要14GB 內(nèi)存 )。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 計(jì)算機(jī)
    +關(guān)注

    關(guān)注

    19

    文章

    7494

    瀏覽量

    87961
  • imagination
    +關(guān)注

    關(guān)注

    1

    文章

    573

    瀏覽量

    61335
  • RISC-V
    +關(guān)注

    關(guān)注

    45

    文章

    2277

    瀏覽量

    46159
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    【「RISC-V體系結(jié)構(gòu)編程與實(shí)踐」閱讀體驗(yàn)】-- SBI及NEMU環(huán)境

    看書中介紹的NEMU。 NEMU (NJU Emulator)最早是由南京大學(xué)實(shí)現(xiàn)的一個(gè)用于教學(xué)的計(jì)算機(jī)指令集體系結(jié)構(gòu)(Instruction Set Architecture,ISA)模擬器,香山處理器團(tuán)隊(duì)
    發(fā)表于 11-26 09:37

    計(jì)算機(jī)主機(jī)內(nèi)部結(jié)構(gòu)

    計(jì)算機(jī)主機(jī)的內(nèi)部結(jié)構(gòu)是一個(gè)復(fù)雜而精密的系統(tǒng),它包含了多個(gè)關(guān)鍵組件,這些組件協(xié)同工作以實(shí)現(xiàn)計(jì)算機(jī)的各種功能。以下是對(duì)計(jì)算機(jī)主機(jī)內(nèi)部結(jié)構(gòu)的詳細(xì)解析。
    的頭像 發(fā)表于 09-26 16:40 ?698次閱讀

    CPU時(shí)鐘周期的組成和作用

    CPU時(shí)鐘周期是計(jì)算機(jī)體系結(jié)構(gòu)中一個(gè)至關(guān)重要的概念,它直接關(guān)聯(lián)到CPU的運(yùn)行速度和性能。以下是對(duì)CPU時(shí)鐘周期的定義、組成和作用的詳細(xì)解析。
    的頭像 發(fā)表于 09-26 15:32 ?631次閱讀

    內(nèi)存緩沖區(qū)和內(nèi)存的關(guān)系

    內(nèi)存緩沖區(qū)和內(nèi)存之間的關(guān)系是計(jì)算機(jī)體系結(jié)構(gòu)中一個(gè)至關(guān)重要的方面,它們共同協(xié)作以提高數(shù)據(jù)處理的效率和系統(tǒng)的整體性能。
    的頭像 發(fā)表于 09-10 14:38 ?584次閱讀

    數(shù)字寄存器的原理和使用

    數(shù)字寄存器是計(jì)算機(jī)體系結(jié)構(gòu)中至關(guān)重要的組成部分,其原理和使用對(duì)于理解計(jì)算機(jī)的工作原理和數(shù)據(jù)存儲(chǔ)方式具有重要意義。
    的頭像 發(fā)表于 09-05 14:08 ?583次閱讀

    新手如何學(xué)單片機(jī)

    學(xué)習(xí)電子基礎(chǔ)知識(shí):了解電壓、電流、電阻等基本概念,以及它們?cè)陔娐分械淖饔谩?學(xué)習(xí)計(jì)算機(jī)體系結(jié)構(gòu)理解計(jì)算機(jī)的基本組成和工作原理,包括CPU、內(nèi)存、輸入輸出設(shè)備等。 學(xué)習(xí)編程語(yǔ)言:?jiǎn)纹瑱C(jī)編程通常使用C語(yǔ)言,因此需要先掌握C語(yǔ)言的基
    的頭像 發(fā)表于 08-28 09:18 ?499次閱讀
    新手如何學(xué)單片機(jī)

    簡(jiǎn)述計(jì)算機(jī)總線的分類

    計(jì)算機(jī)總線作為計(jì)算機(jī)系統(tǒng)中連接各個(gè)功能部件的公共通信干線,其結(jié)構(gòu)和分類對(duì)于理解計(jì)算機(jī)硬件系統(tǒng)的工作原理至關(guān)重要。以下是對(duì)
    的頭像 發(fā)表于 08-26 16:23 ?1657次閱讀

    寄存器是什么意思?寄存器是如何構(gòu)成的?

    計(jì)算機(jī)科學(xué)中,寄存器(Register)是一個(gè)高速存儲(chǔ)單元,它位于中央處理器(CPU)內(nèi)部,用于存儲(chǔ)計(jì)算機(jī)程序執(zhí)行過(guò)程中所需要的數(shù)據(jù)、指令地址或狀態(tài)信息。寄存器是計(jì)算機(jī)體系結(jié)構(gòu)中至關(guān)重要的組成部分,對(duì)
    的頭像 發(fā)表于 08-02 18:23 ?4158次閱讀
    寄存器是什么意思?寄存器是如何構(gòu)成的?

    龍芯CPU統(tǒng)一系統(tǒng)架構(gòu)規(guī)范及參考設(shè)計(jì)下載

    系統(tǒng)架構(gòu)規(guī)范(LA架構(gòu)嵌入式系列)-v1.0.pdf *附件:龍芯架構(gòu) ELF psABI 規(guī)范-v2.01.pdf *附件:計(jì)算機(jī)體系結(jié)構(gòu)基礎(chǔ)(LoongArch)-3rd.pdf *附件:龍芯架構(gòu)
    發(fā)表于 06-20 14:42

    計(jì)算機(jī)控制器的結(jié)構(gòu)和功能

    隨著信息技術(shù)的迅猛發(fā)展,計(jì)算機(jī)已經(jīng)深入我們生活的方方面面。而計(jì)算機(jī)控制器,作為計(jì)算機(jī)系統(tǒng)的核心部件之一,承擔(dān)著協(xié)調(diào)各部件工作、指揮整個(gè)計(jì)算機(jī)按程序運(yùn)行的重要任務(wù)。本文將詳細(xì)介紹
    的頭像 發(fā)表于 06-17 15:47 ?1649次閱讀

    工業(yè)控制計(jì)算機(jī)體系結(jié)構(gòu)是什么

    工業(yè)控制計(jì)算機(jī)是一種專門為工業(yè)自動(dòng)化控制領(lǐng)域設(shè)計(jì)的計(jì)算機(jī)系統(tǒng),具有高性能、高可靠性、實(shí)時(shí)性、可擴(kuò)展性等特點(diǎn)。本文將詳細(xì)介紹工業(yè)控制計(jì)算機(jī)體系結(jié)構(gòu),包括其硬件
    的頭像 發(fā)表于 06-16 11:38 ?1018次閱讀

    寄存器和內(nèi)存的區(qū)別

    計(jì)算機(jī)體系結(jié)構(gòu)中,寄存器和內(nèi)存是兩個(gè)至關(guān)重要的組成部分。它們各自承擔(dān)著不同的角色,共同確保計(jì)算機(jī)系統(tǒng)的正常運(yùn)行。本文將對(duì)寄存器和內(nèi)存進(jìn)行詳細(xì)的介紹,包括它們的定義、功能以及二者之間的主要區(qū)別。
    的頭像 發(fā)表于 05-12 17:11 ?2290次閱讀

    昉·星光2 RISC-V單板計(jì)算機(jī)體驗(yàn)(一) - 開箱

    昉·星光2 RISC-V單板計(jì)算機(jī)體驗(yàn)(一) - 開箱 一、開箱 昉·星光2( VisionFive 2 )的包裝盒設(shè)計(jì)的很有科技感?!皳肀ё兏? 擁有未來(lái)”這句話太適合當(dāng)下環(huán)境了。 正面: 反面
    的頭像 發(fā)表于 02-21 10:10 ?720次閱讀
    昉·星光2 RISC-V單板<b class='flag-5'>計(jì)算機(jī)體</b>驗(yàn)(一) - 開箱

    【RISC-V開放架構(gòu)設(shè)計(jì)之道|閱讀體驗(yàn)】學(xué)習(xí)處理器體系架構(gòu)的一本好書

    Patterson是圖靈獎(jiǎng)得主,在計(jì)算機(jī)行業(yè)中極具影響力,他參與主編的多本教材是計(jì)算機(jī)體系結(jié)構(gòu)、計(jì)算機(jī)組成原理等相關(guān)課程的知名教材,我在日常教學(xué)中經(jīng)常推薦給學(xué)生閱讀。該書的另一位作者是安德魯·沃特曼
    發(fā)表于 01-23 20:08

    智能化的計(jì)算機(jī)體系結(jié)構(gòu)設(shè)計(jì)方案

    未來(lái)計(jì)算機(jī)體系結(jié)構(gòu)將趨向于智能化和自適應(yīng)性。智能化的計(jì)算機(jī)體系結(jié)構(gòu)可以根據(jù)不同的任務(wù)和場(chǎng)景進(jìn)行智能調(diào)整,提高計(jì)算機(jī)的性能和效率。
    發(fā)表于 01-22 11:05 ?479次閱讀
    智能化的<b class='flag-5'>計(jì)算機(jī)體系結(jié)構(gòu)</b>設(shè)計(jì)方案