0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCIE的阻抗控制,到底是選擇85還是100歐姆好?

海馬硬件 ? 來源:海馬硬件 ? 作者:海馬硬件 ? 2023-12-22 15:11 ? 次閱讀

高速先生成員--周偉

我們經(jīng)常遇到很多系統(tǒng)通過高速連接器相連,信號按照Pcie3或者Pcie4的協(xié)議來走線,往往很多連接器的阻抗通常是100ohm的標(biāo)準(zhǔn),而Pcie3或者Pcie4按照協(xié)議或者芯片要求卻是85ohm的標(biāo)準(zhǔn),那么這個時候我們的線路阻抗到底是按照85還是100歐姆會比較好呢?

如下是關(guān)于線路阻抗的一些芯片要求或者協(xié)議要求。

wKgZomWFNq6AOpP-AAEFNrVqS_8261.jpg

wKgaomWFNq-AMCLHAADtEru9Chs245.jpg

wKgaomWFNrCAPbSQAAEmCHLlSjo853.jpg

總結(jié)起來就是Pcie3.0以下是100ohm,Pcie3或者以上就是85ohm的標(biāo)準(zhǔn),速率越高,阻抗的公差要求就越嚴格。

現(xiàn)在我們的一個客戶就遇到了一個上面的實際問題??蛻舻南到y(tǒng)是由CPU板和FPGA板組成,其中CPU板上面有4個高速連接器分別與FPGA板上的一個連接器對接,中間的信號使用Pcie3.0協(xié)議,后面可能會升級支持到Pcie4.0協(xié)議,而中間的連接器是常規(guī)背板連接器,如下圖所示:

wKgaomWFNrGAH2EnAAEam4-9jQU808.jpg

然后客戶反饋的問題如下:

wKgZomWFNrKAOByqAACwhtOUX24588.jpg

同時測試的眼圖也比較差,眼睛幾乎快睜不開了,一副沒睡醒的樣子。

wKgaomWFNrOAQSEJAAHKLOEYdmQ434.jpg

對應(yīng)CPU板的位置如下圖所示:

wKgaomWFNrSAJD3-AAEcsFijcFE145.jpg

同一個板子,其中有兩個連接器對接的容易出問題,另外兩個沒發(fā)現(xiàn)什么問題,出現(xiàn)這種情況,我們的處理措施是先看看PCB設(shè)計,然后根據(jù)設(shè)計情況再看下一步的安排。

打開PCB設(shè)計文件,查看Card3連接器上TX0和Card4連接器上RX1的走線,分別如下所示:

wKgZomWFNrWAWCkaAAIM9LBy6zY069.jpg

Card3連接器上TX0在底層,連接器處也做了反盤挖空處理,BGA處沒有優(yōu)化,和其他的信號一起走過去的,優(yōu)化方式也是差不多,沒有理由單獨這根信號比較差;

wKgaomWFNrWAebpRAAFPA8YJOy8417.jpg

Card4連接器上RX1在Art12層,除BGA處沒有優(yōu)化外其它也都有相應(yīng)的優(yōu)化,只是這根信號是在一組走線的邊沿。從設(shè)計來看也沒有太多問題,比較常規(guī)。

從設(shè)計來看確實看不出明顯的問題,事出反常必有妖,了解我們高速先生套路的童鞋們肯定知道我們下一步的操作,那就是是騾子是馬,拉出來溜溜—實物板測試一下阻抗,看看阻抗到底有什么區(qū)別。

wKgZomWFNreAPoGEAAGXDalFEJI511.jpg

Card3接底板的系統(tǒng)阻抗

從Card3的系統(tǒng)阻抗來看,首先問題最大的連接器阻抗偏高,最高到了107ohm,其次出問題的TX0信號在Card3上的阻抗最低,在83ohm左右,而底板的阻抗在90~91ohm左右,此時從反射角度來看,TX0線路上的阻抗和連接器的阻抗偏差最大;

wKgaomWFNreAL0e5AAGCneOQ7kk393.jpg

Card4接底板的系統(tǒng)阻抗

從Card4的系統(tǒng)阻抗來看,問題最大的仍然是連接器阻抗比較高,最高到了107ohm左右,最高阻抗正好是出問題的RX1信號,Card4整體的阻抗都在88ohm左右,而底板的阻抗在94ohm左右,此時從反射角度來看,RX1線路上的阻抗和連接器的阻抗偏差最大;

從兩塊板子系統(tǒng)阻抗的測試結(jié)果來看,都有幾個共性的特點:首先連接器阻抗偏高,其次底板阻抗控制在92~94ohm左右,而子卡不管是Card3還是Card4,阻抗應(yīng)該是按照85ohm的阻抗要求來管控的,整體阻抗都在90ohm以下,另外出問題較多的兩根信號在系統(tǒng)上最低和最高阻抗的偏差最大,也就是反射最大。

看到這里,我們的問題來了:

從解決問題的角度出發(fā),Card3和Card4連接器所在的子板怎么設(shè)計可能可以解決目前的問題?歡迎大家暢所欲言。

審核編輯 黃宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 芯片
    +關(guān)注

    關(guān)注

    456

    文章

    51062

    瀏覽量

    425798
  • 阻抗
    +關(guān)注

    關(guān)注

    17

    文章

    960

    瀏覽量

    46142
  • 歐姆
    +關(guān)注

    關(guān)注

    0

    文章

    82

    瀏覽量

    21034
  • PCIe
    +關(guān)注

    關(guān)注

    15

    文章

    1247

    瀏覽量

    82929
收藏 人收藏

    評論

    相關(guān)推薦

    ADS7864采樣頻率到底是由外部時鐘決定還是HOLDX信號頻率決定?

    ADS7864數(shù)據(jù)手冊上說當(dāng)采用8M外部時鐘的時候,采樣頻率為500kHz,但是有人說可以通過HOLDX頻率來控制采樣頻率,一個HOLDX下降沿采樣一次,HOLDX頻率就是采樣頻率。請問采樣頻率到底是由外部時鐘決定還是HOLD
    發(fā)表于 01-14 06:47

    為什么是50歐姆,50歐姆阻抗的來源和意義

    本文介紹了在射頻、PCB、阻抗匹配和S參數(shù)相關(guān)知識中經(jīng)常提到的50Ohm(歐姆阻抗的來源和意義。 當(dāng)我們在說射頻、PCB以及阻抗匹配和S參數(shù)相關(guān)知識時,經(jīng)常會提到50Ohm(
    的頭像 發(fā)表于 11-22 10:43 ?737次閱讀
    為什么是50<b class='flag-5'>歐姆</b>,50<b class='flag-5'>歐姆</b><b class='flag-5'>阻抗</b>的來源和意義

    請問TPA3130D2的芯片絲印到底是PTPA3130還是TPA3130呀?

    TPA3130D2的芯片絲印到底是PTPA3130還是TPA3130呀
    發(fā)表于 10-23 06:13

    請問PCM2903C的溫度范圍到底是多少呢?

    如下圖,PCM2903C的溫度范圍到底是多少呢? 如果用在-25~85℃,是否會出問題?
    發(fā)表于 10-14 07:14

    請問PGA204的輸入阻抗多大?

    在一個論文中提到PGA204的輸入阻抗有10的10次方歐姆,而我實際測了后發(fā)現(xiàn)輸入阻抗只有100K歐姆,有那么大么?技術(shù)文檔中沒有相關(guān)描述
    發(fā)表于 09-14 08:07

    請問LMV772到底是雙電源還是單電源?。?/a>

    請問LMV772到底是雙電源還是單電源???手冊前面寫的太模糊了。求指教
    發(fā)表于 09-09 07:10

    共模電感阻抗大好還是阻抗

    電子發(fā)燒友網(wǎng)站提供《共模電感阻抗大好還是阻抗.docx》資料免費下載
    發(fā)表于 07-30 10:47 ?0次下載

    差分阻抗為什么是100歐姆

    傳輸距離遠等優(yōu)點,因此在高速通信、射頻通信等領(lǐng)域得到了廣泛應(yīng)用。 差分阻抗為什么是100歐姆呢?這主要與差分信號傳輸線的特性和信號完整性有關(guān)。在差分信號傳輸中,信號線之間的阻抗匹配對于
    的頭像 發(fā)表于 07-15 11:07 ?3650次閱讀

    輸入阻抗、輸出阻抗阻抗匹配到底是個啥?

    大,則選擇小的負載R;如果我們需要輸出電壓大,則選擇大的負載R;如果我們需要輸出功率最大,則選擇跟信號源內(nèi)阻匹配的電阻R。有時阻抗不匹配還有另外一層意思,例如一些儀器輸出端是在特定的負
    發(fā)表于 06-01 08:08

    深度論證-高速走線控制100歐姆阻抗一定是最好的選擇嗎?

    高速先生成員--黃剛 對于高速差分信號到底需要控制多少歐姆阻抗,高速先生相信大部分工程師首先都會看下例如信號的協(xié)議文檔或者芯片的文檔,看看里面有沒有推薦的
    發(fā)表于 05-13 17:12

    深度論證-高速走線控制100歐姆阻抗一定是最好的選擇嗎?

    除了像PCIE,USB這些有明確協(xié)議標(biāo)準(zhǔn)的阻抗控制外,對于其他沒明確阻抗說明的高速信號,大家是不是都默認控制
    的頭像 發(fā)表于 05-13 17:03 ?1238次閱讀
    深度論證-高速走線<b class='flag-5'>控制</b><b class='flag-5'>100</b><b class='flag-5'>歐姆</b><b class='flag-5'>阻抗</b>一定是最好的<b class='flag-5'>選擇</b>嗎?

    PCIe系統(tǒng)阻抗控制85還是100的驗證

    還記得上次的文章, PCIe阻抗控制,85ohm和100ohm哪個?
    發(fā)表于 04-22 17:21

    PCIe系統(tǒng)阻抗控制85還是100的驗證

    上次我們講到,PCIe阻抗控制到底是85ohm還是100
    的頭像 發(fā)表于 04-22 17:15 ?772次閱讀
    <b class='flag-5'>PCIe</b>系統(tǒng)<b class='flag-5'>阻抗</b><b class='flag-5'>控制</b><b class='flag-5'>85</b><b class='flag-5'>還是</b><b class='flag-5'>100</b>的驗證

    共模電感電感量選擇大的還是小的

    電子發(fā)燒友網(wǎng)站提供《共模電感電感量選擇大的還是小的.docx》資料免費下載
    發(fā)表于 04-14 09:33 ?0次下載

    Systick到底是用作延時還是用作定時?都有什么優(yōu)缺點?

    功能,作基礎(chǔ)定時用,而不建議用作延時功能,方便后面程序移植. 最好有個定論,方便后面程序的移植,不能各自玩各自的,一個公司里面寫程序的風(fēng)格和標(biāo)準(zhǔn)需要統(tǒng)一。 想問下各位,Systick到底是用作延時?還是用作定時
    發(fā)表于 04-08 07:37