0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

晶體管是怎么做得越來越小的?

貞光科技 ? 2023-12-19 16:29 ? 次閱讀

上次我的文章解釋了所謂的7nm不是真的7nm,是在實(shí)際線寬無法大幅縮小的前提下,通過改變晶體管結(jié)構(gòu)的方式縮小晶體管實(shí)際尺寸來達(dá)到等效線寬的效果

那么新的問題來了:從平面晶體管結(jié)構(gòu)(Planar)到立體的FinFET結(jié)構(gòu),我們比較容易理解晶體管尺寸縮小的原理。如下圖所示:

wKgaomWBVE2AcZq_AANrT_w2nW4113.jpg

那么從20nm開始到3nm,晶體管的結(jié)構(gòu)都是FinFET的。結(jié)構(gòu)沒有變化的條件下,晶體管尺寸是如何縮小那么多的呢?

之前網(wǎng)絡(luò)上的解釋是:某公司的7nm技術(shù)是采用了多重曝光方法以后提升了分辨率

其實(shí)這種說法是錯誤的,或者說至少是有很大誤導(dǎo)性的

多重曝光技術(shù)是現(xiàn)代先進(jìn)半導(dǎo)體工藝?yán)锏囊粋€通用技術(shù)了,如果我沒有記錯,從32nm或者28nm工藝節(jié)點(diǎn)開始,多重曝光技術(shù)就已經(jīng)被應(yīng)用了

所以從14nm到7nm工藝,如果不是用EUV替代DUV,那現(xiàn)有的光刻技術(shù)是無法大幅度降低現(xiàn)況的。也就是說,要縮小晶體管的尺寸,必須另找辦法

微縮晶體管的尺寸的方法不少,各家都有自己的絕活和妙招,我這里講幾個常用的方法

首先,一個CMOS晶體管里無論是P管還是N管,它的鰭片(Fin)的數(shù)量一定不止一個。因?yàn)閱蝹€Fin太細(xì),通過的電流不夠大,所以需要多個Fin并聯(lián)來提高電流

在Fin的間距不變的情況下,F(xiàn)in的數(shù)量就決定了晶體管的高度。所以行業(yè)里要縮小晶體管的尺寸,就是盡量減少每個MOS管里需要的Fin的數(shù)量

由下圖可知,從左到右,晶體管的鰭片數(shù)量從4個減少到3個,然后是2個。這樣整個晶體管的面積就大幅縮小了。從20nm一直到5nm甚至3nm,這個數(shù)量一直在減少(當(dāng)然,通過采用EUV和多重曝光技術(shù),F(xiàn)in的間距也是同時在不斷縮小)

wKgZomWBVE2AKNUtAAOXyLvWWgQ839.jpg

上圖里Track這個詞是衡量晶體管高度的一個單位。它實(shí)際上是第1、2層金屬層里最細(xì)的連線的間距大小。一個間距大小就是一個Track,晶體管高度是連線間距的幾倍,就叫幾個Tracks

金屬連線的間距值MxP和柵極線條最小間距CPP值(上圖里豎直方向的紅色線條)就基本反映了圖形加工工藝的水平,也決定了晶體管的大小

詳細(xì)說明見我文章:關(guān)于芯片的7nm到底是個啥,我得繼續(xù)講講

另外,還有一個比較巧妙的路徑就是:如果不能縮小晶體管的面積,那我們也可以縮小晶體管之間的間隔空間來實(shí)現(xiàn)密度提升啊

晶體管之間要做電性能隔離,一般都是用擴(kuò)散層實(shí)現(xiàn)的,這個叫Diffusion Breaks。原本每個晶體管各自有一個隔離帶,叫DDB(Double Diffusion Breaks),現(xiàn)在為了節(jié)約空間,只用一個隔離帶了,叫SDB(Single Diffusion Breaks)

就好比你家院子和鄰居院子如果各修一個籬笆,自然會占用更多土地面積。于是你們兩家商量一下,想辦法合建一個籬笆來隔離,自然就能多出一些空間來

下面兩張圖分別是DDB和SDB的俯視圖和橫截面示意圖,大家看了自然就會明白

wKgaomWBVE2ASH-RAAIR1DE5CSI065.jpg

wKgaomWBVE2AbganAAD4lgtiwBI650.jpg

另外,Intel家還在很早就開發(fā)了一種叫COAG(Contact Over Active Gate)的技術(shù)。原本需要在空白地方制作柵極接觸點(diǎn)會占用額外的空間,所以Intel想辦法把接觸點(diǎn)的位置直接做到了柵極的上面,就可以節(jié)約大量空間。如下圖所示:

wKgZomWBVE2AfQ9PAADh40dGO-Y321.jpg

這個想法當(dāng)然是非常絕妙的。但可惜的是,由于各種原因,這個技術(shù)的良率一直做不好,直接影響了Intel先進(jìn)工藝的開發(fā)進(jìn)度。這也是他家工藝逐漸被臺積電和三星趕上并超越的重要原因之一吧

以上就是幾個縮小晶體管尺寸的常用技術(shù)方案了。其實(shí)還有其它很多微縮的方法,比如用金屬鈷(Co)代替銅,用空腔代替?zhèn)鹘y(tǒng)金屬連線介電層等方案來縮小BEOL段的金屬連線尺寸的方法。限于篇幅,我這里就不展開講了

wKgZomWBVE2AXAtuAALCYDXmNQw508.jpg

不管如何,怎么樣?上面這張表里紅框部分的內(nèi)容你是不是一下就看懂了?瞬間覺得自己長知識了的感覺有沒有?

注:轉(zhuǎn)載至 半導(dǎo)體綜研 文中觀點(diǎn)僅供分享交流,不代表貞光科技立場,如涉及版權(quán)等問題,請您告知,我們將及時處理!

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 芯片
    +關(guān)注

    關(guān)注

    455

    文章

    50818

    瀏覽量

    423722
  • CMOS
    +關(guān)注

    關(guān)注

    58

    文章

    5718

    瀏覽量

    235525
  • 晶體管
    +關(guān)注

    關(guān)注

    77

    文章

    9693

    瀏覽量

    138202
收藏 人收藏

    評論

    相關(guān)推薦

    cs1237兩個差分線,正極端電壓大于負(fù)極端,兩者相差越大,讀出來的數(shù)據(jù)越來越小

    嘗試加上補(bǔ)碼轉(zhuǎn)原碼也是一樣,壓差越來越大,數(shù)值越來越小,正常不應(yīng)該是越來越大嗎?
    發(fā)表于 03-30 10:52

    沒有半導(dǎo)體的晶體管有望開啟新的電子設(shè)備時代

    幾十年來,電子設(shè)備變得越來越小,科學(xué)家們現(xiàn)已能將數(shù)百萬個半導(dǎo)體集成在單個硅芯片上。天一通訊科技,變號軟件,該研究的領(lǐng)導(dǎo)者、密歇根理工大學(xué)的物理學(xué)家葉躍進(jìn)(音譯)表示:“以目前的技術(shù)發(fā)展形勢看,10年到20年間,這種晶體管不可能變得更小。半導(dǎo)體還有另一個先天不足,即會以熱的
    發(fā)表于 07-03 10:44

    晶體管發(fā)射極結(jié)間的正向壓差越大電流是越小

    晶體管發(fā)射極結(jié)間的正向壓差越大電流是越小
    發(fā)表于 01-19 22:27

    晶體管的主要參數(shù)

    或使其特性變壞。(5) 集電極--發(fā)射極反向電流ICEOICEO是指晶體管基極開路時,集電極、發(fā)射極間的反向電流,也稱穿透電流。ICEO越小越好,現(xiàn)在應(yīng)用較多的硅晶體管,其ICEO都很小,在1A以下
    發(fā)表于 06-13 09:12

    差分放大器AD8139單端輸入頻率增加,輸出的差分信號幅度會越來越小

    我最近在使用AD8139這個片子,采用的是單端轉(zhuǎn)差分的形式,隨著我單端輸入頻率增加,輸出的差分信號幅度會越來越小。比如我單端輸入幅值為2V的4k信號,輸出差分信號各自幅值為1v,這是正確的;但假如我單端輸入2V的10MHz信號,輸出基本就為0(沒有交流信號了),請問這是什么原因?
    發(fā)表于 02-27 10:04

    概述晶體管

    晶體管的代表形狀晶體管分類圖:按照該分類,掌握其種類1. 按結(jié)構(gòu)分類根據(jù)工作原理不同分類,分為雙極晶體管和單極晶體管。雙極晶體管雙是指Bi(
    發(fā)表于 05-05 01:31

    ARM處理器讓全自動生化分析儀越來越小

    飛凌嵌入式-ARM處理器讓全自動生化分析儀越來越小
    發(fā)表于 12-30 06:44

    什么是晶體管 晶體管的分類及主要參數(shù)

    晶體管。隨著半導(dǎo)體刻蝕技術(shù)的發(fā)展,大規(guī)模集成電路的集成度越來越高。以動態(tài)隨機(jī)存取存儲器(DRAM)為例,其集成度正以每兩年近四倍的速度增長,預(yù)計(jì)單電子晶體管將是最終目標(biāo)。目前,平均存儲器包含
    發(fā)表于 02-03 09:36

    單電子晶體管

    單電子晶體管 用一個或者少量電子就能記錄信號的晶體管。隨著半導(dǎo)體刻蝕技術(shù)和工藝的發(fā)展,大規(guī)模集成電路的集成度越來越高。
    發(fā)表于 11-05 11:34 ?874次閱讀

    拯救摩爾定律 IBM 9nm工藝碳納米晶體管

    根據(jù)最新消息,IBM成功利用碳納米材料,在單個芯片上集成了上萬個9nm制程工藝的晶體管,相信大家對于著名的摩爾定律都略知一二,但是隨著集成電路晶體管尺寸越來越小,CPU內(nèi)存等
    發(fā)表于 11-08 10:28 ?3471次閱讀

    MEMS技術(shù)讓麥克風(fēng)越來越小

    麥克風(fēng)是一種將聲壓波轉(zhuǎn)換為電信號的換能器。在音頻信號鏈中有越來越多的傳感器與其它元件集成在一起,ME MS 技術(shù)則使得麥克風(fēng)越來越小,并且可以提供模擬或數(shù)字輸出。 模擬和數(shù)字麥克風(fēng)輸出信號在設(shè)計(jì)中
    發(fā)表于 09-14 16:23 ?43次下載
    MEMS技術(shù)讓麥克風(fēng)<b class='flag-5'>越來越小</b>

    為何c盤空間越來越小

    針對于電腦上的回收站,這將是會導(dǎo)致C盤空間越來越小的第一個原因。當(dāng)我們在電腦上刪除一些文件后,這些文件會暫存在回收站里,若是我們沒有將其徹底清除,這部分被暫時刪除的文件便就會占用了C盤的空間大小。
    的頭像 發(fā)表于 03-08 16:45 ?5060次閱讀

    晶體管對于CPU有什么影響

    CPU使用數(shù)十億個微型晶體管,電子門打開和關(guān)閉以執(zhí)行計(jì)算。晶體管越小,所需的功率就會越小。7nm和10nm是這些晶體管尺寸的測量尺寸。nm是
    的頭像 發(fā)表于 08-18 10:02 ?7057次閱讀

    人工智能AI正在進(jìn)入到越來越小的物聯(lián)網(wǎng)設(shè)備中

    ”走向“邊緣”,進(jìn)入到越來越小的物聯(lián)網(wǎng)設(shè)備中。在終端和邊緣側(cè)的微處理器上,實(shí)現(xiàn)的機(jī)器學(xué)習(xí)過程,被稱為微型機(jī)器學(xué)習(xí),即TinyML。 分布最廣的物聯(lián)網(wǎng)設(shè)備往往體積很小、電量有限。它們被作為終端硬件,通過嵌入式傳感器采集各
    的頭像 發(fā)表于 04-01 10:02 ?1917次閱讀
    人工智能AI正在進(jìn)入到<b class='flag-5'>越來越小</b>的物聯(lián)網(wǎng)設(shè)備中

    基于量子干涉技術(shù)的單分子晶體管問世

    隨著晶體管變得越來越小,以便在更小的占地面積內(nèi)容納更多的計(jì)算能力。一個由英國、加拿大和意大利研究人員組成的團(tuán)隊(duì)開發(fā)了一種利用量子效應(yīng)的單分子晶體管,利用量子干涉來控制電子流。
    的頭像 發(fā)表于 04-08 11:40 ?634次閱讀