0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

基于FPGA的硬件引腳分配設(shè)計總結(jié)

FPGA設(shè)計論壇 ? 來源:未知 ? 2023-12-14 15:45 ? 次閱讀

隨著FPGA的不斷發(fā)展,F(xiàn)PGA本身自帶的PCIE硬核的數(shù)量越來越多,本文以ZU11EG為例介紹,如何進(jìn)行對應(yīng)的硬件引腳分配。

設(shè)計目標(biāo):ZU11EG FFVC1760封裝,掛載4組NVME,接口為PCIE X4 ,

先我們先對ZU11EG的資源進(jìn)行分析,在UG1075中我們可以清楚的看到其包含4個PCIE塊,分別位于X0Y2,X0Y3,XIY1,XIY0.

在文檔PG213上我們可以看到如下:

總結(jié)上文:在硬件設(shè)計引腳分配的時候我們需要知道:

1、一個GT Quad由四個GT車道組成。為PCIe IP選擇GT Quads時,Xilinx建議您在最靠近PCIe硬塊的地方使用GT Quad。雖然這不是必要時,它將改善設(shè)計的位置,路線和時間。

2、需要注意PCIE lane 0的位置

3.根據(jù)些表格,這些表格根據(jù)以下內(nèi)容確定哪些GT庫可供選擇:IP自定義期間選擇的PCIe塊位置。

那如何驗證自己的分配結(jié)果呢?最終在實際使用的時候我們會應(yīng)用到相關(guān)的IP核,最簡單也是最靠譜的方法,是采用vivado新建工程,生成PCIE的IP核進(jìn)行驗證,如下圖所示,可以清楚的知道對應(yīng)的那些可用。


在FPGA硬件設(shè)計中,引腳分配是最重要的一步,也是最關(guān)鍵的一步。









精彩推薦



至芯科技FPGA就業(yè)培訓(xùn)班——助你步入成功之路、11月30號北京中心開課、歡迎咨詢!
千兆以太網(wǎng)發(fā)展現(xiàn)狀 千兆以太網(wǎng)技術(shù)優(yōu)勢
基于FPGA及模擬電路的模擬信號波形的實現(xiàn)
掃碼加微信邀請您加入FPGA學(xué)習(xí)交流群




歡迎加入至芯科技FPGA微信學(xué)習(xí)交流群,這里有一群優(yōu)秀的FPGA工程師、學(xué)生、老師、這里FPGA技術(shù)交流學(xué)習(xí)氛圍濃厚、相互分享、相互幫助、叫上小伙伴一起加入吧!

點個在看你最好看






原文標(biāo)題:基于FPGA的硬件引腳分配設(shè)計總結(jié)

文章出處:【微信公眾號:FPGA設(shè)計論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1630

    文章

    21777

    瀏覽量

    604710

原文標(biāo)題:基于FPGA的硬件引腳分配設(shè)計總結(jié)

文章出處:【微信號:gh_9d70b445f494,微信公眾號:FPGA設(shè)計論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    數(shù)據(jù)中心中的FPGA硬件加速器

    ? 再來看一篇FPGA的綜述,我們都知道微軟包括國內(nèi)的云廠商其實都在數(shù)據(jù)中心的服務(wù)器中部署了FPGA,所以這篇論文就以數(shù)據(jù)中心的視角,來看下FPGA這個硬件加速器。 還是一樣,想要論文
    的頭像 發(fā)表于 01-14 10:29 ?77次閱讀
    數(shù)據(jù)中心中的<b class='flag-5'>FPGA</b><b class='flag-5'>硬件</b>加速器

    ADS4222硬件配置SEN引腳未起作用,什么原因引起的?

    我現(xiàn)在正使用ADS4222,但碰到幾個問題 1:硬件配置SEN引腳未起作用;SEN引腳和芯片電源上電,同時到達(dá)預(yù)設(shè)值,SEN引腳的電壓也滿足3/8VCC±50mv;若用跳線將SEN接
    發(fā)表于 11-19 06:28

    求助,關(guān)于LM386芯片內(nèi)ESD保護(hù)電路設(shè)計和引腳分配情況求解

    2、3輸入引腳和1、7、8控制引腳和5輸出引腳都共用這一個ESD保護(hù)電路呢? 如能介紹LM386芯片內(nèi)ESD保護(hù)電路設(shè)計和引腳分配情況,將不
    發(fā)表于 09-30 06:22

    FPGA與MCU的應(yīng)用場景

    FPGA最大的作用就是來設(shè)計和驗證MCU的,現(xiàn)在想想,這其實只是FPGA的一個用處。這個疑問已經(jīng)在我的腦中疑惑很久,有時候可以想明白,但是有時候就又想不通了,所以,最近在仔細(xì)的搜集資料后進(jìn)行了總結(jié),如有
    發(fā)表于 07-29 15:45

    淺談如何克服FPGA I/O引腳分配挑戰(zhàn)

    前言 對于需要在PCB板上使用大規(guī)模FPGA器件的設(shè)計人員來說,I/O 引腳分配是必須面對的眾多挑戰(zhàn)之一。由于眾多原因,許多設(shè)計人員發(fā)表為大型FPGA 器件和高級BGA封裝確定I/O
    發(fā)表于 07-22 00:40

    想用ESP32-S2接8080顯示屏,對應(yīng)的引腳需要怎么分配?

    請教一下,我想用ESP32-S2接8080顯示屏,對應(yīng)的引腳需要怎么分配,有沒有相關(guān)的參考文檔?
    發(fā)表于 07-01 08:28

    FPGA | Xilinx ISE14.7 LVDS應(yīng)用

    號的收發(fā):OBUFDS(差分輸出BUF),IBUFDS(差分輸入BUF)。 注意在分配引腳時,只需要分配SIGNAL_P的引腳,SIGNAL_N會自動連接到相應(yīng)差分對
    發(fā)表于 06-13 16:28

    IN628E的引腳復(fù)用

    引腳
    橙群微電子
    發(fā)布于 :2024年05月21日 16:25:59

    用DAVE APP進(jìn)行XMC1302 ADC通道引腳分配的時候為什么只能分配一個通道?

    你好,我用DAVE APP進(jìn)行 XMC1302 ADC通道引腳分配的時候為什么只能分配一個通道?請問如何分配多個ADC通道?有例程嗎?
    發(fā)表于 05-21 06:48

    基于FPGA的常見的圖像算法模塊總結(jié)

    意在給大家補充一下基于FPGA的圖像算法基礎(chǔ),于是講解了一下常見的圖像算法模塊,經(jīng)過個人的總結(jié),將知識點分布如下所示。
    的頭像 發(fā)表于 04-28 11:45 ?628次閱讀
    基于<b class='flag-5'>FPGA</b>的常見的圖像算法模塊<b class='flag-5'>總結(jié)</b>

    fpga硬件還是軟件

    FPGA(現(xiàn)場可編程門陣列)本質(zhì)上是一種硬件設(shè)備,但它在功能實現(xiàn)上結(jié)合了硬件和軟件的特性。
    的頭像 發(fā)表于 03-27 14:14 ?957次閱讀

    使用Altera Interface Planner高效設(shè)計FPGA引腳布局

    Altera Interface Planner 用于探索設(shè)備的外設(shè)架構(gòu),并高效地分配接口。通過實時進(jìn)行擬合和合法性檢查,防止非法引腳分配
    的頭像 發(fā)表于 03-22 15:52 ?2644次閱讀
    使用Altera Interface Planner高效設(shè)計<b class='flag-5'>FPGA</b><b class='flag-5'>引腳</b>布局

    fpga硬件還是軟件

    FPGA(現(xiàn)場可編程門陣列)屬于硬件設(shè)備,而不是軟件。它是一種可編程的硬件設(shè)備,由大量的邏輯單元、存儲單元和互連資源組成,能夠?qū)崿F(xiàn)復(fù)雜的數(shù)字電路和系統(tǒng)設(shè)計。
    的頭像 發(fā)表于 03-14 17:08 ?1944次閱讀

    FPGA科普總結(jié)

    FPGA 是可以先購買再設(shè)計的“萬能”芯片。FPGA (Field Programmable Gate Array)現(xiàn)場可編程門陣列,是在硅片上預(yù)先設(shè)計實現(xiàn)的具有可編程特性的集成電路,它能夠按照
    的頭像 發(fā)表于 03-13 20:35 ?261次閱讀

    請問為什么CAN不使用手動引腳分配器來更改引腳?

    了 Pin28 (P2.8) 使用手動引腳分配器,它起作用了, 然后想把 \" sync2 \" 從 Pin25 (P2.15) 改為 Pin1 (P0.1), 但是在手動引腳分配
    發(fā)表于 01-30 07:24