0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

八條“黃金規(guī)則”解決RF電路寄生信號(hào)

jf_94163784 ? 來源:jf_94163784 ? 作者:jf_94163784 ? 2023-12-07 06:25 ? 次閱讀

PART 01

接地通孔應(yīng)位于接地參考層開關(guān)處

流經(jīng)所布線路的所有電流都有相等的回流。耦合策略固然很多,不過回流通常流經(jīng)相鄰的接地層或與信號(hào)線路并行布置的接地。在參考層繼續(xù)時(shí),所有耦合都僅限于傳輸線路,一切都非常正常。不過,如果信號(hào)線路從頂層切換至內(nèi)部或底層時(shí),回流也必須獲得路徑。

頂層信號(hào)線路電流下面緊挨著就是回流。當(dāng)它轉(zhuǎn)移到底層時(shí),回流就通過附近的通孔。不過,如果附近沒有用于回流的通孔時(shí),回流就要通過最近可用的接地通孔。

更遠(yuǎn)的距離會(huì)產(chǎn)生電流環(huán)路,形成電感器。如果這種不必要的電流路徑偏移,碰巧又同另一條線路交叉,那么干擾就會(huì)更嚴(yán)重。這種電流環(huán)路其實(shí)相當(dāng)于形成了一個(gè)天線!

接地參考是最佳策略,但高速線路有時(shí)候可布置在內(nèi)部層上。接地參考層上下都放置非常困難,半導(dǎo)體廠商可能會(huì)受到引腳限制,把電源線安放在高速線路旁邊。參考電流要是需要在非DC耦合的各層或各網(wǎng)之間切換,應(yīng)緊挨著開關(guān)點(diǎn)安放去耦電容。

PART 02 將器件焊盤與頂層接地連接起來

許多器件在器件封裝底部都采用散熱接地焊盤。在RF器件上,這些通常都是電氣接地,而相鄰焊盤點(diǎn)有接地通孔陣列??蓪⑵骷副P直接連接至接地引腳,并通過頂層接地連接至任何灌銅。如有多個(gè)路徑,回流會(huì)按路徑阻抗比例拆分。通過焊盤進(jìn)行接地連接相對(duì)于引腳接地而言,路徑更短、阻抗更低。

電路板與器件焊盤之間良好的電氣連接至關(guān)重要。裝配時(shí),電路板通孔陣列中的未填充通孔也可能會(huì)抽走器件的焊膏,留下空隙。填滿通孔是保證焊接到位的好辦法。

在評(píng)測(cè)中,還要打開焊接掩模層確認(rèn)沒有焊接掩模在器件下方的電路板接地上,因?yàn)楹附友谀?赡軙?huì)抬高器件或使其搖擺。

PART 03

無參考層間隙

器件周邊到處都是通孔。電源網(wǎng)分解成本地去耦,然后降至電源層,通常提供多個(gè)通孔以最大限度減少電感,提高載流容量,同時(shí)控制總線可降至內(nèi)層。所有這些分解最終都會(huì)在器件附近完全被鉗住。

每個(gè)這些通孔都會(huì)在內(nèi)接地層上產(chǎn)生大于通孔直徑自身的禁入?yún)^(qū),提供制造空隙。這些禁入?yún)^(qū)很容易在回流路徑上造成中斷。一些通孔彼此靠近則會(huì)形成接地層溝,頂層CAD視圖看不見,這將導(dǎo)致情況進(jìn)一步復(fù)雜化。

圖2兩個(gè)電源層通孔的接地層空隙可產(chǎn)生重疊的禁入?yún)^(qū),并在返回路徑上造成中斷?;亓髦荒苻D(zhuǎn)道繞過接地層禁入?yún)^(qū),形成現(xiàn)在常見的發(fā)射感應(yīng)路徑問題。

wKgaomVw9OqAKtsQAAHA0mbWF9w378.png

圖2:通孔周圍接地層的禁入?yún)^(qū)可能重疊,迫使回流遠(yuǎn)離信號(hào)路徑。即便沒有重疊,禁入?yún)^(qū)也會(huì)在接地層形成鼠咬阻抗中斷

甚至“友好型”接地通孔也會(huì)為相關(guān)金屬焊盤帶來電路板制造工藝要求的最小尺寸規(guī)格。通孔如果非常靠近信號(hào)線路,就會(huì)產(chǎn)生好像頂層接地空隙被老鼠咬掉一塊一樣的侵蝕。圖2是鼠咬示意圖。

由于禁入?yún)^(qū)由CAD軟件自動(dòng)生成,通孔在系統(tǒng)電路板上的使用又很頻繁,因此先期布局過程幾乎總會(huì)出現(xiàn)一些返回路徑中斷問題。

布局評(píng)測(cè)時(shí)要跟蹤每條高速線路,檢查相關(guān)回流層以避免中斷。讓所有可在任何區(qū)域產(chǎn)生接地層干擾的通孔更靠近頂層接地空隙是一個(gè)不錯(cuò)的方法。

PART 04保持差分線路的差分性

回流路徑對(duì)信號(hào)線路性能至關(guān)重要,其應(yīng)視為信號(hào)路徑的一部分。與此同時(shí),差分對(duì)通常沒有緊密耦合,回流可能流經(jīng)相鄰層。兩個(gè)回流必須通過相等的電氣路徑布線。

即便在差分對(duì)的兩條線路不緊密耦合時(shí),鄰近與共享型設(shè)計(jì)限制也會(huì)讓回流處于相同層。要真正保持低寄生信號(hào),需要更好的匹配。差分組件下接地層的斷流器等任何計(jì)劃結(jié)構(gòu)都應(yīng)是對(duì)稱的。

同樣,長(zhǎng)度是否匹配可能也會(huì)產(chǎn)生信號(hào)線路中的波形曲線問題。回流不會(huì)引起波形曲線問題。一條差分線路的長(zhǎng)度匹配情況應(yīng)在其它差分線路中體現(xiàn)。

PART 05RF信號(hào)線路附近沒有時(shí)鐘或控制線路

時(shí)鐘和控制線路有時(shí)可視為沒什么影響的鄰居,因?yàn)槠涔ぷ魉俣鹊?,甚至接近DC。不過,其開關(guān)特性幾乎接近方波,可在奇數(shù)諧波頻率下生成獨(dú)特的音調(diào)。

方波發(fā)射能源的基本頻率雖然不會(huì)產(chǎn)生什么影響,但其銳利的邊緣可能會(huì)有影響。在數(shù)字系統(tǒng)設(shè)計(jì)中,轉(zhuǎn)折頻率可估算必須要考慮的最高頻率諧波,計(jì)算方式為:Fknee=0.5/Tr,這里的Tr是上升時(shí)間。

請(qǐng)注意,是上升時(shí)間,而不是信號(hào)頻率。不過銳利邊緣的方波也有強(qiáng)大的高階奇數(shù)諧波,其可能只在錯(cuò)誤頻率下下降并耦合在RF線路上,違反嚴(yán)格的傳輸掩模要求。

時(shí)鐘和控制線路應(yīng)由內(nèi)部接地層或頂層接地灌流(ground pour)與RF信號(hào)線路隔離。如果不能使用接地隔離信號(hào),那么線路布線應(yīng)確保直角交叉。因?yàn)闀r(shí)鐘或控制線路發(fā)射的磁通線路會(huì)圍繞干擾源線路的電流形成放射柱形等高線,它們將不會(huì)在接收器線路中產(chǎn)生電流。

放慢上升時(shí)間不但可降低轉(zhuǎn)折頻率,而且還有助于減少干擾源的干擾,但時(shí)鐘或控制線路也可充當(dāng)接收器線路。接收器線路仍可作為將寄生信號(hào)導(dǎo)入器件的導(dǎo)管。找元器件現(xiàn)貨上唯樣商城

PART 06使用接地隔離高速線路

微波傳輸帶與帶線大多數(shù)都與相鄰接地層耦合。一些通量線路仍沿水平方向散發(fā),并端接于相鄰跡線。一條高速線路或差分對(duì)上的音調(diào)在下一條跡線上終結(jié),但信號(hào)層上的接地灌流會(huì)為通量線路帶來較低阻抗的終點(diǎn),讓鄰近跡線不受音調(diào)干擾。

時(shí)鐘分布或合成器設(shè)備路由出來、用于承載相同頻率的跡線集群可能相鄰而行,因?yàn)楦蓴_源音調(diào)已經(jīng)存在于接收器線路上。不過,分組的線路最終會(huì)分散。

分散時(shí),應(yīng)在分散線路之間提供接地灌流,并在其開始分散的地方灌入通孔,以便感應(yīng)回流沿著額定回流路徑流回。在圖3中,接地島末端的通孔可使感應(yīng)電流流到參考層上。接地灌流上其它通孔之間的間隔不要超過一個(gè)波長(zhǎng)的十分之一,以確保接地不會(huì)成為共振結(jié)構(gòu)。

wKgZomVw9OqAEX4bAABSFN5uuAU570.jpg

圖3:差分線路分散處的頂層接地通孔為回流提供流動(dòng)路徑

PART 07不要在噪聲較大的電源層進(jìn)行RF線路布線

音調(diào)進(jìn)入電源層就會(huì)擴(kuò)散到每個(gè)地方。如果雜散音調(diào)進(jìn)入電源、緩沖器、混頻器、衰減器和振蕩器,就會(huì)對(duì)干擾頻率進(jìn)行調(diào)制。

同樣,當(dāng)電源到達(dá)電路板時(shí),它還沒有徹底被清空而實(shí)現(xiàn)對(duì)RF電路系統(tǒng)的驅(qū)動(dòng)。應(yīng)最大限度減少RF線路在電源層的暴露,特別是未過濾的電源層。

鄰近接地的大型電源層可創(chuàng)建高質(zhì)量嵌入式電容,使寄生信號(hào)衰減,并用于數(shù)字通信系統(tǒng)與某些RF系統(tǒng)。另一種方法是使用最小化電源層,有時(shí)更像是肥大跡線而不能說是層,這樣RF線路更容易徹底避開電源層。

這兩種方法都可行,不過決不能將二者的最差特性湊在一起,也就是既使用小型電源層,又在頂部走線RF線路。

PART 08讓去耦靠近器件

去耦不僅有助于避免雜散噪聲進(jìn)入器件,還可幫助消除器件內(nèi)部生成的音調(diào),避免其耦合到電源層上。去耦電容越靠近工作電路系統(tǒng),效率就越高。本地去耦受電路板跡線的寄生阻抗干擾較小,較短的跡線支持較小的天線,減少有害音調(diào)發(fā)射。

電容器安放要結(jié)合最高自共振頻率,通常最小值、最小外殼尺寸、最靠近器件,以及越大的電容器,離器件越遠(yuǎn)。在RF頻率下,電路板背面的電容器會(huì)產(chǎn)生通孔串連接地路徑的寄生電感,損失大量噪聲衰減優(yōu)勢(shì)。

PART 09簡(jiǎn)單總結(jié)

通過電路板布局評(píng)測(cè),我們可發(fā)現(xiàn)可能發(fā)射或接收雜散RF音調(diào)的結(jié)構(gòu)。要跟蹤每一條線路,有意識(shí)地明確其回流路徑,確保它能夠與線路并行,特別是要徹底檢查過渡。

此外,還要將潛在干擾源與接收器隔離。按照一些簡(jiǎn)單直觀的規(guī)則降低寄生信號(hào),可加速產(chǎn)品發(fā)布,降低調(diào)試成本。

直接轉(zhuǎn)載來源:EDA365電子論壇,如有侵權(quán),請(qǐng)聯(lián)系刪除,謝謝!

聲明:本文為轉(zhuǎn)載文章,轉(zhuǎn)載此文目的在于傳遞更多信息,版權(quán)歸原作者所有,如涉及侵權(quán),請(qǐng)后臺(tái)聯(lián)系小編進(jìn)行處理

審核編輯 黃宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 電路
    +關(guān)注

    關(guān)注

    172

    文章

    5914

    瀏覽量

    172254
  • 無線
    +關(guān)注

    關(guān)注

    31

    文章

    5453

    瀏覽量

    173310
  • RF
    RF
    +關(guān)注

    關(guān)注

    65

    文章

    3055

    瀏覽量

    167028
  • 寄生信號(hào)
    +關(guān)注

    關(guān)注

    0

    文章

    10

    瀏覽量

    8460
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    過孔寄生參數(shù)對(duì)PCB電路板性能有什么影響

    過孔寄生參數(shù)對(duì)PCB電路板性能有著顯著的影響,主要體現(xiàn)在以下幾個(gè)方面。
    的頭像 發(fā)表于 11-30 15:23 ?331次閱讀

    彌補(bǔ)江津芯片產(chǎn)業(yè)空白!晶帆光電科技有限公司開業(yè)投產(chǎn)

    來源:江津發(fā)布 ▲晶帆光電首張晶圓投產(chǎn)暨開業(yè)儀式舉行 記者 王笑伊 攝 晶帆光電首張晶圓投產(chǎn)暨開業(yè)儀式舉行 世界第八條中國(guó)第四重慶首LCOS芯片封測(cè)批量生產(chǎn)線在津建成投用 11月2日,重慶市晶帆
    的頭像 發(fā)表于 11-06 14:37 ?350次閱讀
    彌補(bǔ)江津芯片產(chǎn)業(yè)空白!晶帆光電科技有限公司開業(yè)投產(chǎn)

    MOS管寄生參數(shù)的定義與分類

    MOS(金屬-氧化物-半導(dǎo)體)管的寄生參數(shù)是指在集成電路設(shè)計(jì)中,除MOS管基本電氣特性(如柵極電壓、漏極電壓、柵極電流等)外,由于制造工藝、封裝方式以及電路布局等因素而產(chǎn)生的額外參數(shù)。這些寄生
    的頭像 發(fā)表于 10-29 18:11 ?605次閱讀

    12PCB設(shè)計(jì)規(guī)則

    在電子設(shè)計(jì)的廣袤領(lǐng)域中,電磁兼容性(EMC)就如同一位神秘而又嚴(yán)格的考官,時(shí)刻檢驗(yàn)著 PCB 設(shè)計(jì)的優(yōu)劣。今天,我們就來揭開那神秘的面紗,一同探索 12 能助你減少 EMC 的 PCB 設(shè)計(jì)規(guī)則,為你的電子設(shè)計(jì)之旅點(diǎn)亮明燈。
    的頭像 發(fā)表于 10-18 13:47 ?2951次閱讀
    12<b class='flag-5'>條</b>PCB設(shè)計(jì)<b class='flag-5'>規(guī)則</b>

    MOS管寄生參數(shù)的影響

    MOS(金屬-氧化物-半導(dǎo)體)管作為常見的半導(dǎo)體器件,在集成電路中發(fā)揮著至關(guān)重要的作用。然而,MOS管的性能并非僅由其基本電氣特性決定,還受到多種寄生參數(shù)的影響。
    的頭像 發(fā)表于 10-10 14:51 ?592次閱讀

    深入解析晶振時(shí)鐘信號(hào)干擾源:寄生電容、雜散電容與分布電容

    在現(xiàn)代電子電路設(shè)計(jì)中,晶振時(shí)鐘信號(hào)的高頻特性使得其容易受到各種干擾。其中,寄生電容、雜散電容和分布電容是影響晶振時(shí)鐘信號(hào)穩(wěn)定性的主要因素。晶發(fā)電子將詳細(xì)分析這三種電容的特性、影響及相
    發(fā)表于 09-26 14:49

    單級(jí)小信號(hào) RF 放大器設(shè)計(jì)

    本文要點(diǎn)小信號(hào)RF放大器的用途。用于小信號(hào)RF放大器的分壓器晶體管偏置電路。單級(jí)小信號(hào)
    的頭像 發(fā)表于 08-30 12:20 ?397次閱讀
    單級(jí)小<b class='flag-5'>信號(hào)</b> <b class='flag-5'>RF</b> 放大器設(shè)計(jì)

    規(guī)則音頻是一種連續(xù)變化的什么信號(hào)

    規(guī)則音頻信號(hào)是指在時(shí)間上具有一定規(guī)律性的音頻信號(hào),它們通常用于通信、音樂、語音處理等領(lǐng)域。 規(guī)則音頻信號(hào)的定義
    的頭像 發(fā)表于 08-25 15:41 ?304次閱讀

    射頻PCB走線規(guī)則簡(jiǎn)析

    射頻(RF)PCB走線規(guī)則是確保無線通信設(shè)備性能的關(guān)鍵因素之一。在高頻信號(hào)設(shè)計(jì)中,PCB走線不僅承載著電流,還對(duì)信號(hào)的完整性和質(zhì)量有著顯著影響。
    的頭像 發(fā)表于 05-16 18:18 ?3009次閱讀

    降低RF電路寄生信號(hào)個(gè)設(shè)計(jì)規(guī)則

    RF產(chǎn)品電路布局要想降低寄生信號(hào),需要RF工程師發(fā)揮創(chuàng)造性。記住以下這八條規(guī)則,不但有助于加速產(chǎn)
    的頭像 發(fā)表于 04-24 08:05 ?970次閱讀
    降低<b class='flag-5'>RF</b><b class='flag-5'>電路</b><b class='flag-5'>寄生</b><b class='flag-5'>信號(hào)</b>的<b class='flag-5'>八</b>個(gè)設(shè)計(jì)<b class='flag-5'>規(guī)則</b>

    什么是寄生電感?如何計(jì)算過孔的寄生電感?

    在PCB(PrintedCircuitBoard,印刷電路板)設(shè)計(jì)中,過孔寄生電感是一個(gè)重要的考慮因素。當(dāng)電流通過PCB的過孔時(shí),由于過孔的幾何形狀和布局,會(huì)產(chǎn)生一定的寄生電感。這種寄生
    的頭像 發(fā)表于 03-15 08:19 ?2283次閱讀
    什么是<b class='flag-5'>寄生</b>電感?如何計(jì)算過孔的<b class='flag-5'>寄生</b>電感?

    寄生電感到底是什么?如何計(jì)算過孔的寄生電感?

    從式中可以看出:過孔的直徑對(duì)寄生電感的影響較小,而長(zhǎng)度才是影響寄生電感的關(guān)鍵因素。所以,在設(shè)計(jì)電路板時(shí),要盡量減小過孔的長(zhǎng)度,以提高電路的性能。
    的頭像 發(fā)表于 02-27 14:28 ?1481次閱讀

    詳解MOS管的寄生電感和寄生電容

    寄生電容和寄生電感是指在電路中存在的非意圖的電容和電感元件。 它們通常是由于電路布局、線路長(zhǎng)度、器件之間的物理距離等因素引起的。
    的頭像 發(fā)表于 02-21 09:45 ?2556次閱讀
    詳解MOS管的<b class='flag-5'>寄生</b>電感和<b class='flag-5'>寄生</b>電容

    PCB寄生電容的影響 PCB寄生電容計(jì)算 PCB寄生電容怎么消除

    寄生電容有一個(gè)通用的定義:寄生電容是存在于由絕緣體隔開的兩個(gè)導(dǎo)電結(jié)構(gòu)之間的虛擬電容(通常不需要的),是PCB布局中的一種效應(yīng),其中傳播的信號(hào)表現(xiàn)得好像就是電容,但其實(shí)并不是真正的電容。
    的頭像 發(fā)表于 01-18 15:36 ?3007次閱讀
    PCB<b class='flag-5'>寄生</b>電容的影響 PCB<b class='flag-5'>寄生</b>電容計(jì)算 PCB<b class='flag-5'>寄生</b>電容怎么消除

    PCB布線12條規(guī)則

    環(huán)路規(guī)則,即信號(hào)線與其回路構(gòu)成的環(huán)面積要盡可能小,環(huán)面積越小,對(duì)外的輻射越少,接收外界的干擾也越小。針對(duì)這一規(guī)則,在地平面分割時(shí),要考慮到地平面與重要信號(hào)走線的分布,防止由于地平面開槽
    發(fā)表于 01-09 16:02 ?340次閱讀
    PCB布線12<b class='flag-5'>條規(guī)則</b>