0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

DAC的指標(biāo)和結(jié)構(gòu) DAC芯片的原理和分類

jh18616091022 ? 來源:AIOT大數(shù)據(jù) ? 2023-12-04 10:32 ? 次閱讀

dbefbba4-91c0-11ee-939d-92fbcf53809c.png

電子系統(tǒng)中,數(shù)模轉(zhuǎn)換器芯片(DAC)的功能是將數(shù)字編碼轉(zhuǎn)換成一系列離散的階梯電壓或者電流,是模擬量輸出和控制的核心器件。雖然基本功能簡(jiǎn)單,但市場(chǎng)上的DAC芯片型號(hào)繁多,了解其具體參數(shù)和內(nèi)部結(jié)構(gòu)對(duì)于DAC芯片的選型、系統(tǒng)的優(yōu)化是很有必要的。通用型的DAC芯片大多用來輸出直流信號(hào),精度較高(12~16bit),速度較低(<10MHz),一般稱之為精密DAC。下面我們就結(jié)合DAC的指標(biāo),內(nèi)部結(jié)構(gòu)和應(yīng)用需求,一點(diǎn)點(diǎn)揭開精密DAC的真面目。

一、DAC的指標(biāo)

用戶選擇器件時(shí),可能最關(guān)心精度、速度等有限幾個(gè)性能。但這些籠統(tǒng)的性能并非簡(jiǎn)單的用DAC標(biāo)稱位數(shù)和更新速度就可以表示。我們必須把系統(tǒng)的需求“翻譯”成正確的DAC指標(biāo),才能做出合理的選型。

DAC的“精度”,一般指DAC的靜態(tài)指標(biāo)(噪聲歸在動(dòng)態(tài)指標(biāo)中)。而“速度”則對(duì)應(yīng)DAC的動(dòng)態(tài)指標(biāo)。下面將分別介紹。

1.1DAC的靜態(tài)指標(biāo)

靜態(tài)指標(biāo)均基于實(shí)際DAC與相同位數(shù)的理想DAC之間的輸出曲線的比較。

首先我們來看DAC的輸出是不是足夠“直”,也就是線性度如何。DAC的線性度一般受芯片內(nèi)部的半導(dǎo)體器件匹配度限制,比如電阻串的匹配,極限在10~12位左右,再高的話需要各種校準(zhǔn)技術(shù)來處理。不同的DAC內(nèi)部結(jié)構(gòu)也對(duì)線性度有限制,R2R結(jié)構(gòu)的DAC線性度極限能比R-string的更好(第二部分會(huì)涉及)。

下面這兩張圖,表現(xiàn)出實(shí)際的三位DAC與理想的三位DAC輸出波形在線性度方面的差異(紅色為實(shí)際輸出曲線):

dc06aeb8-91c0-11ee-939d-92fbcf53809c.pngdc151a70-91c0-11ee-939d-92fbcf53809c.png?? ? ? ?

DNL是微分線性度,指相鄰兩個(gè)輸出電平的差相對(duì)于理想值(1LSB)的偏差。datasheet中的DNL代表所有臺(tái)階中最大的偏差值。由上圖可以看到,如果出現(xiàn)DNL<-1LSB的現(xiàn)象,則DAC的輸出肯定是非單調(diào)的,也就是說數(shù)字編碼增加1,輸出不增加反而會(huì)下降。這一點(diǎn)在很多閉環(huán)系統(tǒng)應(yīng)用中是不能接受的,如果DAC出現(xiàn)非單調(diào)的情況,則控制環(huán)路無(wú)法收斂。這時(shí)一般會(huì)選擇DNL<±1LSB的器件。

INL是積分線性度,指實(shí)際的輸出相對(duì)理想DAC的輸出之間的差異,所以也叫relativeaccuracy,用滿量程的百分比或者LSB來表示。理論上,某個(gè)編碼對(duì)應(yīng)輸出的INL就是從第一個(gè)編碼到這個(gè)編碼所有的DNL的積分,也印證了“積分”這個(gè)名稱的含義。Datasheet中的INL(或者relativeaccuracy)代表所有輸出值最大的INL。這個(gè)指標(biāo)用來衡量DAC輸出的準(zhǔn)確度如何,應(yīng)用比較廣。特別是在開環(huán)應(yīng)用中,應(yīng)當(dāng)關(guān)注INL的指標(biāo)。

除了上面兩個(gè)線性度的參數(shù),DAC的實(shí)際輸出曲線還存在其它幾種非理想特性,如下面兩圖所示:

dc22ae10-91c0-11ee-939d-92fbcf53809c.pngdc34f278-91c0-11ee-939d-92fbcf53809c.png?? ? ? ?

一個(gè)無(wú)限分辨率的理想DAC輸出特性應(yīng)該是通過原點(diǎn)的一條直線,y=x(這里我們把DAC增益相對(duì)理想值歸一化成1),但實(shí)際的DAC輸出特性,用靠近首尾兩端的兩點(diǎn)擬合一條直線,特性一般是y=ax+b。其中,a代表DAC實(shí)際的輸出增益,即gain。其相對(duì)理想增益的偏差,即gainerror。b代表這條直線整體相對(duì)原點(diǎn)向上或者向下偏移的幅度,即offseterror

但實(shí)際DAC在code為0附近,輸出電壓也很低時(shí),由于內(nèi)部電路接近飽和(特別是帶輸出buffer的DAC),會(huì)出現(xiàn)一定的非線性。所以DAC會(huì)有一個(gè)額外的參數(shù)來標(biāo)定code為0時(shí)輸出的偏差,叫zerocodeerror.

另外gain,offset在不同溫度下也會(huì)產(chǎn)生變化,即gainshift,offseterrorshift。如果客戶對(duì)溫度特性很敏感,要特別關(guān)注這兩個(gè)指標(biāo)。

特別要提醒的是,由于上面這幾項(xiàng)因素的影響,我們不能直接用DAC輸出曲線來計(jì)算DNL或INL,而必須將gainerror,offseterror計(jì)算出來并補(bǔ)償?shù)糁螅偃ビ?jì)算DNL和INL。如果客戶要驗(yàn)證芯片指標(biāo),還必須注意數(shù)據(jù)手冊(cè)中每一項(xiàng)指標(biāo)的測(cè)試條件。大部分情況下,INL/DNL基于兩點(diǎn)法擬合直線的基礎(chǔ)上來測(cè)量。具體是哪兩點(diǎn),一般在datasheet中都會(huì)注明。

1.2DAC的動(dòng)態(tài)指標(biāo)

下圖是一個(gè)典型的DAC輸出從0附近跳到滿擺幅的輸出波形:

dc4bfe64-91c0-11ee-939d-92fbcf53809c.png

輸出從0到滿擺幅變化(或者特定的兩個(gè)差異較大的值)的總時(shí)間,稱為settlingtime。輸出主要經(jīng)歷兩個(gè)階段,一是slewrate,二是linearsettling。slewrate反映了輸出大擺幅下的極限驅(qū)動(dòng)能力,一般決定了輸出10%~90%變化的時(shí)間,。而linearsettling則主要取決于輸出節(jié)點(diǎn)的RC常數(shù)或者輸出buffer的帶寬。Settlingtime是用戶考慮精密DAC速度的重點(diǎn)參數(shù)。

dc635e1a-91c0-11ee-939d-92fbcf53809c.png

如果用戶對(duì)DAC輸出變化要求平穩(wěn)不能有毛刺的話,則需要關(guān)注Glitch和Digitalfeedthrough兩個(gè)指標(biāo)。

Glitch主要與DAC核心部分的開關(guān)有關(guān)。當(dāng)內(nèi)部開關(guān)從一個(gè)點(diǎn)切換到另一個(gè)點(diǎn)時(shí),會(huì)受到寄生電荷以及開關(guān)切換不能理想同步的影響,從而造成輸出跳動(dòng)。跳動(dòng)的幅度和時(shí)間都是我們關(guān)注的對(duì)象,所以Glitch用nV*S這個(gè)二者相乘的單位來表示其能量大小。從其產(chǎn)生原理可見,glitch與具體切換的開關(guān)位置有關(guān)。Code的高位MSB變化時(shí)一般會(huì)產(chǎn)生較大的glitch,所以datasheet中普遍定義majorcarry處的glitch。Glitch也和結(jié)構(gòu)有關(guān),R-string的glitch一般比R2R結(jié)構(gòu)的glitch小,原因在第二部分有解釋。

Digitalfeedthrough則代表了模擬輸出與數(shù)字輸入的隔離程度。即使DAC沒有被選中進(jìn)行通信,總線上的數(shù)字IO信號(hào)或時(shí)鐘跳動(dòng)通過內(nèi)部信號(hào)通路或者電源地的耦合也會(huì)造成DAC輸出的跳動(dòng),即為digitalfeedthrough。良好的設(shè)計(jì)可以保證這個(gè)值很小。

另外,DAC輸出noisedensity也是關(guān)注的一部分。DAC的噪聲來源可以分幾部分:VREF(如果有內(nèi)部基準(zhǔn)源的話,flicknoise+熱噪聲),內(nèi)部電阻串(電阻熱噪聲),輸出buffer(flicknoise+熱噪聲)。用戶需要計(jì)算不同帶寬下輸出噪聲帶來的影響。系統(tǒng)設(shè)計(jì)時(shí)需要限制DAC輸出信號(hào)的帶寬來抑制不必要的噪聲。一般來說,不希望帶內(nèi)噪聲限制DAC的輸出精度。

二、DAC的結(jié)構(gòu)

DAC的數(shù)據(jù)手冊(cè)中一般會(huì)注明內(nèi)部是何種結(jié)構(gòu)。下面我們會(huì)結(jié)合DAC的指標(biāo),討論下常見結(jié)構(gòu)DAC的優(yōu)缺點(diǎn),可以幫助理解為何不同結(jié)構(gòu)的DAC有不同的指標(biāo),在系統(tǒng)上應(yīng)該注意哪些重點(diǎn)。

2.1R-string結(jié)構(gòu)

它采用了一串相等的電阻(即R-string的字面含義),從而獲得與參考電壓成比例的值。典型結(jié)構(gòu)如下圖。

dc70e6f2-91c0-11ee-939d-92fbcf53809c.png

這種結(jié)構(gòu)的優(yōu)點(diǎn)顯而易見:

1.當(dāng)電阻串輸出點(diǎn)從下邊的開關(guān)切換到上邊的開關(guān)時(shí),輸出電壓肯定是增加的。所以這種結(jié)構(gòu)天然決定了其良好的單調(diào)特性(DNL不會(huì)小于-1),這對(duì)系統(tǒng)閉環(huán)應(yīng)用是一個(gè)很大的好處。

2.一次code變化僅對(duì)應(yīng)兩個(gè)開關(guān)之間的切換,glitch很小,而且與code無(wú)關(guān)。所以這是一種低glitch結(jié)構(gòu)。缺點(diǎn)是,消耗了大量的電阻和開關(guān)器件,受限于半導(dǎo)體電阻器件的匹配度,很難做到高位數(shù)。由此可以延伸出分段等改進(jìn)的方式來減少電阻數(shù)量,但校準(zhǔn)代價(jià)仍然較大,所以有效精度相對(duì)較低。

另外,電阻串總值較大,輸出阻抗高,限制了其工作速度。并且電阻串輸出阻抗隨code在不停變化,需要buffer來提供穩(wěn)定的輸出能力。所以在應(yīng)用上需要注意輸出buffer的驅(qū)動(dòng)能力和穩(wěn)定性,尤其是負(fù)載的電容大小。由于上面的特點(diǎn),這種結(jié)構(gòu)現(xiàn)在被普遍用于12~16位,DNL<+-1LSB(保證單調(diào)性)但對(duì)INL要求不是非常高(INL大多在12~14位精度)的DAC中。? ?

2.2R-2R結(jié)構(gòu)

dc809ae8-91c0-11ee-939d-92fbcf53809c.png ? ?

如圖所示,R-2RDAC只使用兩種阻值R和2R的電阻。這種結(jié)構(gòu)的關(guān)鍵在于從任何一個(gè)2R電阻的右側(cè)往左看,等效阻抗都是R。可以看到,

dc9ad886-91c0-11ee-939d-92fbcf53809c.png

原理上,N位DAC只需要2*N個(gè)電阻,因?yàn)殡娮钄?shù)量少,生產(chǎn)時(shí)可以校準(zhǔn)到很高的線性度。

這種結(jié)構(gòu)一般是電壓輸出。而且其輸出阻抗恒定為R,這使得連接到輸出節(jié)點(diǎn)的放大器很容易穩(wěn)定。在使用外部高速buffer時(shí),這種DAC可以達(dá)到更高的速度。當(dāng)然,也有些R-2RDAC自帶輸出buffer,這種情況下,速度主要由內(nèi)部的buffer來決定。

但另一方面,圖中的開關(guān)必須在寬電壓范圍(VREF至地)內(nèi)工作,這給設(shè)計(jì)和制造都帶來難題。在不同code切換時(shí),高低位的多個(gè)開關(guān)會(huì)經(jīng)歷同時(shí)導(dǎo)通或者關(guān)斷的狀態(tài),加上開關(guān)寄生電荷的影響,輸出會(huì)出現(xiàn)較大的glitch。

要特別注意的時(shí),基準(zhǔn)電壓VREF端的輸入阻抗會(huì)隨著代碼而大幅改變。因此使用這種DAC時(shí),基準(zhǔn)電壓輸入必須有較強(qiáng)的驅(qū)動(dòng)能力,有時(shí)需要增加buffer,如果芯片內(nèi)部沒有基準(zhǔn)電壓buffer的話。

2.3MDAC結(jié)構(gòu)

dca3d076-91c0-11ee-939d-92fbcf53809c.png

上圖即為MDAC(乘法DAC)。這種DAC其實(shí)是一種電流型的R-2RDAC。其與電壓型R-2RDAC的區(qū)別在于,VREF連到電阻串的末端,開關(guān)則直接連到輸出虛地點(diǎn)。每一級(jí)電阻支路均將前級(jí)流入的電流減半,所以最終輸出的總電流為

dcb29d7c-91c0-11ee-939d-92fbcf53809c.png

從傳遞特性上看,所有的DAC嚴(yán)格意義上說都是乘法DAC,但MDAC這種結(jié)構(gòu),基準(zhǔn)電壓由于不連接內(nèi)部開關(guān),所以可以在很寬的范圍內(nèi)變化,甚至是雙極性、交流電壓或者比電源高很多的電壓。所以“乘法”DAC特指有這種特性的DAC。MDAC通過內(nèi)部反饋電阻和外接運(yùn)放,可實(shí)現(xiàn)與Vref成比例的電壓輸出。由于電阻網(wǎng)絡(luò)的開關(guān)始終處于虛地低電位,因此對(duì)開關(guān)的設(shè)計(jì)要求較低。另外,切換開關(guān)時(shí)可以通過先導(dǎo)通再關(guān)斷的方式,將其引入的glitch降到最低。另外,與R2RDAC相反,MDAC輸出阻抗隨code而變化,這對(duì)外部運(yùn)放的環(huán)路穩(wěn)定性有一定的要求。

2.4不同結(jié)構(gòu)的DAC比較

dcbdd57a-91c0-11ee-939d-92fbcf53809c.pngdcc969bc-91c0-11ee-939d-92fbcf53809c.png

三、DAC芯片的原理和分類:

DAC芯片的原理是將數(shù)字信號(hào)轉(zhuǎn)換成電壓或電流等模擬信號(hào)。數(shù)字信號(hào)首先經(jīng)過處理器的處理,然后輸入到DAC芯片的數(shù)字輸入端口。DAC芯片內(nèi)的轉(zhuǎn)換器將數(shù)字信號(hào)轉(zhuǎn)換為模擬信號(hào),然后經(jīng)過放大器和輸出濾波器進(jìn)行放大和濾波,最終輸出為模擬信號(hào)。

DAC芯片的分類有很多方式根據(jù)DAC芯片的輸出類型,DAC芯片可以分為電壓型(VoltageDAC)和電流型(CurrentDAC)兩種類型。

根據(jù)數(shù)字輸入類型的不同,DAC芯片可以分為并行式和串行式兩種類型。

dcefb0ea-91c0-11ee-939d-92fbcf53809c.pngdcff9cee-91c0-11ee-939d-92fbcf53809c.png

(上面的2張圖片是并行)

dd0bbfc4-91c0-11ee-939d-92fbcf53809c.pngdd200182-91c0-11ee-939d-92fbcf53809c.png

(上面的2張圖片是串行)

四、關(guān)于DAC的性能有幾個(gè)重要的參數(shù):

1.分辨率:分辨率是指DAC芯片的數(shù)字輸入值和模擬輸出值之間的最小差異。

dd3940b6-91c0-11ee-939d-92fbcf53809c.jpg

2.采樣速率:采樣速率是指DAC芯片輸入的數(shù)字信號(hào)的采樣速率,通常以每秒采樣次數(shù)(samplespersecond,SPS)來表示。

dd5c0af6-91c0-11ee-939d-92fbcf53809c.png

(上方的圖是采樣率)

dd773fb0-91c0-11ee-939d-92fbcf53809c.png

(上方的圖是采樣率和分辨率)

3.電壓輸出范圍:DAC芯片的電壓輸出范圍通常是固定的,可以是單電源輸出或雙電源輸出。單電源輸出范圍通常是0V到Vref,雙電源輸出范圍通常是±Vref/2或±Vref。

DAC芯片的電壓輸出范圍和分辨率決定了轉(zhuǎn)換后的模擬信號(hào)的精度和范圍,而采樣速率則決定了DAC芯片的輸出速度和驅(qū)動(dòng)能力。開發(fā)者在選擇DAC芯片時(shí)需要綜合考慮各種參數(shù)和特性,并根據(jù)自己的應(yīng)用需求來選擇合適的DAC芯片。

五、PEAKDAC介紹

3PEAK推出了12~16bit,1~8通道的一系列精密DAC產(chǎn)品。內(nèi)部結(jié)構(gòu)則為上面所述R-string結(jié)構(gòu),內(nèi)置輸出buffer。具有最高16位的單調(diào)性(DNL<+-1LSB),12位的相對(duì)精度。采用工業(yè)級(jí)制造工藝和封裝,工作溫度達(dá)-40°~125°。適合在PLC/DCS、伺服控制、模擬量輸出、4~20mA變送等領(lǐng)域使用。3PEAKDAC產(chǎn)品經(jīng)過在工業(yè)級(jí)領(lǐng)域的數(shù)年量產(chǎn),性能和可靠性已經(jīng)得到充分證明,是代替?zhèn)鹘y(tǒng)PWM方式或者價(jià)格昂貴的DAC產(chǎn)品的高性價(jià)比選擇。 ? ?

5.1、3PEAKDAC功能框圖:

dda4f6a8-91c0-11ee-939d-92fbcf53809c.png

5.2、3PEAKDAC產(chǎn)品系列

ddb839b6-91c0-11ee-939d-92fbcf53809c.png

5.3、3PEAKDAC產(chǎn)品性能列表:

ddc4f1d8-91c0-11ee-939d-92fbcf53809c.png

六、DAC應(yīng)用實(shí)例

工業(yè)領(lǐng)域,4~20mA是最常見的模擬信號(hào)傳輸方式之一,可靠性高,抗干擾能力強(qiáng),傳輸距離遠(yuǎn)。在下面這個(gè)傳感器變送器的應(yīng)用實(shí)例中,采用分立的3PEAK的運(yùn)放和DAC芯片,來放大傳感器信號(hào),并轉(zhuǎn)化成4~20mA輸出。(綠色為3PEAK可提供的器件種類)

ddda88fe-91c0-11ee-939d-92fbcf53809c.png

簡(jiǎn)單計(jì)算可知:

ddf20ec0-91c0-11ee-939d-92fbcf53809c.png

由(1),(2),(3)可得環(huán)路輸出電流:

de033f38-91c0-11ee-939d-92fbcf53809c.png ? ?

如果用傳統(tǒng)低成本的PWM方式得到高分辨率的模擬輸出信號(hào),必然要求MCU的主頻很高,而且長(zhǎng)時(shí)間的濾波導(dǎo)致系統(tǒng)響應(yīng)速度慢。由于電源的紋波很大,有時(shí)需要采用VREF開關(guān)方波來代替電源方波的方式來提升精度,設(shè)計(jì)更加復(fù)雜,外圍器件成本高。使用合適的外置DAC,在成本增加很少的情況下,可獲得性能上的明顯提升,并顯著降低系統(tǒng)設(shè)計(jì)難度。有些MCU也會(huì)內(nèi)置DAC,但其DAC一般精度有限,且增加了MCU成本。使用外置DAC可以降低對(duì)MCU的功能要求,選擇更加靈活,而且可以達(dá)到更高的精度,免去在速度和精度上的困難折衷,方便更優(yōu)化的系統(tǒng)設(shè)計(jì)。

1.DAC在音頻處理器中可以將數(shù)字音頻信號(hào)轉(zhuǎn)換成模擬音頻信號(hào),以便輸出到揚(yáng)聲器、耳機(jī)等音頻設(shè)備中。

2.DAC在無(wú)線電通信中,DAC芯片可以將數(shù)字調(diào)制的信號(hào)轉(zhuǎn)換成模擬信號(hào),再經(jīng)放大后發(fā)送。

de1784c0-91c0-11ee-939d-92fbcf53809c.png

3.測(cè)試儀器領(lǐng)域也是DAC的重要應(yīng)用領(lǐng)域之一,包括信號(hào)發(fā)生器、數(shù)字示波器、頻譜分析儀等。在這些應(yīng)用中,DAC被用于生成測(cè)試信號(hào),可以實(shí)現(xiàn)高精度、高穩(wěn)定性的測(cè)試結(jié)果。

de3e208a-91c0-11ee-939d-92fbcf53809c.jpg

4.DAC也在醫(yī)療設(shè)備領(lǐng)域得到了廣泛的應(yīng)用,主要包括醫(yī)療圖像、心電圖、超聲波等方面。高質(zhì)量的DAC可以實(shí)現(xiàn)精確的信號(hào)轉(zhuǎn)換和處理,提供更準(zhǔn)確、可靠的診斷結(jié)果。

AIOT大數(shù)據(jù)

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • dac
    dac
    +關(guān)注

    關(guān)注

    43

    文章

    2294

    瀏覽量

    191055
  • 模擬信號(hào)
    +關(guān)注

    關(guān)注

    8

    文章

    1130

    瀏覽量

    52463
  • 數(shù)字信號(hào)
    +關(guān)注

    關(guān)注

    2

    文章

    970

    瀏覽量

    47550
  • 數(shù)模轉(zhuǎn)換器

    關(guān)注

    14

    文章

    1013

    瀏覽量

    83188
  • DAC芯片
    +關(guān)注

    關(guān)注

    1

    文章

    32

    瀏覽量

    14626

原文標(biāo)題:技術(shù)前沿:卡脖子的DAC芯片詳解

文章出處:【微信號(hào):AIOT大數(shù)據(jù),微信公眾號(hào):AIOT大數(shù)據(jù)】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    基本DAC架構(gòu):電阻串結(jié)構(gòu)

      很多工程師都將DAC看成一個(gè)具有數(shù)字輸入和模擬輸出的黑匣子,但往往在面對(duì)市場(chǎng)上種類繁多的DAC,了解DAC的基本架構(gòu)則更有利于實(shí)際的系統(tǒng)設(shè)計(jì)。
    發(fā)表于 05-06 11:31 ?2286次閱讀
    基本<b class='flag-5'>DAC</b>架構(gòu):電阻串<b class='flag-5'>結(jié)構(gòu)</b>

    立體聲DAC芯片與普通DAC芯片的使用區(qū)別是什么?

    立體聲DAC芯片與普通DAC芯片除了數(shù)據(jù)接口不太一樣外,在使用上還有什么區(qū)別嗎,如PCM5012A這種芯片能不能把它當(dāng)作普通雙通道
    發(fā)表于 10-23 07:49

    DAC的技術(shù)指標(biāo)是什么?主要應(yīng)用在哪些領(lǐng)域?

    DAC的技術(shù)指標(biāo)是什么?DAC的基本架構(gòu)是什么?DAC主要應(yīng)用在哪些領(lǐng)域?
    發(fā)表于 04-14 06:47

    如何通過I/O進(jìn)行DAC芯片的控制及使用

    DAC芯片與MCU通信的常見方式有:**SPI**、**IIC**和**通用I/O模擬時(shí)序**等方式控制。通俗地講,要正確控制DAC芯片,其實(shí)就是理清該
    發(fā)表于 11-03 08:23

    DAC轉(zhuǎn)換原理和技術(shù)指標(biāo)

    一、DAC 轉(zhuǎn)換原理和技術(shù)指標(biāo)(一)分辨率分辨率是指輸入數(shù)字量的最低有效位(LSB)發(fā)生變化時(shí),所對(duì)應(yīng)的輸出模擬量 (電 壓或電流)的變化量。它反映了輸出模擬量的最小變化值。(二)線性度線性度(也稱
    發(fā)表于 01-05 06:36

    MCU的DAC輸出經(jīng)過DAC0832

    MCU的DAC輸出經(jīng)過DAC0832直接用MCU生成DAC豈不是更好?用DAC芯片DAC0832
    發(fā)表于 01-19 11:48

    dac33音頻芯片

    dac33音頻芯片
    發(fā)表于 12-28 11:25 ?82次下載

    DAC908芯片資料

    The DAC908 is a high-speed, Digital-to-Analog Converter (DAC)offering an 8-bit resolution option
    發(fā)表于 08-16 16:20 ?85次下載

    DAC0832芯片內(nèi)部結(jié)構(gòu)框圖

    DAC0832芯片內(nèi)部結(jié)構(gòu)框圖 圖4.12 
    發(fā)表于 01-14 12:51 ?7147次閱讀
    <b class='flag-5'>DAC</b>0832<b class='flag-5'>芯片</b>內(nèi)部<b class='flag-5'>結(jié)構(gòu)</b>框圖

    DAC1210結(jié)構(gòu)框圖及引腳說明

    DAC1210結(jié)構(gòu)框圖及引腳說明:圖4.14  DAC1210原理框圖
    發(fā)表于 01-14 12:58 ?1.6w次閱讀
    <b class='flag-5'>DAC</b>1210<b class='flag-5'>結(jié)構(gòu)</b>框圖及引腳說明

    高速/高精度視頻DAC芯片 CS7123

    CS7123芯片是深圳市芯??萍加邢薰咀灾髟O(shè)計(jì)的高速/高精度視頻DAC芯片,其內(nèi)部包括三路10位電流導(dǎo)引(Current Steering)結(jié)構(gòu)
    發(fā)表于 12-30 10:37 ?4255次閱讀
    高速/高精度視頻<b class='flag-5'>DAC</b><b class='flag-5'>芯片</b> CS7123

    DAC的架構(gòu)、技術(shù)指標(biāo)和應(yīng)用分析

    DAC的一個(gè)基本構(gòu)建模塊是一個(gè)簡(jiǎn)單的開關(guān)。圖3所示為最簡(jiǎn)單的電壓輸出DAC架構(gòu),包括一個(gè)Kelvin分壓器,溫度計(jì)式DAC,全譯碼器。這種DAC也可稱為電阻串(string)
    發(fā)表于 08-19 15:52 ?7426次閱讀
    <b class='flag-5'>DAC</b>的架構(gòu)、技術(shù)<b class='flag-5'>指標(biāo)</b>和應(yīng)用分析

    MCU簡(jiǎn)單控制DAC芯片應(yīng)用(以DAC8550為例)

    DAC芯片與MCU通信的常見方式有:**SPI**、**IIC**和**通用I/O模擬時(shí)序**等方式控制。通俗地講,要正確控制DAC芯片,其實(shí)就是理清該
    發(fā)表于 10-28 17:06 ?37次下載
    MCU簡(jiǎn)單控制<b class='flag-5'>DAC</b><b class='flag-5'>芯片</b>應(yīng)用(以<b class='flag-5'>DAC</b>8550為例)

    dac芯片的認(rèn)知和調(diào)試經(jīng)驗(yàn)是什么

    Mixing mode是一些高速DAC中使用的專有采樣模式。在傳統(tǒng)的DAC中,使用雙開關(guān)在每個(gè)DAC時(shí)鐘周期對(duì)數(shù)據(jù)進(jìn)行采樣。在這種開關(guān)結(jié)構(gòu)下,每個(gè)D
    發(fā)表于 08-01 10:53 ?1479次閱讀
    <b class='flag-5'>dac</b><b class='flag-5'>芯片</b>的認(rèn)知和調(diào)試經(jīng)驗(yàn)是什么

    DAC63204.DAC53204.DAC43204數(shù)模轉(zhuǎn)換器(DAC)數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《DAC63204.DAC53204.DAC43204數(shù)模轉(zhuǎn)換器(DAC)數(shù)據(jù)表.pdf》資料免費(fèi)下載
    發(fā)表于 07-15 10:06 ?0次下載
    <b class='flag-5'>DAC63204.DAC53204.DAC</b>43204數(shù)模轉(zhuǎn)換器(<b class='flag-5'>DAC</b>)數(shù)據(jù)表