0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCB 高速電路板 Layout 設(shè)計指南

jf_pJlTbmA9 ? 來源:Cadence楷登PCB及封裝資源中 ? 作者:Cadence楷登PCB及封裝 ? 2023-11-30 10:07 ? 次閱讀

本文要點

為高速 PCB layout 做好準(zhǔn)備

高速設(shè)計中的器件擺放和 PDN 開發(fā)

實用 PCB 高速布線建議

為了滿足當(dāng)今電子產(chǎn)品的需求,數(shù)字電路的速度變得越來越快。高速設(shè)計曾經(jīng)是一個冷門的電子產(chǎn)品領(lǐng)域,但如今,大多數(shù)產(chǎn)品至少會有一部分需要 “高速設(shè)計”。這些設(shè)計要求 PCB 設(shè)計師按照高速規(guī)則和要求布置電路板;而對部分設(shè)計師來說,這是一個全新的領(lǐng)域。為此,本文總結(jié)了一些最常見的高速 PCB 設(shè)計準(zhǔn)則,希望對您的高速 layout 設(shè)計有所助益。

高速設(shè)計的設(shè)置

在開始 layout 設(shè)計之前,有很多設(shè)計和數(shù)據(jù)庫的細(xì)節(jié)需要事先處理妥當(dāng)。

原理圖

雖然在開始設(shè)計高速 PCB layout 之前有很多內(nèi)容需要設(shè)置,但大多數(shù)人都沒有過多地考慮原理圖。設(shè)計師應(yīng)該驗證元件、仿真電路,并完成設(shè)計。但原理圖本身是否已經(jīng)為 layout 準(zhǔn)備妥當(dāng)?如果設(shè)計師不能輕松地理解電路的意圖,雜亂無序的原理圖會讓 PCB layout 難上加難。例如,高速信號路徑需要按順序擺放,以便設(shè)計者能夠在 layout 中模擬器件的位置。標(biāo)記出希望 layout 團(tuán)隊清楚了解的設(shè)計區(qū)域也很有幫助。其中包括:

關(guān)鍵的擺放位置,以及某些元件可能需要放在電路板的哪一面。

關(guān)鍵器件周圍的禁止布線區(qū)域。

高速布線信息,包括布線拓?fù)浣Y(jié)構(gòu)、測量長度和匹配長度。

差分對和受控阻抗信息。

wKgZomVdh86AFB1RABuoJ4M1nrU251.png

高速電路板的密集布線

PCB 庫

用于高速設(shè)計的器件 footprint 必須像 PCB layout 一樣進(jìn)行檢查和驗證,同時也會涉及一些額外的資料庫方面的工作。例如,為了在高頻或射頻設(shè)計中保證信號完整性,可能需要修改使用的 footprint 以減少焊盤尺寸。此外,一些 footprint 可能要縮減到最小尺寸,以適應(yīng)高密度設(shè)計的要求。不過,器件的 footprint 應(yīng)該盡可能地遵循行業(yè)和制造商的規(guī)范,以符合可制造性設(shè)計 (DFM) 的要求。許多設(shè)計工具,如 Cadence Allegro PCB Editor,可以提供在線庫瀏覽功能,用于拉取指定供應(yīng)商的 footprint 模型。

材料和器件

在開始 layout 設(shè)計之前,必須選擇用于制造高速電路板的材料。惡劣的工作環(huán)境可能需要更堅固的電路板結(jié)構(gòu),需要使用材料的物理特性來計算受控阻抗布線:

與制造商溝通,確定電路板是否需要高速材料。

強(qiáng)化環(huán)氧樹脂或 PTFE 材料可能是高速和高頻應(yīng)用的更好選擇。

FR-4 的介電常數(shù)可能無法保持所需要的阻抗值,或者導(dǎo)致設(shè)計出現(xiàn)超出可接受范圍的信號損失。

PCB 器件也需要由制造商進(jìn)行審查和確認(rèn)。鑒于當(dāng)下的供應(yīng)鏈問題,需要確保在開始設(shè)計之前有可用的元件。

板層堆疊

高速設(shè)計需要特定的板層堆疊,以便實現(xiàn) EMI 屏蔽和信號完整性。首先要考慮在內(nèi)部層納入一個完整、連續(xù)的接地平面。許多電路板在整個電路板堆疊上還設(shè)置了多個接地平面層,用于微帶線或帶狀線配置中的多層傳輸線布線。板層堆疊需要在 PCB CAD 數(shù)據(jù)庫中建立,也可從外部來源導(dǎo)入。在這方面,如果 PCB 設(shè)計系統(tǒng)能夠與供應(yīng)商直接溝通來交換堆疊信息,則會十分有幫助,如下面的視頻所示:

wKgaomVdh9CAOihtAAHxGxQRP_s632.jpg設(shè)計規(guī)則

PCB 設(shè)計系統(tǒng)通常有一套非常全面的設(shè)計規(guī)則和約束條件,可以針對設(shè)計進(jìn)行設(shè)置。標(biāo)準(zhǔn)的電路板設(shè)計使用器件和網(wǎng)絡(luò)類來指定間距規(guī)則、走線寬度、過孔和其他約束。對于高速設(shè)計,應(yīng)該設(shè)置一套全新的規(guī)則,包括:

差分對

信號路徑

布線拓?fù)浣Y(jié)構(gòu)

測量和匹配的走線長度

走線調(diào)整參數(shù)

可以為每個設(shè)計設(shè)置這些規(guī)則;或者在許多情況下,從另一個 layout 中導(dǎo)入,以減輕設(shè)計師的工作量。

系統(tǒng)參數(shù)

設(shè)置的最后一項是參數(shù)。參數(shù)非常重要,包括顯示參數(shù),如顏色和填充模式、網(wǎng)格、布線偏好和其他一系列參數(shù)。通過管理這些參數(shù),設(shè)計師可以提高使用工具時的效率。

wKgZomVdh9GAWge1AAb07lR51Pk216.png

PCB CAD 系統(tǒng)用于設(shè)計顏色的參數(shù)設(shè)置菜單

現(xiàn)在我們已經(jīng)完成了高速設(shè)計的設(shè)置,可以開始布置電路板。

高速器件擺放的 PCB 設(shè)計指南

高速設(shè)計的器件擺放依然需要與標(biāo)準(zhǔn)設(shè)計擺放遵循相同的規(guī)則。為了平衡起見,元件應(yīng)均勻地分布在電路板周圍,而且需要遵循制造和測試設(shè)計規(guī)則(DFM 和 DFT)。其中包括器件與其他元件、電路板特征和電路板邊緣的間距。高溫運行的器件應(yīng)集中在一起,以盡可能多地利用電路板上的區(qū)域來散熱,并且必須注意不能阻礙空氣在電路板上的流動。連接器和其他人機(jī)接口元件應(yīng)擺放在技術(shù)人員容易接觸到的地方,不同的電源應(yīng)相互分散放置。

高速設(shè)計的不同之處在于,它需要在整個設(shè)計中實現(xiàn)最佳的信號完整性。信號完整性的主要部分取決于接地平面上有清晰的信號返回路徑,以及確保數(shù)字和模擬電路彼此分離。因此,除了要支持所需的走線布線外,器件擺放還必須確保清晰的信號返回路徑和電路隔離。為了完成這種復(fù)雜的器件擺放,通常最好是在電路板上布置實際元件之前進(jìn)行布圖規(guī)劃。布圖規(guī)劃有助于劃分電路的功能分區(qū),同時不需要不斷地移動元件。

隨著分區(qū)一一確定,就該開始擺放器件了:

高速器件擺放準(zhǔn)則

在參考平面上為清晰的信號返回路徑留出空間。

為密集的數(shù)據(jù)和存儲器總線布線留出布線通道的間距。

避免將元件擺放在模擬和數(shù)字電路彼此交錯的區(qū)域。

元件擺放的位置要確保高速信號路徑較短。

信號路徑可以包括路徑內(nèi)的多個器件,要根據(jù)原理圖中的布局來擺放。

模擬元件應(yīng)盡可能地擺放在一起,以減少它們的走線長度。

wKgaomVdh9OAAETVAAluBr6hD9Y451.png

模擬和電源器件的擺放

前文提到,在制定器件擺放計劃的同時,應(yīng)一同規(guī)劃電源分配網(wǎng)絡(luò) (PDN)。接下來,我們來了解一些 PDN 的設(shè)計建議。

電源分配網(wǎng)絡(luò) (PDN) 設(shè)計

在高速電路板中,精心設(shè)計 PDN 對電路板的最終電氣性能至關(guān)重要。如果沒有清晰的信號返回路徑,電路板可能會產(chǎn)生大量的噪聲,導(dǎo)致產(chǎn)生錯誤的信號,干擾電路的正常運行。還可能導(dǎo)致其他信號完整性問題,如 EMI 和接地反彈。在參考平面上找不到清晰返回路徑的返回信號,最終可能會耦合到任何它們可以找到的返回路徑上,其中也包括其他走線。這種無意的耦合將產(chǎn)生共模電流,共模電流可能會產(chǎn)生電磁輻射,并帶來額外的噪聲。

為了避免這些問題,以下是一些 PDN 設(shè)計建議:

使用一個連續(xù)的接地平面,不要分割接地平面

使用器件擺放分區(qū)來分離數(shù)字和模擬電路,而不是分割接地平面。

在對高速傳輸線進(jìn)行布線時,確保它們在相鄰的接地平面上有一條清晰的信號返回路徑。在較高的速度和頻率下,會自然而然地在走線周圍形成返回路徑,因此很容易規(guī)劃。

謹(jǐn)慎對待可能阻擋接地平面的電路板特征

在一個集中的區(qū)域內(nèi)有太多的過孔、電路板切口或其他障礙物,會破壞參考平面上的清晰返回路徑。

避免在鄰近接地平面有空隙的位置布設(shè)高速傳輸線。

具有多個電源連接的大引腳數(shù)高密度器件

處理器、存儲器和其他大引腳數(shù)的高密度器件使用許多電源引腳來滿足其巨大的電源需求。

在這些連接中,每一個連接都需要一個盡可能靠近電源引腳的旁路電容,以獲得最佳的電源濾波效果。

高速布線示例,可以看到走線經(jīng)過了調(diào)整

一旦電路板的網(wǎng)絡(luò)連接和 PDN 實現(xiàn)了最佳配置,就可以開始布線了。

高速走線布線技巧

當(dāng)電路板上的器件布置妥當(dāng)時,設(shè)計將有一個基本的模板,表明走線應(yīng)該如何布置。不過需要注意,我們很可能仍然要移動元件,以完善和調(diào)整布線——就像在任何 PCB 設(shè)計中一樣。

高速布線指南

確保充分遵循線長、匹配長度、寬度、間距、層、受阻抗控制的布線參數(shù)、差分對、走線調(diào)整和過孔分配的設(shè)計規(guī)則和約束條件。

根據(jù)獨特的布線需求,設(shè)置任何必要的區(qū)域規(guī)則,并留出禁止布線區(qū)域。

除了特定的布線拓?fù)浣Y(jié)構(gòu)和測量長度外,盡量讓布線盡可能短且直接。

不要在接地平面的空隙或斷開處布線。這可能會破壞信號的清晰返回路徑,并有可能造成前面討論的信號完整性問題。

當(dāng)對高速信號進(jìn)行布線時,要確保它們在相鄰的接地平面上有一個清晰的信號返回路徑。

對于敏感的信號(如時鐘線和差分對),確保它們與其他布線之間留有額外的間隙,通常是標(biāo)準(zhǔn)走線寬度的三倍。

確保將高速傳輸線布設(shè)到它們被分配的層上,以保證它們在相鄰參考平面上的返回路徑。

避免通過高速傳輸線改變層的屬性,但如果非要這樣做,要盡量使它們與同一接地平面相鄰,以獲得信號返回路徑。如果層的過渡段比層對更遠(yuǎn),就在信號過孔旁邊使用一個接地過孔作為返回路徑的過渡。

謹(jǐn)慎對待相互平行的高速傳輸線,因為它們可能產(chǎn)生串?dāng)_。

注意層與層之間垂直方向的串?dāng)_,其間距可能比同一層上并排的兩條走線要小。

在模擬布線中使用更寬的走線。

選擇較寬的網(wǎng)格來放置過孔,為最大數(shù)量的布線通道規(guī)劃過孔逃逸。

盡量減少過孔的使用以減少電感,或者使用盲孔、埋孔或微孔。

注意不要在分散過孔密集的區(qū)域阻斷接地平面上的返回路徑。

本文列出的高速 PCB 的設(shè)計準(zhǔn)則遠(yuǎn)非詳盡無遺,但已足夠幫助我們開始著手高速 PCB 設(shè)計。另外,記得要充分使用 CAD 工具的功能。除了上文已經(jīng)談到的設(shè)計規(guī)則和約束條件外,Cadence PCB 設(shè)計工具還有許多其他高效功能助力高速設(shè)計,如:

動態(tài)背鉆:背鉆信息跟隨設(shè)計,實時更新。設(shè)計調(diào)整后,無需手動更新背鉆信息。

微孔檢查:設(shè)定激光孔相關(guān)的設(shè)計規(guī)則,確保HDI設(shè)計高質(zhì)量交付。

參數(shù)化高速結(jié)構(gòu):

無需繁瑣選擇高速結(jié)構(gòu)要素,輸入?yún)?shù)即可生成所需高速結(jié)構(gòu);

在設(shè)計中,像使用過孔一樣使用高速結(jié)構(gòu)(替換、在Constraint Manager中設(shè)定)。

3D Canvas:讓設(shè)計者看到PCB實體,眼前展示的是組裝完成的PCB。

DFM/DFA設(shè)計:不同區(qū)域設(shè)置不同的DFM/DFA規(guī)則。

Allegro Constraint Compiler:將設(shè)計指南轉(zhuǎn)換為設(shè)計規(guī)則,實現(xiàn)規(guī)則同源,幫助設(shè)計者快速準(zhǔn)確復(fù)用規(guī)則。

來源:Cadence楷登PCB及封裝資源中心

審核編輯 黃宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4319

    文章

    23099

    瀏覽量

    397889
  • Layout
    +關(guān)注

    關(guān)注

    14

    文章

    404

    瀏覽量

    61773
  • 高速設(shè)計
    +關(guān)注

    關(guān)注

    0

    文章

    23

    瀏覽量

    11424
  • 高速電路板
    +關(guān)注

    關(guān)注

    0

    文章

    15

    瀏覽量

    8196
收藏 人收藏

    評論

    相關(guān)推薦

    華為電路板電磁兼容設(shè)計指南

    華為pcb的emc設(shè)計指南:本書對PCB的EMC設(shè)計現(xiàn)有成果加以總結(jié),推廣,同時對一些未知的領(lǐng)域進(jìn)行積極的探索。結(jié)合PCB設(shè)計過程中的經(jīng)驗教訓(xùn)以及產(chǎn)品的EMC測試數(shù)據(jù)。 華為
    發(fā)表于 02-24 09:37

    高速電路板設(shè)計指南(中文版)

    高速電路板設(shè)計指南(中文版)
    發(fā)表于 10-14 08:16

    高速電路板設(shè)計指南(中文版)

    高速電路板設(shè)計指南:. 電源分配 31.1 電源分配網(wǎng)絡(luò)作為動力源 31.1.1 阻抗的作用 31.1.2 電源總線法vs 電源位面法 41.1.3 線路噪聲過濾 51.1.4 旁路電容的放置 81.2 電源
    發(fā)表于 11-22 19:49 ?0次下載

    Allegro PCB Layout高速電路板設(shè)計

    電路板設(shè)計介紹1.1 現(xiàn)有的設(shè)計趨勢
    發(fā)表于 11-01 16:47 ?0次下載

    列車用高速數(shù)字pcb電路板抗干擾設(shè)計

    列車用高速數(shù)字pcb電路板抗干擾設(shè)計,下來看看。
    發(fā)表于 03-29 15:24 ?20次下載

    電路板焊接指南ppt

    電路板 開發(fā) 焊接指南?。?! 電路板 開發(fā) 焊接指南?。?!
    發(fā)表于 06-24 15:51 ?0次下載

    高速PCB電路板的信號完整性設(shè)計

    描述了高速PCB電路板信號完整性設(shè)計方法。 介紹了信號完整性基本理論, 重點討論了如何采用高速PCB設(shè)計方法保證
    發(fā)表于 11-08 16:55 ?0次下載

    高速PCB設(shè)計使用多層電路板的原因是什么?

    高速PCB設(shè)計中推薦使用多層電路板。
    的頭像 發(fā)表于 07-30 16:43 ?9402次閱讀

    電路板制造標(biāo)準(zhǔn)和高速信號布線的約束定義和管理

    用于管理電路板制造標(biāo)準(zhǔn)和高速信號布線,以免 Layout 設(shè)計中發(fā)生干擾和/或串?dāng)_的規(guī)則對于最終電路板裝配的成敗至關(guān)重要。約束管理針對原理圖輸入和
    的頭像 發(fā)表于 05-17 06:30 ?2571次閱讀
    <b class='flag-5'>電路板</b>制造標(biāo)準(zhǔn)和<b class='flag-5'>高速</b>信號布線的約束定義和管理

    高速PCB設(shè)計指南

    供幫助。 什么是高速 PCB 設(shè)計? 高速 PCB 設(shè)計是用于高速電路的工程
    的頭像 發(fā)表于 10-23 19:42 ?3848次閱讀

    PCB高速電路板Layout設(shè)計指南

    為了滿足當(dāng)今電子產(chǎn)品的需求,數(shù)字電路的速度變得越來越快。高速設(shè)計曾經(jīng)是一個冷門的電子產(chǎn)品領(lǐng)域,但如今,大多數(shù)產(chǎn)品至少會有一部分需要 “高速設(shè)計”。
    的頭像 發(fā)表于 11-10 11:37 ?2522次閱讀

    技術(shù)資訊 I PCB 高速電路板 Layout 設(shè)計指南

    ,大多數(shù)產(chǎn)品至少會有一部分需要“高速設(shè)計”。這些設(shè)計要求PCB設(shè)計師按照高速規(guī)則和要求布置電路板;而對部分設(shè)計師來說,這是一個全新的領(lǐng)域。為此,本文總結(jié)了一些最常見的
    的頭像 發(fā)表于 11-17 17:49 ?1037次閱讀
    技術(shù)資訊 I <b class='flag-5'>PCB</b> <b class='flag-5'>高速</b><b class='flag-5'>電路板</b> <b class='flag-5'>Layout</b> 設(shè)計<b class='flag-5'>指南</b>

    高速電路板指南-Altera.zip

    高速電路板指南-Altera
    發(fā)表于 12-30 09:22 ?26次下載

    印刷電路板(PCB)設(shè)計指南

    電子發(fā)燒友網(wǎng)站提供《印刷電路板(PCB)設(shè)計指南.pdf》資料免費下載
    發(fā)表于 02-01 15:10 ?24次下載

    高速PCB設(shè)計指南

    如今,可以認(rèn)為大多數(shù)PCB存在某種類型的信號完整性問題的風(fēng)險,這種問題通常與高速數(shù)字設(shè)計相關(guān)。高速PCB設(shè)計和布局專注于創(chuàng)建不易受信號完整性、電源完整性和EMI/EMC問題影響的
    的頭像 發(fā)表于 10-18 14:06 ?786次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>PCB</b>設(shè)計<b class='flag-5'>指南</b>