0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Chiplet理念下的芯片設(shè)計(jì)新思路

奇普樂芯片技術(shù) ? 來源:奇普樂芯片技術(shù) ? 2023-11-03 17:32 ? 次閱讀

世界不是平的,半導(dǎo)體行業(yè)亦是如此。

2023 年,生成式AI如同當(dāng)紅炸子雞,吸引著全球的目光。

當(dāng)前,圍繞這一領(lǐng)域的競爭愈發(fā)白熱化,全球陷入百模大戰(zhàn),并朝著千模大戰(zhàn)奮進(jìn)。

大模型應(yīng)用需要處理大規(guī)模的數(shù)據(jù),以O(shè)penAI的ChatGPT從第一代大約50億個(gè)參數(shù),發(fā)展到GPT4.0大約將超過 1T 的參數(shù),對算力的高需求不必多說。

在這場潮流中,AI芯片成為支撐引擎,為大模型應(yīng)用提供強(qiáng)有力的支持。

人工智能領(lǐng)域,大模型應(yīng)用的興起,讓芯片的發(fā)展來到了一個(gè)新高度。蓬勃發(fā)展的大模型應(yīng)用所帶來的特殊性需求,正推動(dòng)芯片設(shè)計(jì)行業(yè)邁向新紀(jì)元。眾多頂級的半導(dǎo)體廠商紛紛為大模型應(yīng)用而專門構(gòu)建AI芯片,其高算力、高帶寬、動(dòng)輒千億的晶體管數(shù)量成為大芯片的標(biāo)配。

逐漸的,先進(jìn)封裝技術(shù)如 CoWoS 成為 GPU 的主流選擇,先進(jìn)封裝技術(shù)與 HBM(HBM 作為一種高性能內(nèi)存解決方案被各大芯片廠商廣泛的應(yīng)用)是一對無法忽視的組合,通過多芯片堆疊提高了芯片之間的通信速度和能效,為大模型應(yīng)用提供強(qiáng)有力的支持。

當(dāng)然,芯片設(shè)計(jì)行業(yè)的挑戰(zhàn)并不僅限于大模型應(yīng)用的迅速發(fā)展:

智能手機(jī)物聯(lián)網(wǎng)設(shè)備、自動(dòng)駕駛汽車等應(yīng)用市場的發(fā)展,各個(gè)領(lǐng)域?qū)π酒囊笤絹碓礁?,因此,半?dǎo)體設(shè)計(jì)和制造商必須利用更精密和復(fù)雜的設(shè)計(jì)方法來滿足這些新的需求。

正如在消費(fèi)電子領(lǐng)域,許多移動(dòng)和手持設(shè)備對低功耗的要求十分迫切。為了實(shí)現(xiàn)低功耗設(shè)計(jì)目標(biāo),芯片設(shè)計(jì)商不得不采用先進(jìn)的低功耗技術(shù),包括電源關(guān)斷技術(shù)(PSO)、多供電電壓(MSV)以及動(dòng)態(tài)電壓頻率縮放(DVFS)等技術(shù)。

隨著晶體管數(shù)量的急劇攀升與設(shè)計(jì)師面臨的驗(yàn)證場景越加豐富;特別是Chiplet技術(shù)的火熱也讓芯片設(shè)計(jì)復(fù)雜度,邁向新高峰。

Chiplet技術(shù)被認(rèn)為是后摩爾時(shí)代繼續(xù)提高算力密度的重要技術(shù)之一,也獲得了大模型AI芯片的青睞。

37a9fb2e-7a2b-11ee-939d-92fbcf53809c.png

圖片來自:Google

Chiplet技術(shù)將芯片分割成更小的模塊,使得芯片可以采用異構(gòu)設(shè)計(jì),即不同的模塊可以由不同制造商提供,這為芯片設(shè)計(jì)帶來更大的靈活性和創(chuàng)新空間(更有甚者認(rèn)為:Chiplet 技術(shù)正在改變半導(dǎo)體行業(yè),其應(yīng)用前景潛力無限)。

根據(jù)研究機(jī)構(gòu) Omdia 報(bào)告,2024 年采用Chiplet 的處理器芯片的全球市場規(guī)模將達(dá) 58 億美元,到 2035 年將達(dá)到 570 億美元。

但也由于Chiplet的發(fā)展剛起步不久,其還面臨著非常多的挑戰(zhàn),就以其堆疊的設(shè)計(jì)問題而言:電路設(shè)計(jì)和協(xié)議標(biāo)準(zhǔn)可謂之相輔相成。

37b7148a-7a2b-11ee-939d-92fbcf53809c.png

2.5D封裝SerDes方法,圖片來自:NASA

Chiplet之間的通信雖然可以依靠傳統(tǒng)的高速Serdes電路來解決,甚至能完整復(fù)用PCIe這類成熟協(xié)議;但這些協(xié)議主要用于解決芯片間甚至板卡間的通信,在Chiplet之間通信用會(huì)造成面積和功耗的浪費(fèi)。

其次,通信協(xié)議是決定Chiplet能否“復(fù)用”的前提條件。如:Intel公司推出了AIB協(xié)議、TSMC和Arm合作推出LIPINCON協(xié)議,但在目前Chiplet仍是頭部半導(dǎo)體公司才會(huì)采用的技術(shù),這些廠商缺乏與別的Chiplet互聯(lián)互通的動(dòng)力。(如:UCIe聯(lián)盟的誕生,或許可以實(shí)現(xiàn)了通信協(xié)議的統(tǒng)一,IP公司就有可能實(shí)現(xiàn)從“賣IP”到“賣Chiplet”的轉(zhuǎn)型)。

需要特別注意的是:Chiplet理念下的芯片設(shè)計(jì)新思路也是設(shè)計(jì)方法學(xué)在芯片設(shè)計(jì)上體現(xiàn)的一種。

要讓基于Chiplet的設(shè)計(jì)方法從“可用”變?yōu)椤昂糜谩?,或許仍需一個(gè)相對成熟且完整的設(shè)計(jì)流程,以及研制配套的設(shè)計(jì)輔助工具。

結(jié)合以上種種,我們不難發(fā)現(xiàn):無論是哪種技術(shù),變革都來自于客戶的需求。

就如對多芯片堆疊技術(shù)的需求與日俱增,催生出Chiplet理念下的芯片設(shè)計(jì)新思路,打開了新的性能和能效維度。

而要滿足這些需求,并沒有一招鮮吃遍天的方法,需要我們走出平面思維的局限,在全新的維度中探索。






審核編輯:劉清

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 芯片設(shè)計(jì)
    +關(guān)注

    關(guān)注

    15

    文章

    1024

    瀏覽量

    54946
  • AI芯片
    +關(guān)注

    關(guān)注

    17

    文章

    1899

    瀏覽量

    35134
  • OpenAI
    +關(guān)注

    關(guān)注

    9

    文章

    1106

    瀏覽量

    6603
  • chiplet
    +關(guān)注

    關(guān)注

    6

    文章

    434

    瀏覽量

    12609
  • ChatGPT
    +關(guān)注

    關(guān)注

    29

    文章

    1566

    瀏覽量

    7868

原文標(biāo)題:平面芯片思維的結(jié)束,Chiplet理念下的芯片設(shè)計(jì)新思路

文章出處:【微信號:奇普樂芯片技術(shù),微信公眾號:奇普樂芯片技術(shù)】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    解鎖Chiplet潛力:封裝技術(shù)是關(guān)鍵

    的關(guān)鍵鑰匙。 Chiplet: 超大規(guī)模芯片突破的關(guān)鍵策略 面對全球范圍內(nèi)計(jì)算需求的爆炸性增長,高性能芯片市場正以前所未有的速度持續(xù)擴(kuò)張。在這一背景,
    的頭像 發(fā)表于 01-05 10:18 ?341次閱讀
    解鎖<b class='flag-5'>Chiplet</b>潛力:封裝技術(shù)是關(guān)鍵

    Chiplet技術(shù)革命:解鎖半導(dǎo)體行業(yè)的未來之門

    隨著半導(dǎo)體技術(shù)的飛速發(fā)展,芯片設(shè)計(jì)和制造面臨著越來越大的挑戰(zhàn)。傳統(tǒng)的單芯片系統(tǒng)(SoC)設(shè)計(jì)模式在追求高度集成化的同時(shí),也面臨著設(shè)計(jì)復(fù)雜性、制造成本、良率等方面的瓶頸。而Chiplet技術(shù)的出現(xiàn),為這些問題提供了新的解決方案。本
    的頭像 發(fā)表于 12-26 13:58 ?339次閱讀
    <b class='flag-5'>Chiplet</b>技術(shù)革命:解鎖半導(dǎo)體行業(yè)的未來之門

    Chiplet在先進(jìn)封裝中的重要性

    Chiplet標(biāo)志著半導(dǎo)體創(chuàng)新的新時(shí)代,封裝是這個(gè)設(shè)計(jì)事業(yè)的內(nèi)在組成部分。然而,雖然Chiplet和封裝技術(shù)攜手合作,重新定義了芯片集成的可能性,但這種技術(shù)合作并不是那么簡單和直接。 在芯片
    的頭像 發(fā)表于 12-10 11:04 ?326次閱讀
    <b class='flag-5'>Chiplet</b>在先進(jìn)封裝中的重要性

    Cadence推出基于Arm的系統(tǒng)Chiplet

    近日,Cadence宣布其首款基于 Arm 的系統(tǒng)級小芯片Chiplet)開發(fā)成功并流片,這是一項(xiàng)突破性成就。這項(xiàng)創(chuàng)新標(biāo)志著芯片技術(shù)的關(guān)鍵進(jìn)步,展現(xiàn)了 Cadence 致力于通過其芯片
    的頭像 發(fā)表于 11-28 15:35 ?283次閱讀
    Cadence推出基于Arm的系統(tǒng)<b class='flag-5'>Chiplet</b>

    Chiplet技術(shù)有哪些優(yōu)勢

    Chiplet技術(shù),就像用樂高積木拼搭玩具一樣,將芯片的不同功能模塊,例如CPU、GPU、內(nèi)存等,分別制造成獨(dú)立的小芯片。
    的頭像 發(fā)表于 11-27 15:53 ?428次閱讀

    最新Chiplet互聯(lián)案例解析 UCIe 2.0最新標(biāo)準(zhǔn)解讀

    單個(gè)芯片性能提升的有效途徑?? ? 隨著半導(dǎo)體制程不斷逼近物理極限,越來越多的芯片廠商為了提升芯片性能和效率開始使用Chiplet技術(shù),將多個(gè)滿足特定功能的芯粒單元通過Die-to-D
    的頭像 發(fā)表于 11-05 11:39 ?1099次閱讀
    最新<b class='flag-5'>Chiplet</b>互聯(lián)案例解析 UCIe 2.0最新標(biāo)準(zhǔn)解讀

    IMEC組建汽車Chiplet聯(lián)盟

    應(yīng)對現(xiàn)代汽車對高性能計(jì)算和高安全性日益增長的需求。 Chiplet是一種可以像積木一樣組合起來,形成復(fù)雜計(jì)算系統(tǒng)的模塊化芯片,
    的頭像 發(fā)表于 10-15 13:36 ?295次閱讀
    IMEC組建汽車<b class='flag-5'>Chiplet</b>聯(lián)盟

    2031年全球Chiplet市場預(yù)測

    來源:深芯盟產(chǎn)業(yè)研究部 據(jù)最新報(bào)告顯示,全球Chiplet市場將顯著增長,預(yù)計(jì)到2031年達(dá)到約6333.8億美元,2023年至2031年的復(fù)合年增長率達(dá)71.3%。 InsightAce分析公司
    的頭像 發(fā)表于 09-12 19:09 ?314次閱讀
    2031年全球<b class='flag-5'>Chiplet</b>市場預(yù)測

    國產(chǎn)半導(dǎo)體新希望:Chiplet技術(shù)助力“彎道超車”!

    在半導(dǎo)體行業(yè),技術(shù)的每一次革新都意味著競爭格局的重新洗牌。隨著摩爾定律逐漸逼近物理極限,傳統(tǒng)芯片制造工藝面臨著前所未有的挑戰(zhàn)。在這一背景,Chiplet(小芯片或芯粒)技術(shù)應(yīng)運(yùn)而生,
    的頭像 發(fā)表于 08-28 10:59 ?860次閱讀
    國產(chǎn)半導(dǎo)體新希望:<b class='flag-5'>Chiplet</b>技術(shù)助力“彎道超車”!

    創(chuàng)新型Chiplet異構(gòu)集成模式,為不同場景提供低成本、高靈活解決方案

    顆是原生支持Transformer全系算子的AI Chiplet“大熊星座”。 ? Chiplet 集成模式提供低成本、高靈活解決方案 ? 隨著摩爾定律逐步放緩以及先進(jìn)封裝等技術(shù)的發(fā)展,高性能計(jì)算芯片的迭代無需再僅僅圍繞摩爾定律
    的頭像 發(fā)表于 08-19 00:02 ?3393次閱讀

    西門子EDA創(chuàng)新解決方案確保Chiplet設(shè)計(jì)的成功應(yīng)用

    這些要求,因此,多芯片集成(如Chiplet設(shè)計(jì))成為了一種新的趨勢。 ? Chiplet設(shè)計(jì) 帶來的挑戰(zhàn)及行業(yè)解決方案 Chiplet設(shè)計(jì)帶來了許多優(yōu)勢,同時(shí)也帶來了眾多新的挑戰(zhàn)。這
    的頭像 發(fā)表于 07-24 17:13 ?637次閱讀

    云知聲攜手耘途教育成立云知學(xué)院福建分院,探索智慧教育新思路

    近日,云知聲與耘途教育聯(lián)合成立云知學(xué)院福建分院,深入探索智慧教育新模式、新思路
    的頭像 發(fā)表于 05-11 15:52 ?571次閱讀
    云知聲攜手耘途教育成立云知學(xué)院福建分院,探索智慧教育<b class='flag-5'>新思路</b>

    Chiplet是否也走上了集成競賽的道路?

    Chiplet會(huì)將SoC分解成微小的芯片,各公司已開始產(chǎn)生新的想法、工具和“Chiplet平臺(tái)”,旨在將這些Chiplet橫向或縱向組裝成先進(jìn)的SiP(system-in- packa
    的頭像 發(fā)表于 02-23 10:35 ?972次閱讀
    <b class='flag-5'>Chiplet</b>是否也走上了集成競賽的道路?

    什么是Chiplet技術(shù)?

    什么是Chiplet技術(shù)?Chiplet技術(shù)是一種在半導(dǎo)體設(shè)計(jì)和制造中將大型芯片的不同功能分解并分散實(shí)現(xiàn)在多個(gè)較小和專用的芯片(Chiplets)上的方法。這些較小的
    的頭像 發(fā)表于 01-25 10:43 ?2272次閱讀
    什么是<b class='flag-5'>Chiplet</b>技術(shù)?

    Chiplet技術(shù)對英特爾和臺(tái)積電有哪些影響呢?

    Chiplet,又稱芯片堆疊,是一種模塊化的半導(dǎo)體設(shè)計(jì)和制造方法。由于集成電路(IC)設(shè)計(jì)的復(fù)雜性不斷增加、摩爾定律的挑戰(zhàn)以及多樣化的應(yīng)用需求,Chiplet技術(shù)應(yīng)運(yùn)而生。
    的頭像 發(fā)表于 01-23 10:49 ?957次閱讀
    <b class='flag-5'>Chiplet</b>技術(shù)對英特爾和臺(tái)積電有哪些影響呢?