0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

共模抑制比CMRR的影響

冬至子 ? 來源:電子電路分析與設(shè)計 ? 作者:Xu.GD ? 2023-11-02 10:23 ? 次閱讀

CMRR的影響

通常運(yùn)放datesheet手冊中所給出的CMRR值,是一個直流參數(shù)。它的好壞,會影響運(yùn)放輸出誤差的大小。即CMRR越小,則運(yùn)放對輸入端共模電壓所引起的輸出誤差抑制能力越差。

下表是OPA177的datasheet中標(biāo)出的共模抑制比CMRR,注意表中標(biāo)定的值是指在輸入共模電壓范圍內(nèi)的直流共模抑制比,它的最小值為130dB,可以看出是非常高的值。

比如當(dāng)共模電壓為5V時,這個由共模電壓所產(chǎn)生的輸入失調(diào)電壓Vos_cmrr為1.58uV。計算過程如下:

已知CMRR=130dB,則-20log(⊿Vos/⊿Vcm)=130;

即⊿Vos/⊿Vcm=3.16*10^-7 V/V,⊿Vos=5V*3.16*10^-7 V/V=1.58uV

圖片

由上述可知,由共模電壓所產(chǎn)生的輸入失調(diào)電壓Vos_cmrr為1.58uV,可以看出來CMRR=130dB還是很讓人滿足的。但是是否在任何情況下都可以保持CMRR都保持不變呢?答案是否定的。

實(shí)際上,運(yùn)放的CMRR是隨頻率的增加而降低。Datasheet中通常會給出一個曲線圖來表示這一變化。如下圖所示為運(yùn)放LM7171的CMRRvsFrequency曲線,可以看出頻率在<100kHz時,都可以保持CMRR不變,即當(dāng)運(yùn)放的輸入信號頻率<100kHz時,運(yùn)放都具有很高的共模電壓抑制能力。

圖片

下面再給出運(yùn)放OPA177的CMRRvsFrequency曲線,可以看出CMRR隨頻率的增加而急劇下降。在頻率為1kHz時,CMRR≈100dB。

圖片

我們可以計算一下這一特性的影響,如下圖所示,當(dāng)共模信號為一個20Vpp@1KHz的正弦信號時,它引入的輸入失調(diào)電壓將是Vos_CMRR_AC=200uV@1kHz。對于Gain=2的放大電路,它的輸出誤差信號將為 400uV@1kHz。

如果共模信號頻率繼續(xù)增加的話,那么由共模信號引入的輸入失調(diào)電壓還會繼續(xù)增大,相應(yīng)的輸出電壓誤差也會繼續(xù)增加,所以在選擇運(yùn)放時,要保證運(yùn)放在其輸入的共模信號頻率下具有很大的CMRR。

圖片

有一點(diǎn)需要引起注意,對于反向比例放大電路,它的同相輸入端是接入到地的,由于“虛短”。此時運(yùn)放的共模信號將為0,并且不隨信號的變化而改變。因此共模信號引起的誤差很小。即可以通過反向放大電路來減小共模電壓的干擾!

而對于同向比例放大電路,如下圖,它的同向端是接是接的信號,由于“虛短”。此放運(yùn)放的共模電壓就是信號的電壓。如果信號本身是一個頻率很高的信號,幅值也很大。那么由這個信號引 入的Vos_CMRR_AC值必會非常大。此時應(yīng)選用在信號頻率上 CMRR依然很高的運(yùn)放。

圖片

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 放大電路
    +關(guān)注

    關(guān)注

    104

    文章

    1809

    瀏覽量

    107191
  • 共模抑制比
    +關(guān)注

    關(guān)注

    3

    文章

    82

    瀏覽量

    16030
  • CMRR
    +關(guān)注

    關(guān)注

    0

    文章

    84

    瀏覽量

    14944
  • VOS
    VOS
    +關(guān)注

    關(guān)注

    0

    文章

    22

    瀏覽量

    8171
  • 失調(diào)電壓
    +關(guān)注

    關(guān)注

    0

    文章

    124

    瀏覽量

    14039
收藏 人收藏

    評論

    相關(guān)推薦

    1200字徹底掌握運(yùn)算放大器電路的關(guān)鍵參數(shù)選型計算:共模抑制比 CMRR

    運(yùn)放的共模抑制比 (CMRR) 是一個重要參數(shù),它表示運(yùn)放抑制共模信號對運(yùn)放輸出影響的能力。理想的運(yùn)算放大器應(yīng)具有無限大的CMRR,也就是說當(dāng)運(yùn)放的兩個輸入具有相同的電壓時,則放大器的
    的頭像 發(fā)表于 10-21 11:12 ?3420次閱讀
    1200字徹底掌握運(yùn)算放大器電路的關(guān)鍵參數(shù)選型計算:<b class='flag-5'>共模抑制比</b> <b class='flag-5'>CMRR</b>

    一文詳解運(yùn)算放大器共模抑制比(CMRR)

    實(shí)際上,共模電壓的變化會引起輸出變化。 運(yùn)算放大器共模抑制比(CMRR)是 指共模增益與差模增益的比值。
    發(fā)表于 02-12 17:08 ?5432次閱讀
    一文詳解運(yùn)算放大器<b class='flag-5'>共模抑制比</b>(<b class='flag-5'>CMRR</b>)

    共模抑制比(CMRR)儀表放大器電路原理圖講解

    在儀表放大器中,高共模抑制比 (CMRR) 是一個理想的屬性,因?yàn)樗试S精確的差分信號放大,同時抑制共模噪聲。我們將在這篇文章中討論高 CMRR 儀表放大器的電路原理圖。
    發(fā)表于 08-09 15:39 ?4500次閱讀
    高<b class='flag-5'>共模抑制比</b>(<b class='flag-5'>CMRR</b>)儀表放大器電路原理圖講解

    運(yùn)放參數(shù)解析:共模抑制比(CMRR)

    今天繼續(xù)給大家分享運(yùn)放另一項指標(biāo)——共模抑制比(CMRR)。
    發(fā)表于 10-01 13:10 ?1.1w次閱讀
    運(yùn)放參數(shù)解析:<b class='flag-5'>共模抑制比</b>(<b class='flag-5'>CMRR</b>)

    共模抑制比CMRR定義及其測試

    在開始討論運(yùn)放的共模抑制比CMRR之前,我們先了解一下運(yùn)放的共模輸入電壓和軌對軌運(yùn)放。
    的頭像 發(fā)表于 11-02 10:20 ?6507次閱讀
    <b class='flag-5'>共模抑制比</b><b class='flag-5'>CMRR</b>定義及其測試

    AD-運(yùn)算放大器共模抑制比CMRR

    AD-運(yùn)算放大器共模抑制比CMRR
    發(fā)表于 04-01 10:47

    關(guān)于儀表運(yùn)放共模抑制比的問題

    如圖所示,下面是一個交流耦合放大電路,在電路的差分輸入端輸入差模(100uV,10Hz)和共模信號(10V,10Hz),進(jìn)行電路的共模抑制比CMRR)測試,測試發(fā)現(xiàn): 1、差分信號從INS+
    發(fā)表于 08-03 06:26

    共模抑制比CMRR與電源抑制PSRR相關(guān)介紹

    共模抑制比CMRR:comon-mode-rejection-ratio)和電源抑制(PSRR:power-supply-rejection-ratio)是運(yùn)放性能的重要指標(biāo),關(guān)于
    發(fā)表于 12-27 07:24

    網(wǎng)絡(luò)變壓器共模抑制比CMRR概念及原理

      華強(qiáng)盛電子導(dǎo)讀:網(wǎng)絡(luò)變壓器共模抑制比CMRR概念及原理    網(wǎng)絡(luò)變壓器共模抑制比CMRR?  在網(wǎng)絡(luò)變壓器工程圖紙中我們會看到一個參數(shù) CMR
    發(fā)表于 02-25 17:55 ?2012次閱讀

    共模抑制比CMRR是什么CMRR的技術(shù)及計算公式詳細(xì)說明

    在電子學(xué)中,差分放大器(或其他裝置)的共模抑制比CMRR)是一個度量,用于量化裝置抑制共模信號的能力,即那些同時出現(xiàn)在兩個輸入端且同相出現(xiàn)的信號。一個理想的差分放大器將有無限的共模抑制比
    的頭像 發(fā)表于 09-14 10:57 ?6.5w次閱讀
    <b class='flag-5'>共模抑制比</b><b class='flag-5'>CMRR</b>是什么<b class='flag-5'>CMRR</b>的技術(shù)及計算公式詳細(xì)說明

    MT-042:運(yùn)算放大器共模抑制比(CMRR)

    MT-042:運(yùn)算放大器共模抑制比(CMRR)
    發(fā)表于 03-21 08:57 ?13次下載
    MT-042:運(yùn)算放大器<b class='flag-5'>共模抑制比</b>(<b class='flag-5'>CMRR</b>)

    共模抑制比CMRR)取決于幾個放大器設(shè)計因素資料下載

    電子發(fā)燒友網(wǎng)為你提供共模抑制比CMRR)取決于幾個放大器設(shè)計因素資料下載的電子資料下載,更有其他相關(guān)的電路圖、源代碼、課件教程、中文資料、英文資料、參考設(shè)計、用戶指南、解決方案等資料,希望可以幫助到廣大的電子工程師們。
    發(fā)表于 04-05 08:48 ?16次下載
    <b class='flag-5'>共模抑制比</b>(<b class='flag-5'>CMRR</b>)取決于幾個放大器設(shè)計因素資料下載

    共模抑制比CMRR與電源抑制PSRR的仿真原理

    共模抑制比CMRR:comon-mode-rejection-ratio)和電源抑制(PSRR:power-supply-rejection-ratio)是運(yùn)放性能的重要指標(biāo),關(guān)于
    發(fā)表于 01-05 14:22 ?6次下載
    <b class='flag-5'>共模抑制比</b><b class='flag-5'>CMRR</b>與電源<b class='flag-5'>抑制</b><b class='flag-5'>比</b>PSRR的仿真原理

    什么是共模抑制比CMRR?什么是電源抑制PSRR?

    什么是共模抑制比CMRR?什么是電源抑制PSRR? 共模抑制比(common mode rejection ratio,
    的頭像 發(fā)表于 10-29 11:45 ?7669次閱讀

    適合過程控制應(yīng)用的完整高速、高共模抑制比(CMRR)精密模擬前端

    電子發(fā)燒友網(wǎng)站提供《適合過程控制應(yīng)用的完整高速、高共模抑制比(CMRR)精密模擬前端.pdf》資料免費(fèi)下載
    發(fā)表于 11-24 15:33 ?0次下載
    適合過程控制應(yīng)用的完整高速、高<b class='flag-5'>共模抑制比</b>(<b class='flag-5'>CMRR</b>)精密模擬前端