0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
电子发烧友
开通电子发烧友VIP会员 尊享10大特权
海量资料免费下载
精品直播免费看
优质内容免费畅学
课程9折专享价
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

FIR濾波器的實(shí)現(xiàn)方法有哪幾種?

FPGA設(shè)計(jì)論壇 ? 來(lái)源:未知 ? 2023-10-20 01:30 ? 次閱讀

wKgZomUxaM-AdT8LAAADFPiCFw8011.pngwKgZomUxaM-AWegnAAAAuFYhST8616.png

點(diǎn)擊上方藍(lán)字關(guān)注我們

wKgZomUxaM-AX5ojAAAC9hV8I20337.png

數(shù)字濾波器是語(yǔ)音與圖像處理、模式識(shí)別、雷達(dá)信號(hào)處理、頻譜分析等應(yīng)用中的一種基本的處理部件,它能滿足波器對(duì)幅度和相位特性的嚴(yán)格要求,避免模擬濾波器所無(wú)法克服的電壓漂移、溫度漂移和噪聲等問(wèn)題。
有限沖激響應(yīng)(FIR)濾波器能在設(shè)計(jì)任意幅頻特性的同時(shí)保證嚴(yán)格的線性相位特性。
一、FIR數(shù)字濾波器
FIR濾波器用當(dāng)前和過(guò)去輸入樣值的加權(quán)和來(lái)形成它的輸出,如下所示的前饋差分方程所描述的。
FIR濾波器又稱為移動(dòng)均值濾波器,因?yàn)槿魏螘r(shí)間點(diǎn)的輸出均依賴于包含有最新的M個(gè)輸入樣值的一個(gè)窗。由于它的響應(yīng)只依賴于有限個(gè)輸入,F(xiàn)IR濾波器對(duì)一個(gè)離散事件沖激有一個(gè)有限長(zhǎng)非零響應(yīng),即一個(gè)M階FIR濾波器對(duì)一個(gè)沖激的響應(yīng)在M個(gè)時(shí)鐘周期之后為零。
FIR濾波器可用圖1所示的z域塊圖來(lái)描述。
wKgZomUxaM-AOGWBAABn6zX3ofw721.png
其中每個(gè)標(biāo)有z-1的方框都代表了有一個(gè)時(shí)鐘周期延時(shí)的寄存器單元。這個(gè)圖中標(biāo)出了數(shù)據(jù)通道和必須由濾波器完成的操作。濾波器的每一級(jí)都保存了一個(gè)已延時(shí)的輸入樣值,各級(jí)的輸入連接和輸出連接被稱為抽頭,并且系數(shù)集合{hk}稱為濾波器的抽頭系數(shù)。一個(gè)M階的濾波器有M+1個(gè)抽頭。通過(guò)移位寄存器用每個(gè)時(shí)鐘邊沿n(時(shí)間下標(biāo))處的數(shù)據(jù)流采樣值乘以抽頭,并且求和得到輸出yFIR[n]。濾波器的加法和乘法必須足夠快,在下一個(gè)時(shí)鐘來(lái)到之前形成y[n]。并且在每一級(jí)中都必須測(cè)量它們的大小以適應(yīng)他們數(shù)據(jù)通道的寬度。在要求精度的實(shí)際應(yīng)用中,Lattice結(jié)構(gòu)可以減少有限字長(zhǎng)的影響,但增加了計(jì)算成本。一般的目標(biāo)是盡可能快地濾波,以達(dá)到高采樣率。通過(guò)組合邏輯的最長(zhǎng)信號(hào)通路包括M級(jí)加法和一級(jí)乘法運(yùn)算。FIR結(jié)構(gòu)指定機(jī)器的每一個(gè)算術(shù)單元有限字長(zhǎng),并且管理運(yùn)算過(guò)程中數(shù)據(jù)流。
二、FIR數(shù)字濾波器設(shè)計(jì)的實(shí)現(xiàn)
目前FIR濾波器的實(shí)現(xiàn)方法有三種:利用單片通用數(shù)字濾波器集成電路、DSP器件和可編程邏輯器件實(shí)現(xiàn)。單片通用數(shù)字濾波器使用方便,但由于字長(zhǎng)和階數(shù)的規(guī)格較少,不能完全滿足實(shí)際需要。使用DSP器件實(shí)現(xiàn)雖然簡(jiǎn)單,但由于程序順序執(zhí)行,執(zhí)行速度必然不快。FPGA/CPLD有著規(guī)整的內(nèi)部邏輯陣列和豐富的連線資源,特別適合于數(shù)字信號(hào)處理任務(wù),相對(duì)于串行運(yùn)算為主導(dǎo)的通用DSP芯片來(lái)說(shuō),其并行性和可擴(kuò)展性更好。但長(zhǎng)期以來(lái),F(xiàn)PGA/CPLD一直被用于系統(tǒng)邏輯或時(shí)序控制上,很少有信號(hào)處理方面的應(yīng)用,其原因主要是因?yàn)樵贔PGA/CPLD中缺乏實(shí)現(xiàn)乘法運(yùn)算的有效結(jié)構(gòu)。
現(xiàn)在的FPGA產(chǎn)品已經(jīng)能夠完全勝任這種任務(wù)了。其中Altera公司的Stratix系列產(chǎn)品采用1.5V內(nèi)核,0.13um全銅工藝制造,它除了具有以前Altera FPGA芯片的所有特性外,還有如下特點(diǎn):芯片內(nèi)有三種RAM塊,即512bit容量的小RAM(M512)、4KB容量的標(biāo)準(zhǔn)RAM(M4K) 、512KB的大容量RAM(MegaRAM)。內(nèi)嵌硬件乘法器和乘加結(jié)構(gòu)的DSP塊,適于實(shí)現(xiàn)高速信號(hào)處理;采用全新的布線結(jié)構(gòu),分為三種長(zhǎng)度的行列布線,在保證延時(shí)可預(yù)測(cè)的同時(shí)增加布線的靈活性;增加片內(nèi)終端匹配電阻,提高信號(hào)完整性,簡(jiǎn)化PCB布線;同時(shí)具有時(shí)鐘管理和鎖相環(huán)能力。
FIR濾波器的Verilog HDL設(shè)計(jì)實(shí)例
1、設(shè)計(jì)意圖
本例主要是在Stratix器件內(nèi)實(shí)現(xiàn)基本有限脈沖響應(yīng)濾波器。
FIR的基本結(jié)構(gòu)包括一系列的乘法和加法。FIR的運(yùn)算可用式(1)的方程描述,現(xiàn)重寫如下:
wKgZomUxaM-AY_CdAAAJE-U_eRs743.png
一個(gè)L=8的FIR設(shè)計(jì)如圖2,利用了輸入的8個(gè)樣本。因此稱之為8抽頭濾波器。該結(jié)構(gòu)是有一個(gè)移位寄存器,乘法器和加法器組成的,可實(shí)現(xiàn)L=8階的FIR。其數(shù)據(jù)通道必須足夠?qū)?,以適應(yīng)乘法器和加法器的輸出。這些采樣值被編碼為有限字長(zhǎng)的形式,然后通過(guò)M個(gè)寄存器并行移動(dòng)??梢娪靡粋€(gè)MAC級(jí)連鏈就可以構(gòu)成這種機(jī)器。每個(gè)寄存器提供一個(gè)單位樣本內(nèi)延遲。這些延遲輸入與各自的系數(shù)相乘,然后疊加得到輸出。圖2所示為基于MAC的8階FIR數(shù)字濾波器結(jié)構(gòu)
wKgZomUxaM-ADm0QAADvkEmWxA0648.png
在該設(shè)計(jì)中有八個(gè)抽頭,各抽頭有18位輸入和濾波器系數(shù)。由于一個(gè)DSP塊可以支持4個(gè)18位輸入的分支,所以設(shè)計(jì)需要2個(gè)DSP塊。輸入數(shù)據(jù)串行加載到DSP塊中,DSP內(nèi)部的移入/移出寄存器鏈用于產(chǎn)生延遲。濾波器系數(shù)從TriMatrix? 的ROM存儲(chǔ)器中加載。
2、Verilog HDL代碼編寫風(fēng)格
HDL代碼編寫應(yīng)該具有很好的易讀性和可重用性,而自頂向下的分割方法可以幫助我們達(dá)到最佳的結(jié)果。HDL代碼在達(dá)到功能的情況下要盡可能的簡(jiǎn)潔,盡量避免使用帶有特殊庫(kù)單元的實(shí)例,因?yàn)檫@樣會(huì)使得整個(gè)進(jìn)程變得不可靠。
在本設(shè)計(jì)中,我們將設(shè)計(jì)劃分成一個(gè)頂級(jí)文件和三個(gè)次級(jí)文件,并且調(diào)用了QuartusII中的MegaFunction功能輔助完成整個(gè)設(shè)計(jì)。
wKgZomUxaNCAI8s3AACvs0P55uo352.png
圖3顯示FIR濾波器的頂級(jí)方塊圖
wKgZomUxaNCABpdSAAGNuf9s7KI827.png
表1:FIR濾波器的設(shè)計(jì)范例的端口列表
3、驗(yàn)證仿真
完全可綜合設(shè)計(jì)的一個(gè)優(yōu)點(diǎn)就是同樣的HDL代碼能夠用于驗(yàn)證和綜合。在使用HDL代碼之前必須要驗(yàn)證設(shè)計(jì)的功能,最好且最簡(jiǎn)單的方法就是利用驗(yàn)證工具,其次是利用仿真工具作有目的的仿真。
QuartusII內(nèi)部帶有仿真器,只要通過(guò)建立正確的Vector Waveform File(向量波形文件)就可以開始仿真了。圖4所示為QuartusII內(nèi)部仿真器得到的8階FIR的脈沖響應(yīng)波形。
wKgZomUxaNCAc1U4AAEHVIUAsOA071.png
五、結(jié)論
利用Verilog HDL設(shè)計(jì)數(shù)字濾波器的最大優(yōu)點(diǎn)就是可使設(shè)計(jì)更加靈活。比較硬件電路圖設(shè)計(jì),Verilog HDL語(yǔ)言設(shè)計(jì)的參數(shù)可以很容易在Verilog程序中更改,通過(guò)綜合工具的簡(jiǎn)化和綜合即可以得到電路圖,其效率要高出利用卡諾圖進(jìn)行人工設(shè)計(jì)許多。而且編譯過(guò)程也非常簡(jiǎn)單高效。優(yōu)秀編碼風(fēng)格能夠在綜合過(guò)程中節(jié)省芯片使用的單元,從而降低設(shè)計(jì)成本。

wKgZomUxaNCAezMUAABUdafP6GM098.jpg

精彩推薦 至芯科技FPGA就業(yè)培訓(xùn)班——助你步入成功之路、10月29號(hào)西安中心開課、歡迎咨詢! 利用FPGA實(shí)現(xiàn)的一種機(jī)載高清視頻處理模塊 基于FPGA的等效時(shí)間采樣原理的實(shí)現(xiàn)掃碼加微信邀請(qǐng)您加入FPGA學(xué)習(xí)交流群

wKgZomUxaNCAZdbAAABiq3a-ogY004.jpgwKgZomUxaNCAOsvzAAACXWrmhKE950.png

歡迎加入至芯科技FPGA微信學(xué)習(xí)交流群,這里有一群優(yōu)秀的FPGA工程師、學(xué)生、老師、這里FPGA技術(shù)交流學(xué)習(xí)氛圍濃厚、相互分享、相互幫助、叫上小伙伴一起加入吧!

點(diǎn)個(gè)在看你最好看


原文標(biāo)題:FIR濾波器的實(shí)現(xiàn)方法有哪幾種?

文章出處:【微信公眾號(hào):FPGA設(shè)計(jì)論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1641

    文章

    21910

    瀏覽量

    611622

原文標(biāo)題:FIR濾波器的實(shí)現(xiàn)方法有哪幾種?

文章出處:【微信號(hào):gh_9d70b445f494,微信公眾號(hào):FPGA設(shè)計(jì)論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 0人收藏

    評(píng)論

    相關(guān)推薦

    分布式存儲(chǔ)哪幾種類型?

    分布式存儲(chǔ)哪幾種類型?分布式存儲(chǔ)系統(tǒng)是一種將數(shù)據(jù)分散存儲(chǔ)在多臺(tái)獨(dú)立節(jié)點(diǎn)上的技術(shù),根據(jù)數(shù)據(jù)模型可分為鍵值存儲(chǔ)、列式存儲(chǔ)、文檔存儲(chǔ)和圖形存儲(chǔ)等類型;按數(shù)據(jù)存儲(chǔ)單位可分為基于文件、塊和對(duì)象的存儲(chǔ);按
    的頭像 發(fā)表于 02-20 11:00 ?343次閱讀

    常見的有源變壓哪幾種?

    麻煩問(wèn)一下大家,我們常見的有源變壓哪幾種?最關(guān)鍵的問(wèn)題是,有源變壓和無(wú)源變壓建模方法
    發(fā)表于 01-22 07:47

    濾波特性哪幾種方法

    濾波特性通常指的是濾波器對(duì)信號(hào)的處理能力,即濾波器允許某些頻率的信號(hào)通過(guò),而阻止其他頻率的信號(hào)通過(guò)的特性。實(shí)現(xiàn)濾波特性的
    的頭像 發(fā)表于 11-26 10:15 ?787次閱讀

    模擬低通濾波器的設(shè)計(jì)方法哪些

    模擬低通濾波器的設(shè)計(jì)方法主要包括以下幾種: 一、基于濾波器原型的設(shè)計(jì)方法 巴特沃斯(Butterworth)
    的頭像 發(fā)表于 11-26 10:07 ?1175次閱讀

    基于FPGA實(shí)現(xiàn)FIR數(shù)字濾波器

    。隨著現(xiàn)代數(shù)字通信系統(tǒng)對(duì)于高精度、高處理速度的需求,越來(lái)越多的研究轉(zhuǎn)向采用FPGA來(lái)實(shí)現(xiàn)FIR濾波器。而對(duì)于FIR濾波器要充分考慮其資源與運(yùn)
    的頭像 發(fā)表于 11-05 16:26 ?1438次閱讀
    基于FPGA<b class='flag-5'>實(shí)現(xiàn)</b><b class='flag-5'>FIR</b>數(shù)字<b class='flag-5'>濾波器</b>

    請(qǐng)問(wèn)AIC3254的miniDSP可以實(shí)現(xiàn)256階FIR濾波器嗎,或者替代CODEC方案嗎?

    請(qǐng)問(wèn)AIC3254的miniDSP可以實(shí)現(xiàn)256階FIR濾波器嗎,或者替代CODEC方案嗎?
    發(fā)表于 10-14 07:11

    陷波的調(diào)試方法哪幾種

    陷波(Notch Filter),也稱為陷波濾波器,是一種專門設(shè)計(jì)用來(lái)抑制或消除特定頻率信號(hào)的電子濾波器。在實(shí)際應(yīng)用中,陷波常用于抑制電源線頻率干擾、諧波干擾等。 1. 理論分析法
    的頭像 發(fā)表于 09-27 17:16 ?1357次閱讀

    FIR濾波器的工作原理和特點(diǎn)

    的輸出僅與其輸入以及有限數(shù)量的之前輸入樣本有關(guān),并且其單位沖激響應(yīng)(即濾波器對(duì)單位沖激信號(hào)的響應(yīng))在有限時(shí)間內(nèi)衰減到零。這種特性使得FIR濾波器在設(shè)計(jì)和實(shí)現(xiàn)上具有一定的優(yōu)勢(shì)。
    的頭像 發(fā)表于 08-05 16:33 ?1955次閱讀
    <b class='flag-5'>FIR</b><b class='flag-5'>濾波器</b>的工作原理和特點(diǎn)

    如何區(qū)分IIR濾波器FIR濾波器

    對(duì)信號(hào)進(jìn)行處理的系統(tǒng),它可以按照預(yù)定的規(guī)則改變信號(hào)的頻譜特性。在數(shù)字信號(hào)處理中,濾波器通常用于去除噪聲、抑制干擾或提取特定頻率成分。IIR和FIR濾波器是兩種基本的數(shù)字濾波器類型,它們
    的頭像 發(fā)表于 07-19 09:44 ?6045次閱讀

    iir濾波器的基本結(jié)構(gòu)哪幾種

    IIR濾波器,即無(wú)限脈沖響應(yīng)濾波器,其基本結(jié)構(gòu)主要有以下幾種: 1. 直接型 直接型結(jié)構(gòu)根據(jù)IIR濾波器的差分方程直接實(shí)現(xiàn)。這種結(jié)構(gòu)可以分為
    的頭像 發(fā)表于 07-19 09:35 ?1790次閱讀

    iir濾波器fir濾波器的優(yōu)勢(shì)和特點(diǎn)

    IIR濾波器FIR濾波器是數(shù)字信號(hào)處理領(lǐng)域中兩種非常重要的濾波器類型。它們各自具有獨(dú)特的優(yōu)勢(shì)和特點(diǎn),適用于不同的應(yīng)用場(chǎng)景。本文將介紹IIR濾波器
    的頭像 發(fā)表于 07-19 09:28 ?2438次閱讀

    基于matlab FPGA verilog的FIR濾波器設(shè)計(jì)

    今天和大俠簡(jiǎn)單聊一聊基于matlab FPGA verilog的FIR濾波器設(shè)計(jì),話不多說(shuō),上貨。 本次設(shè)計(jì)實(shí)現(xiàn)8階濾波器,9個(gè)系數(shù),由于系數(shù)的對(duì)稱性,h(0)=h(8),h1
    發(fā)表于 07-04 20:11

    斷路哪幾種

    斷路哪幾種? 斷路是一種用于保護(hù)電氣線路和設(shè)備的重要元件,它可以在電路發(fā)生短路或過(guò)載時(shí)自動(dòng)切斷電源,以避免設(shè)備損壞和火災(zāi)等危險(xiǎn)。斷路
    的頭像 發(fā)表于 06-10 16:19 ?2985次閱讀

    matlab與FPGA數(shù)字信號(hào)處理系列 Verilog 實(shí)現(xiàn)并行 FIR 濾波器

    在 FPGA 實(shí)現(xiàn) FIR 濾波器時(shí),最常用的是直接型結(jié)構(gòu),簡(jiǎn)單方便,在實(shí)現(xiàn)直接型結(jié)構(gòu)時(shí),可以選擇串行結(jié)構(gòu)/并行結(jié)構(gòu)/分布式結(jié)構(gòu)。 并行結(jié)構(gòu)即并行實(shí)
    發(fā)表于 05-24 07:48

    DSP教學(xué)實(shí)驗(yàn)箱_DSP算法實(shí)驗(yàn)_嵌入式教程:4-3 有限沖激響應(yīng)濾波器FIR)算法(CCS顯示)

    通、帶通、帶阻 (2)濾波器的采樣頻率 (3)濾波器的系數(shù)個(gè)數(shù) (4)阻帶衰減(dB) (5)通帶紋波(dB) (6)過(guò)渡帶帶寬(Hz) FIR 濾波器軟件
    發(fā)表于 05-16 09:30

    電子發(fā)燒友

    中國(guó)電子工程師最喜歡的網(wǎng)站

    • 2931785位工程師會(huì)員交流學(xué)習(xí)
    • 獲取您個(gè)性化的科技前沿技術(shù)信息
    • 參加活動(dòng)獲取豐厚的禮品