0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電子CAD布線規(guī)則中,如何才能使同一個(gè)網(wǎng)絡(luò)布出不同線寬的線?

工程師鄧生 ? 來源:未知 ? 作者:劉芹 ? 2023-10-19 16:53 ? 次閱讀

電子CAD布線規(guī)則中,如何才能使同一個(gè)網(wǎng)絡(luò)布出不同線寬的線?

在電子CAD的布線中,線寬的選擇是非常重要的。不同的線寬可以實(shí)現(xiàn)不同的目的,比如加強(qiáng)信號(hào)的傳輸能力、減少電磁干擾等。在同一個(gè)網(wǎng)絡(luò)布線時(shí),如果需要使用不同線寬的線來滿足不同的需求,我們可以根據(jù)以下方法進(jìn)行設(shè)置。

一、選擇CAD軟件

首先需要選擇一款適用于電子CAD布線的軟件,常用的有Altium Designer, Cadence Allegro, PADS等等。這些軟件都提供了豐富的線寬選擇,可以滿足不同的需求。本文以Altium Designer為例進(jìn)行說明。

二、創(chuàng)建分層規(guī)則

在Altium Designer中,我們可以創(chuàng)建分層規(guī)則來定義不同網(wǎng)絡(luò)的線寬。點(diǎn)擊菜單欄Design-> Rules-> Layer Stack Manager, 彈出Layer Stack Manager對(duì)話框。在其中可以看到每個(gè)網(wǎng)絡(luò)在不同層中的線寬設(shè)置。例如我們可以為每個(gè)網(wǎng)絡(luò)在Top Layer設(shè)置不同的線寬。

三、修改PCB層次結(jié)構(gòu)

如果我們需要在同一個(gè)網(wǎng)絡(luò)中使用不同的線寬,需要先將其切分為不同的子網(wǎng)絡(luò)。在Menu欄中點(diǎn)擊Design-> Netlist-> Make Nets from Connections. 然后在PCB層次結(jié)構(gòu)中就可以找到每個(gè)網(wǎng)絡(luò)。

四、設(shè)置分離面

接著我們需要設(shè)置分離面,以防止不同的網(wǎng)絡(luò)之間的電磁干擾。在分層規(guī)則中可以設(shè)置每個(gè)網(wǎng)絡(luò)的分離面,以及網(wǎng)絡(luò)間的分離面厚度。

五、設(shè)置規(guī)則檢查

在最后,我們可以在Altium Designer中設(shè)置規(guī)則檢查,以確保布線符合標(biāo)準(zhǔn),例如防止線寬過于接近,導(dǎo)致電磁干擾等問題。

通過以上幾個(gè)步驟,我們就可以在電子CAD中實(shí)現(xiàn)同一個(gè)網(wǎng)絡(luò)布出不同線寬的線。當(dāng)然,在實(shí)際應(yīng)用中也需要根據(jù)具體的需求進(jìn)行設(shè)置,調(diào)整分層規(guī)則、分離面等參數(shù),才能最終得到理想的布線結(jié)果。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4319

    文章

    23105

    瀏覽量

    398126
  • 電磁干擾
    +關(guān)注

    關(guān)注

    36

    文章

    2316

    瀏覽量

    105449
  • CAD
    CAD
    +關(guān)注

    關(guān)注

    17

    文章

    1092

    瀏覽量

    72537
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    LV和組態(tài)王上位機(jī)軟件在同一電腦通過網(wǎng)線讀寫同一個(gè)PLC失敗

    問題:LV和組態(tài)王上位機(jī)軟件在同一電腦通過同一個(gè)網(wǎng)卡、同一根網(wǎng)線和IP讀寫同一個(gè)PLC失敗 PLC型號(hào):西門子S7-200 smart 現(xiàn)狀:非標(biāo)設(shè)備自帶組態(tài)王上位機(jī)軟件,因整條產(chǎn)
    發(fā)表于 10-18 08:26

    了解TI基于PCB布線規(guī)則的DDR時(shí)序規(guī)范

    電子發(fā)燒友網(wǎng)站提供《了解TI基于PCB布線規(guī)則的DDR時(shí)序規(guī)范.pdf》資料免費(fèi)下載
    發(fā)表于 10-15 11:47 ?1次下載
    了解TI基于PCB<b class='flag-5'>布線規(guī)則</b>的DDR時(shí)序規(guī)范

    大家好,請(qǐng)教個(gè)恒流源芯片并聯(lián)使用接同一個(gè)LED的問題

    大家好,請(qǐng)教個(gè)問題,如果三路同款恒流源芯片都設(shè)定為1A的輸出電流,三路并聯(lián),然后接同一個(gè)LED,那流過LED的實(shí)際電流是多少呢每路恒流源芯片的實(shí)際輸出電流是多少呢假設(shè)是理想情況下。 如果兩路同款
    發(fā)表于 10-12 09:39

    非常實(shí)用的PCB布局布線規(guī)則,畫出美而高性能的板子

    規(guī)則 同一網(wǎng)絡(luò)布線寬度應(yīng)保持致,線寬的變化會(huì)造成線路特性阻抗的不均勻,當(dāng)傳輸?shù)乃俣容^高時(shí)會(huì)產(chǎn)生反射,在設(shè)計(jì)
    發(fā)表于 07-17 15:43

    高速pcb布線規(guī)則有哪些

    高速pcb布線規(guī)則有哪些 高速PCB布線規(guī)則 摘要:隨著電子技術(shù)的快速發(fā)展,高速PCB設(shè)計(jì)變得越來越重要。為了確保信號(hào)完整性和電磁兼容性,遵循定的
    的頭像 發(fā)表于 06-10 17:33 ?875次閱讀

    USB差分信號(hào)布線規(guī)則是什么?

    USB差分信號(hào)布線規(guī)則
    發(fā)表于 06-04 06:18

    射頻PCB走線規(guī)則簡(jiǎn)析

    射頻(RF)PCB走線規(guī)則是確保無線通信設(shè)備性能的關(guān)鍵因素之。在高頻信號(hào)設(shè)計(jì),PCB走不僅承載著電流,還對(duì)信號(hào)的完整性和質(zhì)量有著顯著影響。
    的頭像 發(fā)表于 05-16 18:18 ?3035次閱讀

    pcb電源布線規(guī)則分享 PCB電源布線的六大技巧

    PCB電源布線是印刷電路板設(shè)計(jì)中非常重要的環(huán)。電源布線的好壞直接影響到電路的穩(wěn)定性和性能。本文將介紹幾個(gè)PCB電源布線的技巧,幫助大家在設(shè)計(jì)PCB時(shí)更好地處理電源
    發(fā)表于 05-16 11:50 ?1996次閱讀

    個(gè)進(jìn)程內(nèi)多次使用open打開同一個(gè)文件,可以嗎?

    當(dāng)個(gè)進(jìn)程內(nèi)多次使用 open 打開同一個(gè)文件時(shí),每次都會(huì)得到個(gè)新的文件描述符(file descriptor)。
    的頭像 發(fā)表于 02-27 13:54 ?1301次閱讀

    如何優(yōu)化 PCB 布線規(guī)則

    本文要點(diǎn)在PCB布線不使用規(guī)則可能會(huì)出現(xiàn)的問題。設(shè)計(jì)可使用的不同類型PCB布線規(guī)則。如何在PCB布線
    的頭像 發(fā)表于 02-19 13:00 ?1246次閱讀
    如何優(yōu)化 PCB <b class='flag-5'>布線規(guī)則</b>?

    蘋果手機(jī)用同一個(gè)id怎么取消同步

    蘋果手機(jī)用同一個(gè)id怎么取消同步? 取消蘋果手機(jī)間的同步功能可以通過以下步驟完成。請(qǐng)注意,這些步驟適用于iOS 11及更高版本。 步驟1:打開“設(shè)置”應(yīng)用程序 首先,打開您的iPhone或iPad
    的頭像 發(fā)表于 02-19 10:19 ?3194次閱讀

    pcb設(shè)計(jì)布局布線原則及規(guī)則

    站式PCBA智造廠家今天為大家講講pcb設(shè)計(jì)布局布線原則及規(guī)則有哪些?PCB設(shè)計(jì)六大布線規(guī)則。在PCB設(shè)計(jì),
    的頭像 發(fā)表于 01-22 09:23 ?2126次閱讀

    CYT4BB7CE的TCPWM模塊如何才能使同一個(gè)分頻的時(shí)鐘輸出到所有通道呢?

    ,debug查看底層發(fā)現(xiàn)是達(dá)到了16分頻時(shí)鐘的通道上限,但是這部分內(nèi)容在手冊(cè)并沒有看到對(duì)應(yīng)的描述,我應(yīng)該如何才能使同一個(gè)分頻的時(shí)鐘輸出到所有通道呢?自動(dòng)分配時(shí)鐘是每一個(gè)TCPWM通
    發(fā)表于 01-19 07:56

    PCB布線既簡(jiǎn)單又復(fù)雜,總結(jié)6條規(guī)則送給你

    自動(dòng)布線通率,依賴于良好的布局,布線規(guī)則可以預(yù)先設(shè)定,包括走的彎曲次數(shù)、導(dǎo)通孔的數(shù)目、步進(jìn)的數(shù)目等。般先進(jìn)行探索式
    發(fā)表于 01-16 15:12 ?995次閱讀

    pcb走規(guī)則設(shè)置方法介紹

    隨著電子產(chǎn)品的迅速發(fā)展,PCB(Printed Circuit Board)在電子設(shè)計(jì)扮演著重要的角色。設(shè)計(jì)PCB走時(shí),合理設(shè)置規(guī)則是確
    的頭像 發(fā)表于 01-09 10:45 ?2619次閱讀