0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

基于VHDL語(yǔ)言用FPGA制作SPI-ASI接口轉(zhuǎn)換器

FPGA設(shè)計(jì)論壇 ? 2023-10-18 12:13 ? 次閱讀

本文在分析ASI發(fā)送系統(tǒng)機(jī)理的基礎(chǔ)之上,提出一種使用FPGA完成ASI發(fā)送系統(tǒng)的實(shí)現(xiàn)方案,并使用VHDL語(yǔ)言在Altara的FPGA上實(shí)現(xiàn)了硬件電路。

1 引言

在目前的廣播電視系統(tǒng)中ASI接口是使用非常廣泛的一種接口形式,該接口隨同SPI一起被歐洲電信標(biāo)準(zhǔn)化協(xié)會(huì)(ETSI)制訂,以使不同廠家生產(chǎn)的MPEG2單元可以方便地進(jìn)行互聯(lián)。本設(shè)計(jì)方案以FPGA為核心器件,制作出了SPI-ASI接口轉(zhuǎn)換器。這套方案成本較低,利用FPGA的可編程性,硬件的升級(jí)較容易。

2 系統(tǒng)結(jié)構(gòu)和功能分析

2.1 DVB-ASI介紹

一般的Mpeg2編碼器的輸出和解碼器的輸入都是標(biāo)準(zhǔn)的并行11位信號(hào),處理簡(jiǎn)單而且擴(kuò)展性強(qiáng),符合SPI(Synchronous Parallel Interface)信號(hào)接口。傳輸SPI信號(hào),在傳輸鏈路上是LVDS技術(shù)和25根管腳連接的,因此具有連線多、復(fù)雜,傳輸距離短,容易出現(xiàn)錯(cuò)誤等缺點(diǎn),而且,SPI的熱插拔性能也較差。

ASI是個(gè)串行傳輸協(xié)議,TS流以串行的方式傳輸,為了保證接收端能正確恢復(fù)出TS流DATA數(shù)據(jù),發(fā)送端需要插入同步字K28.5。ASI協(xié)議中沒有PSYNC、DVALID和CLOCK信息,因此,在接收端需要根據(jù)TS流的同步字節(jié)0x47,由外部邏輯合成這3個(gè)信號(hào)。

ASI傳輸流可以發(fā)送不同數(shù)據(jù)速率的Mpeg2數(shù)據(jù),但傳輸速率恒定,為270Mbps。因此ASI可以發(fā)送和接收不同速率的Mpeg2數(shù)據(jù)。ASI傳輸系統(tǒng)使用分層結(jié)構(gòu)描述,最高層、第2層使用MPEG-2標(biāo)準(zhǔn)ISO/IEC 13818-1,第0層和第1層是基于ISO/IEO CD 14165-1的FC纖維信道。FC支持多種物理傳輸媒介,本方案選用同軸電纜傳輸。

2.2 DVB-ASI信號(hào)發(fā)送系統(tǒng)結(jié)構(gòu)

為了在編、解碼器和傳輸設(shè)備之間能正確傳遞數(shù)據(jù),本方案以FPGA(Altera公司的EP1C6T144C8)為核心器件,在SPI和ASI信號(hào)之間進(jìn)行轉(zhuǎn)換。原理如圖1所示。其中,27MHz時(shí)鐘作為系統(tǒng)時(shí)鐘,為FIFO、8B10B編碼和并串轉(zhuǎn)換提供時(shí)鐘源信號(hào)。由于SPI接口采用LVDS電平傳輸數(shù)據(jù),從DB25-F頭輸入的并行信號(hào),首先需要進(jìn)行LVDS-》TTL電平轉(zhuǎn)換,得到SPI接口定義的DATA、PSYNC、DVALID和CLOCK并行信號(hào)。丟棄PSYNC和DVALID信號(hào),將DATA和CLOCK信號(hào)直接連接到FIFO的輸入端。外部邏輯控制著FIFO的讀,從FIFO讀出的數(shù)據(jù)送給8B10B編碼模塊進(jìn)行編碼轉(zhuǎn)換,并以270Mbps的速率輸出串行數(shù)據(jù)。其中,270MHz時(shí)鐘由27MHz系統(tǒng)時(shí)鐘通過鎖相環(huán)產(chǎn)生。串行信號(hào)電氣特性為差分的PECL電平,經(jīng)過1:1的變壓器隔離后,由BNC頭輸出。

FIFO的寫入時(shí)鐘即為TS流的字節(jié)時(shí)鐘CLOCK,而讀出時(shí)鐘為固定值27MHz。采用不同的FIFO讀邏輯,可以產(chǎn)生突發(fā)或連續(xù)兩種ASI輸出模式。本方案中,F(xiàn)IFO、FIFO的讀寫控制邏輯、8B10B編碼以及并串轉(zhuǎn)換均由FPGA 實(shí)現(xiàn),ASI輸出為突發(fā)模式。

wKgaomUu-VaAQtQMAAAiCAb7WnY513.jpg

圖 1 SPI轉(zhuǎn)ASI模塊原理圖

在ASI的編碼過程中,只需將MPEG2的八位數(shù)據(jù)和一位TS碼率傳輸時(shí)鐘輸入到FPGA。在本方案中,TS格式為188個(gè)字節(jié),因此數(shù)據(jù)有效信號(hào)DVALID一直為高,F(xiàn)PGA忽略這個(gè)信號(hào),只管接收TS碼流數(shù)據(jù),而不用關(guān)心TS碼流的同步頭。PSYNC幀同步信號(hào)則作為FIFO讀入的控制信號(hào)。FPGA將接收到的數(shù)據(jù)以TS碼率時(shí)鐘寫入FIFO,當(dāng)FIFO半滿時(shí),F(xiàn)PGA接收到FIFO的半滿信號(hào),然后FIFO控制邏輯發(fā)出FIFO可讀信號(hào),編碼模塊以以27Mbps讀取FIFO中的數(shù)據(jù);當(dāng)計(jì)數(shù)器計(jì)數(shù)到編碼模塊讀取了一定數(shù)量(188個(gè)讀FIFO信號(hào)周期)的FIFO數(shù)據(jù),則發(fā)送FIFO不可讀信號(hào),防止FIFO讀空。

在FIFO不可讀時(shí),向ASI碼流中填充K28.5以維持270Mbps的固定傳輸速率。最后串行數(shù)據(jù)經(jīng)過驅(qū)動(dòng)就可用同軸電纜傳送出去。本方案中,K28.5的插入方法選擇在每個(gè)傳輸包前必須有至少兩個(gè)同步字(K28.5字符),這符合ASI的傳輸規(guī)定。

3 系統(tǒng)各結(jié)構(gòu)的實(shí)現(xiàn)方法

3.1 信號(hào)輸入

在ASI的編碼過程中,只需將Mpeg2傳輸流的八位數(shù)據(jù)和一位TS碼率傳輸時(shí)鐘輸入到FPGA。在本方案中,TS數(shù)據(jù)通過富士通的專用ASIC芯片MB86391產(chǎn)生。由于控制MB86391產(chǎn)生的TS格式為188個(gè)字節(jié),因此數(shù)據(jù)有效信號(hào)DVALID一直為高,F(xiàn)PGA忽略這個(gè)信號(hào),只管接收碼流數(shù)據(jù),而不用關(guān)心TS碼流的同步頭。PSYNC幀同步信號(hào)也一樣忽略,只是需要從幀同步信號(hào)拉高開始,F(xiàn)PGA將接收到的數(shù)據(jù)以TS碼率時(shí)鐘寫入FIFO。

3.2 FIFO模塊

FPGA在搜索到188字節(jié)包長(zhǎng)的包頭0x47后開始將數(shù)據(jù)寫入FIFO,同時(shí)監(jiān)測(cè)FIFO的半滿信號(hào)HF, 若半滿則將FIFO的讀使能信號(hào)抬高, 而此時(shí)從FIFO讀出數(shù)據(jù)給8B/10B編碼模塊完成編碼。讀數(shù)據(jù)時(shí),由FPGA對(duì)FIFO的讀信號(hào)的時(shí)鐘脈沖計(jì)數(shù),計(jì)到188個(gè)后,將FIFO的讀使能拉低,并判斷FIFO是否半滿。此時(shí)FPGA將不再發(fā)出讀FIFO信號(hào), 而是在每個(gè)時(shí)鐘的上升沿插入一個(gè)K28.5同步字, 待發(fā)現(xiàn)FIFO半滿信號(hào)HF出現(xiàn)后, 再次將FIFO的讀使能抬高,并保持188個(gè)讀FIFO信號(hào)周期,如此反復(fù)。由于FPGA時(shí)鐘引腳接一個(gè)27MHz的外部時(shí)鐘, 而在每個(gè)時(shí)鐘的上升沿, 不是輸出正常數(shù)據(jù)就是同步字, 所以不管FIFO是否有數(shù)據(jù)提供給后端的8B/10B編碼器,F(xiàn)PGA最終都將送出固定的270Mbps的串行數(shù)據(jù),構(gòu)成DVB-ASI的標(biāo)準(zhǔn)數(shù)據(jù)格式。

3.3 8B/10B編碼模塊

8B/10B編碼模塊是ASI接口轉(zhuǎn)換的核心之一。DVB-ASI數(shù)據(jù)編碼層的傳輸規(guī)約包括串行編碼規(guī)則、專用字符和差錯(cuò)控制。它采用DC平衡的8B/10B傳輸碼。這種碼把每一個(gè)8bit數(shù)據(jù)字節(jié)變換成符合直流平衡特性的10bit碼字。這種碼通過無效傳輸碼點(diǎn)和“運(yùn)行”的不均衡性來提供差錯(cuò)校驗(yàn)。作為超出對(duì)數(shù)據(jù)字節(jié)進(jìn)行編碼需要的額外碼點(diǎn),規(guī)定了專用字符。

系統(tǒng)以字節(jié)同步的方式接收MPEG-2傳送包,接收的參考時(shí)鐘是采用固定的27MHz的時(shí)鐘頻率。接著,對(duì)字節(jié)進(jìn)行8B/10B編碼,對(duì)出現(xiàn)的每一個(gè)8bit字節(jié)產(chǎn)生一個(gè)10bit的字,使這些10bit字通過以固定輸出比特率270Mbps工作的并/串轉(zhuǎn)換。

將8B/10B編碼劃分為3個(gè)模塊實(shí)現(xiàn),較好地反映了8B/10B編碼的特點(diǎn),實(shí)現(xiàn)流程清楚,容易編寫代碼。具體實(shí)現(xiàn)步驟為:① 判斷是特殊字符還是數(shù)據(jù); ② 若是特殊字符(3B4B),根據(jù)RD極性直接取值; ③ 若是數(shù)據(jù),根據(jù)RD極性和前一個(gè)10bit模塊的編碼情況確定當(dāng)前6 bit的取值; ④ 根據(jù)當(dāng)前6 bit編碼值確定當(dāng)前4 bit的編碼取值。⑤ 將當(dāng)前6 bit編碼和當(dāng)前4bit編碼組成當(dāng)前10bit編碼輸出。

3.4 并串轉(zhuǎn)換模塊

在完成8B10B編碼以后,將信號(hào)送至并串轉(zhuǎn)換模塊轉(zhuǎn)換為串行數(shù)據(jù)流,通過270MHz時(shí)鐘將串行信號(hào)送出,ASI接口采用兩線差分方式進(jìn)行串行數(shù)據(jù)傳輸。

4 測(cè)試結(jié)果

首先對(duì)ASI發(fā)送系統(tǒng)進(jìn)行功能仿真,仿真平臺(tái)為ModelSim6.0,本設(shè)計(jì)中,ASI發(fā)送系統(tǒng)的輸入輸出的仿真波形如下圖所示:

wKgaomUu-VeASs3zAAAxQ_3S4qY255.jpg

圖 2 ASI發(fā)送系統(tǒng)的仿真波形

仿真結(jié)果表明,輸入信號(hào)與編碼信號(hào)之間順序相差一個(gè)碼元周期,輸出抖動(dòng)被完全消除。

本文中的ASI接口測(cè)試由Honeywell公司的攝像頭、自行研制的MPEG2編碼板(視頻壓縮芯片為MB86391)、MPEG2解碼器、顯示器構(gòu)成,如圖3所示。

wKgaomUu-VeAGgitAAAd2ihbnYc033.jpg

圖 3 系統(tǒng)組成

ASI發(fā)送測(cè)試為:Honeywell公司的攝像頭和自行研制的MPEG2編碼板輸出符合MPEG2標(biāo)準(zhǔn)的TS流,通過標(biāo)準(zhǔn)SPI口送給本文的ASI轉(zhuǎn)換系統(tǒng)的SPI輸入,而經(jīng)SPI到ASI的轉(zhuǎn)換,通過BNC接頭的有線電纜送給解碼器的ASI口輸入,解碼后的視頻輸出送給顯示器,連續(xù)播放數(shù)十小時(shí),圖像清晰且顯示正常無誤。

實(shí)驗(yàn)結(jié)果證明,采用本文方法設(shè)計(jì)的ASI發(fā)送系統(tǒng),符合標(biāo)準(zhǔn)ASI接口規(guī)范,能有效可靠的實(shí)現(xiàn)SPI-ASI的編碼功能和高速串行數(shù)據(jù)流的發(fā)送功能。

5 結(jié)語(yǔ)

本文作者創(chuàng)新點(diǎn):在分析ASI發(fā)送系統(tǒng)機(jī)理的基礎(chǔ)之上,提出一種使用FPGA完成ASI發(fā)送系統(tǒng)的實(shí)現(xiàn)方案,并使用VHDL語(yǔ)言在Altara的FPGA上實(shí)現(xiàn)了硬件電路,仿真結(jié)果和實(shí)際測(cè)試完全正確。該方案層次分明、結(jié)構(gòu)簡(jiǎn)潔、編碼速度快、輸出抖動(dòng)小,與現(xiàn)有的使用專用芯片CY7B923的方法相比,具有更大的靈活性,為高速ASI數(shù)傳的應(yīng)用前端提供了條件。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1636

    文章

    21841

    瀏覽量

    608506
  • SPI
    SPI
    +關(guān)注

    關(guān)注

    17

    文章

    1731

    瀏覽量

    92899
  • ASI
    ASI
    +關(guān)注

    關(guān)注

    0

    文章

    10

    瀏覽量

    16771
  • vhdl
    +關(guān)注

    關(guān)注

    30

    文章

    819

    瀏覽量

    128786
  • 接口轉(zhuǎn)換器
    +關(guān)注

    關(guān)注

    0

    文章

    36

    瀏覽量

    8427

原文標(biāo)題:如何利用FPGA制作出SPI-ASI接口轉(zhuǎn)換器?

文章出處:【微信號(hào):gh_9d70b445f494,微信公眾號(hào):FPGA設(shè)計(jì)論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    FPGA配置lmk04616,如果用電平轉(zhuǎn)換連接lmk04616的spi數(shù)字接口1.8V管腳,什么轉(zhuǎn)換器合適?

    我現(xiàn)在用FPGA配置lmk04616,但是我的bank電平是3.3V,請(qǐng)問如果用電平轉(zhuǎn)換連接lmk04616的spi數(shù)字接口1.8V管腳,
    發(fā)表于 11-08 12:58

    DVB-C視頻傳輸接口ASI的設(shè)計(jì)方法

    和視頻解碼的輸入都是標(biāo)準(zhǔn)的并行11位信號(hào)。ASI串行傳輸,只需一根同軸電纜線傳輸,連線簡(jiǎn)單,傳輸距離長(zhǎng)。根據(jù)SPIASI的優(yōu)缺點(diǎn),需要
    發(fā)表于 09-26 17:58

    FPGA設(shè)計(jì)實(shí)例】基于FPGASPI接口應(yīng)用

    ;quot;,意為串行外圍接口,是Motorola首先在其MC68HCXX系列處理上定義的。SPI接口主要應(yīng)用在EEPROM、FLASH、實(shí)時(shí)時(shí)鐘、AD
    發(fā)表于 03-26 15:47

    雙向數(shù)據(jù)轉(zhuǎn)換器VHDL程序設(shè)計(jì)

    控制。為了使微控制的數(shù)據(jù)總線(8位)與SDRAM控制的數(shù)據(jù)總線(32位)相匹配,利用VHDL語(yǔ)言實(shí)現(xiàn)8位到32位的雙向數(shù)據(jù)
    發(fā)表于 05-08 06:18

    DVB-C視頻傳輸接口ASI的實(shí)現(xiàn)

    信號(hào)。ASI串行傳輸,只需一根同軸電纜線傳輸,連線簡(jiǎn)單,傳輸距離長(zhǎng)。根據(jù)SPIASI的優(yōu)缺點(diǎn),需要傳輸信號(hào)的SPI
    發(fā)表于 12-07 10:33

    SPIASI接口

    一般的MPEG2視頻編碼的輸出和視頻解碼的輸入都是標(biāo)準(zhǔn)的SPI接口信號(hào)。ASI串行傳輸,只
    發(fā)表于 12-11 11:05

    如何實(shí)現(xiàn)了SPIASI的相互轉(zhuǎn)換?

    如何實(shí)現(xiàn)了SPIASI的相互轉(zhuǎn)換?
    發(fā)表于 06-08 06:32

    如何利用FPGA制作SPI-ASI接口轉(zhuǎn)換器

    本文在分析ASI發(fā)送系統(tǒng)機(jī)理的基礎(chǔ)之上,提出一種使用FPGA完成ASI發(fā)送系統(tǒng)的實(shí)現(xiàn)方案,并使用VHDL語(yǔ)言在Altara的
    發(fā)表于 06-08 06:59

    VHDL語(yǔ)言FPGA/CPLD開發(fā)中的應(yīng)用?

    【摘 要】 通過設(shè)計(jì)實(shí)例詳細(xì)介紹了VHDL(VHSIC Hardware DescriptionLanguage)語(yǔ)言開發(fā)FPGA/CPLD的方法,以及與電路圖輸入和其它HDL
    發(fā)表于 05-10 19:47 ?1227次閱讀
    <b class='flag-5'>VHDL</b><b class='flag-5'>語(yǔ)言</b>在<b class='flag-5'>FPGA</b>/CPLD開發(fā)中的應(yīng)用?

    采用CPLD/FPGAVHDL語(yǔ)言電路優(yōu)化原理設(shè)計(jì)

    采用CPLD/FPGAVHDL語(yǔ)言電路優(yōu)化原理設(shè)計(jì) VHDL(Very High Speed Integrated Circuit Hardware Description Lan
    發(fā)表于 03-19 11:38 ?2575次閱讀
    采用CPLD/<b class='flag-5'>FPGA</b>的<b class='flag-5'>VHDL</b><b class='flag-5'>語(yǔ)言</b>電路優(yōu)化原理設(shè)計(jì)

    VHDL/VerilogHD語(yǔ)言開發(fā)PLD/FPGA的完整流程

    VHDL /VerilogHD語(yǔ)言開發(fā)PLD/ FPGA 的完整流程為: 1.文本編輯:任何文本編輯
    發(fā)表于 05-21 12:58 ?1368次閱讀

    FPGA模擬VGA時(shí)序PS_2總線的鍵盤接口VHDL源代碼

    Xilinx FPGA工程例子源碼:FPGA模擬VGA時(shí)序PS_2總線的鍵盤接口VHDL源代碼
    發(fā)表于 06-07 15:11 ?33次下載

    fpga什么編程語(yǔ)言_fpga的作用

    經(jīng)常看到不少人在論壇里發(fā)問,FPGA是不是C語(yǔ)言開發(fā)的?國(guó)外有些公司專注于開發(fā)解決編譯這方面問題,目的讓其能夠達(dá)到C
    發(fā)表于 07-29 16:37 ?2.5w次閱讀

    如何使用RS232轉(zhuǎn)SPI實(shí)現(xiàn)串口和SPI接口轉(zhuǎn)換?

    通過使用專門的轉(zhuǎn)換器來完成,這些轉(zhuǎn)換器將串口數(shù)據(jù)轉(zhuǎn)換SPI數(shù)據(jù),實(shí)現(xiàn)串口和SPI協(xié)議之間的交互。本文將詳細(xì)介紹如何使用RS232轉(zhuǎn)
    的頭像 發(fā)表于 09-14 17:52 ?2396次閱讀

    fpga的是什么編程語(yǔ)言 fpga什么語(yǔ)言開發(fā)

    fpga的是什么編程語(yǔ)言 FPGA(現(xiàn)場(chǎng)可編程邏輯門陣列)主要使用的編程語(yǔ)言是硬件描述語(yǔ)言(H
    的頭像 發(fā)表于 03-14 17:09 ?3811次閱讀