0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
电子发烧友
开通电子发烧友VIP会员 尊享10大特权
海量资料免费下载
精品直播免费看
优质内容免费畅学
课程9折专享价
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

什么是鄰道泄露抑制比(ACLR)?

冬至子 ? 來源:直放站 ? 作者:研發(fā)君 ? 2023-10-10 11:49 ? 次閱讀

什么是ACLR?

鄰道泄露抑制比是用于衡量下行的發(fā)射性能,是主信道的發(fā)射功率與測得的相鄰信道的功率之比。ACLR值越低,表示相臨信道的功率的干擾越小,說明系統(tǒng)的性能越好。一般用dBc作為單位。

現(xiàn)在有些廠家或運(yùn)營商的招標(biāo)規(guī)范喜歡用“輸入互調(diào)抑制”來定義該指標(biāo),主要是目前直放站系統(tǒng)需要兼容多制式,通過一個指標(biāo)去衡量2G、3G、4G5G的ACLR。

另外一個原因是由于ACLR的指標(biāo)太嚴(yán)格,如果設(shè)備是沒有DPD或是純模擬的,那么實(shí)現(xiàn)這個指標(biāo)完全靠末級的功放了,要滿足這么好的ACLR,一般得使用大功率功放,這樣整機(jī)的功耗和散熱又受影響了。所以提出一個新指標(biāo),就不用參考3GPP,進(jìn)而降低下標(biāo)準(zhǔn)。

那我們看看什么是輸入互調(diào)?

輸入互調(diào)是指兩個及兩個以上載波所導(dǎo)致的帶內(nèi)及帶外互調(diào)干擾信號和抑制能力。類似下圖所述:

圖片

輸入互調(diào)的指標(biāo)如下:

圖片

為什么需要ACLR?

ACLR、輸入互調(diào)和SEM都是衡量系統(tǒng)的工作頻段內(nèi)的“帶外雜散”。由于調(diào)制過程中和傳輸過程中的非線性產(chǎn)生的相鄰有用信道外的有害雜散。這個不包含雜散發(fā)射,雜散發(fā)射是指工作頻段外的,而ACLR和SEM衡量的帶外雜散都是屬于工作頻段內(nèi)。

由以上定義可以知道,ACLR和SEM類似,衡量設(shè)備共址的情況下,別互相干擾對方。

但ACLR和SEM還是有區(qū)別的,具體區(qū)別下期可以展開聊聊。

怎么設(shè)計(jì)才能滿足ACLR?

這個指標(biāo)優(yōu)化起來需要注意以下幾個方面:

1、末級功放的線性:主要是末級和推動級的功放的性能不好,特別是級聯(lián)后的線性,需要在設(shè)計(jì)前測試、仿真和計(jì)算。

2、信噪比不足:主要的輸出功率過小,特別是上行。輸出功率過小,底噪又很大,導(dǎo)致信噪比不足,這樣滿足不了ACLR。需要提高輸出功率或者降低底噪。

3、雜散泄露:特別是DA產(chǎn)生的雜散,特別是零中頻方案的設(shè)備,會有一個直流雜散,需要優(yōu)化到底噪之下。

4、DPD性能:除了小信號時功放的性能需要保證10dB以上的預(yù)留外,DPD算法的性能也需要保證,這都需要使用不同的制式信號去調(diào)測的。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • SEM
    SEM
    +關(guān)注

    關(guān)注

    0

    文章

    257

    瀏覽量

    14815
  • 零中頻
    +關(guān)注

    關(guān)注

    0

    文章

    64

    瀏覽量

    9264
  • DPD算法
    +關(guān)注

    關(guān)注

    0

    文章

    4

    瀏覽量

    7119
  • ACLR
    +關(guān)注

    關(guān)注

    0

    文章

    12

    瀏覽量

    8252
收藏 0人收藏

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    什么是共模抑制比?

    共模抑制比詳解在探頭的數(shù)據(jù)手冊上,共模抑制比性能參數(shù)是核心指標(biāo)之一。共模抑制比又名CMRR,通常用分貝(dB)來表示,其計(jì)算公式為:其中其中本司光隔離產(chǎn)品CMRR在直流或低頻下能達(dá)到120dB以上
    的頭像 發(fā)表于 06-23 09:45 ?52次閱讀
    什么是共模<b class='flag-5'>抑制比</b>?

    電源抑制

    電源抑制(PSRR),電源抑制(PSRR)是什么意思關(guān)鍵字:電源抑制(PSRR),電源
    發(fā)表于 04-08 13:30

    ISL28006:測量共模和電源抑制

    雖然電流檢測放大器(如ISL28006)的數(shù)據(jù)手冊以電氣規(guī)格的形式展示了器件性能,但有時客戶需要通過基準(zhǔn)測試來確認(rèn)電氣參數(shù)。尤其重要的是共模抑制比(CMRR)和電源抑制(PSRR),這些參數(shù)
    的頭像 發(fā)表于 02-21 09:49 ?452次閱讀
    ISL28006:測量共模和電源<b class='flag-5'>抑制</b><b class='flag-5'>比</b>

    什么是ACLR

    在射頻設(shè)計(jì)中,我們經(jīng)常會遇到各種各樣的系統(tǒng)指標(biāo),比如EVM,VSWR,NF,ACLR等等,這么多的縮寫搞得人云里霧里,尤其是對很多剛?cè)腴T的同學(xué)來說,不懂這些縮寫的意思,有時候很難理解大牛們在說
    的頭像 發(fā)表于 12-24 13:57 ?1081次閱讀
    什么是<b class='flag-5'>ACLR</b>?

    ads1291共模抑制比與頻率曲線中,為什么CMRR是負(fù)數(shù)?

    ads1291共模抑制比與頻率曲線中,為什么CMRR是負(fù)數(shù),我們的理解CMRR應(yīng)該是正數(shù)。 謝謝
    發(fā)表于 11-25 08:16

    怎么測ADS1299芯片的共模抑制比?

    怎么測ADS1299芯片的共模抑制比?將通道1的正負(fù)極輸入短接,接入一個0.5VP,共模電壓2.5V,F(xiàn)=50Hz,F(xiàn)FT圖像顯示輸出在50Hz時,為80dB。然而手冊是-110dB,應(yīng)該怎么測出-110dB的共模抑制比呢?
    發(fā)表于 11-15 06:26

    INA128共模抑制比波形失真,是為什么?

    按照圖接法,后面跟0.5~100Hz的貝塞爾帶通濾波器,加入15V的共模信號,測INA128共模抑制比波形失真,上部分波形被截去一部分,這是為什么?
    發(fā)表于 09-20 07:36

    INA128共模抑制比波形失真是為什么?

    按照圖接法,后面跟0.5~100Hz的貝塞爾帶通濾波器,測INA128共模抑制比波形失真,在輸入頻率很低時,幾十Hz時波形會上面一部分被截平,頻率變高到100Hz以后波形變得正常。這是為什么?
    發(fā)表于 09-20 07:35

    影響電路共模抑制比的因素有哪些?如何去提高電路的共模抑制比?

    影響電路共模抑制比的因素有哪些?如何去提高電路的共模抑制比?
    發(fā)表于 09-09 07:32

    如何測定儀表放大器的共模抑制比

    最近需要測定儀表放大器的共模抑制比, 按照:將所有電極連在一起,相對于大地驅(qū)動這些電極。同樣,共模抑制的定義是20×log(VOUT/VIN),其中,VIN為共模驅(qū)動信號,VOUT為特定目標(biāo)導(dǎo)聯(lián)
    發(fā)表于 09-03 08:28

    影響電路共模抑制比的因素有哪些?如何去提高電路的共模抑制比

    此電路用來檢測腦電波的信號,性能要求此電路的共模抑制比要達(dá)到不低于80dB,而現(xiàn)在實(shí)測只能達(dá)到67dB,想知道,影響電路共模抑制比的因素有哪些?如何去提高電路的共模抑制比?
    發(fā)表于 08-20 07:21

    運(yùn)放的共模抑制比和電源抑制比對輸出精度的影響是什么?

    1、很多人用運(yùn)放選共模抑制比越大越好,考慮到成本,我想計(jì)算一下理論值到底符不符合,比如我采分流器上的電流±74A,Gain=0.0335,共模輸入電壓有5V,電流精度要滿足0.05%,假如運(yùn)放
    發(fā)表于 08-15 07:43

    如何理解運(yùn)放的電源抑制參數(shù)?

    電源抑制PSRR有三個參數(shù),如OPA333 1、電源抑制比為1uV/V 2、長期穩(wěn)定性為1uV 3、通道分離,直流為0.1uV/V 特別是3號參數(shù),怎么理解
    發(fā)表于 08-12 06:37

    求助,關(guān)于INA333共模抑制比問題求解

    50Hz的共模信號(相對REF),我該怎么判斷共模抑制比的大小才合理? 問題三:如果我對1.65V產(chǎn)生的共模信號進(jìn)行軟件校準(zhǔn)清零,再疊加1V 50Hz的共模信號(相對REF)上去,測得的值是否為真實(shí)的1V 50Hz 下的共模抑制比? 如果不正確,那怎樣才能測到正確的值?
    發(fā)表于 08-05 06:27

    LDO電源抑制的測量方法

    LDO電源抑制(PSRR,Power Supply Rejection Ratio)是衡量線性穩(wěn)壓器(LDO)在電源電壓變化時對輸出電壓穩(wěn)定性的影響的一個重要指標(biāo)。 一、LDO電源抑制
    的頭像 發(fā)表于 07-14 10:14 ?1585次閱讀

    電子發(fā)燒友

    中國電子工程師最喜歡的網(wǎng)站

    • 2931785位工程師會員交流學(xué)習(xí)
    • 獲取您個性化的科技前沿技術(shù)信息
    • 參加活動獲取豐厚的禮品