1.概述
信號完整性(Signal Integrity,SI)是指電路系統(tǒng)中信號的質(zhì)量,如果在要求的時間內(nèi),信號能不失真地從源端傳輸?shù)浇邮斩?,我們就稱該信號是完整的。信號完整性分析的目的就是用最小的成本,最快的時間使產(chǎn)品達(dá)到波形完整性、時序完整性、電源完整性的要求。
2.典型的信號完整性問題
信號具有良好的信號完整性是指當(dāng)在需要的時候,具有所必需達(dá)到的電壓電平數(shù)值,差的信號完整性不是由某一單一因素導(dǎo)致的,而是板級設(shè)計中多種因素共同引起的。主要的信號完整性問題包括反射、振蕩、地彈、串?dāng)_、時序等。其中反射和串?dāng)_是引發(fā)信號完整性問題的兩大主要因素。
2.1 反射
反射是指信號在傳輸線上的回波現(xiàn)象,由于傳輸系統(tǒng)阻抗不匹配,會使傳輸?shù)男盘柌荒鼙煌耆?,造成部分能量返回。反射造成信號出現(xiàn)過沖(Overshoot)、振鈴(Ringing)、邊沿遲緩(階梯電壓波)。過沖是振鈴的欠阻尼狀態(tài),邊沿遲緩是振鈴的過阻尼狀態(tài)。下圖為信號反射的三種表現(xiàn)形式。
過沖一方面會造成強(qiáng)烈的電磁干擾,另一方面會損傷后面電路的輸入級,甚至失效。而振鈴會帶來信號長時間不能穩(wěn)定,邊沿遲緩帶來信號上升時間過長,二者都可能帶來信號的時序問題,如時鐘數(shù)據(jù)同步、建立與保持時間不滿足等。
2.2串?dāng)_
由于導(dǎo)線之間間距過小,當(dāng)有快速變化的電流流過導(dǎo)線時會產(chǎn)生交變的磁場,而使鄰近的導(dǎo)線上感應(yīng)出信號電壓,稱為串?dāng)_(Crosstalk)。下圖為受影響信號線上的串?dāng)_信號。
串?dāng)_干擾著正常的信號流,有可能造成數(shù)據(jù)錯誤,是造成誤碼的主要原因之一。PCB板層的參數(shù)、信號線間距、驅(qū)動端和接收端的電氣特性及信號線的端接方式對串?dāng)_都有一定影響。
3.信號完整性產(chǎn)生原因
- 信號上升沿變陡,帶寬高,也就是包含的頻率多,所以易出現(xiàn)反射,串?dāng)_等。
- 芯片工作電壓低,導(dǎo)致信號受干擾翻轉(zhuǎn)。
- 電路板集成度高,串?dāng)_影響嚴(yán)重。
常見的信號完整性問題引起問題的原因和相應(yīng)的解決方法:
4.信號完整性設(shè)計的難點(diǎn)
SI設(shè)計的主要難點(diǎn)在于需要綜合信號幅度、噪聲、邊沿、延時等影響信號質(zhì)量的多種因素,并且這種因素常常相互依賴,互相影響,交叉在一起,這就導(dǎo)致抑制了某一方面的影響可能又導(dǎo)致其他方面的影響惡化,因此SI設(shè)計中往往需要對各種因素反復(fù)權(quán)衡,做出系統(tǒng)化的綜合設(shè)計。
5.信號完整性和電源完整性之間的差異
在信號完整性中,重點(diǎn)是確保傳輸?shù)倪壿?在接收器中看起來就像 1(對0同樣如此)。在電源完整性中,重點(diǎn)是確保為驅(qū)動器和接收器提供足夠的電流以發(fā)送和接收1和0。因此,電源完整性可能會被認(rèn)為是信號完整性的一個組成部分。實際上,它們都是關(guān)于數(shù)字電路正確模擬操作的分析。
-
驅(qū)動器
+關(guān)注
關(guān)注
52文章
8237瀏覽量
146383 -
PCB板
+關(guān)注
關(guān)注
27文章
1448瀏覽量
51652 -
接收器
+關(guān)注
關(guān)注
14文章
2472瀏覽量
71917 -
信號完整性
+關(guān)注
關(guān)注
68文章
1408瀏覽量
95488 -
電源完整性
+關(guān)注
關(guān)注
9文章
209瀏覽量
20731
發(fā)布評論請先 登錄
相關(guān)推薦
評論