上拉電阻是一個(gè)電阻,它通常被連接到電路中的高電平值,以提供一個(gè)上拉電壓。這個(gè)電阻的作用是限制電流的流動(dòng),同時(shí)為電路提供高電平值。
在CMOS電路中,輸出驅(qū)動(dòng)能力有限,輸出的高電平標(biāo)準(zhǔn)值是VCC。如果不需要這個(gè)高電平,在輸出端口接上拉電阻可以提高抗干擾的能力。一般選擇上拉電阻的阻值時(shí)要考慮上拉電壓、輸出驅(qū)動(dòng)能力等多個(gè)因素。
上拉電阻的使用方法如下:
當(dāng)TTL電路驅(qū)動(dòng)COMS電路時(shí),如果TTL電路輸出的高電平低于COMS電路的最低高電平(一般為3.5V),這時(shí)就需要在TTL的輸出端接上拉電阻,以提高輸出高電平的值。
OC門電路必須加上拉電阻,以將開(kāi)關(guān)輸出改成電平輸出。
為加大輸出引腳的驅(qū)動(dòng)能力,有的單片機(jī)管腳上也常使用上拉電阻。
在COMS芯片上,為了防止靜電造成損壞,不用的管腳不能懸空,一般接上拉電阻產(chǎn)生降低輸入阻抗,提供泄荷通路。
芯片的管腳加上拉電阻來(lái)提高輸出電平,從而提高芯片輸入信號(hào)的噪聲容限增強(qiáng)抗干擾能力。
提高總線的抗電磁干擾能力。管腳懸空就比較容易接受外界的電磁干擾。
長(zhǎng)線傳輸中電阻不匹配容易引起反射波干擾,加上下拉電阻是電阻匹配,有效的抑制反射波干擾。
上拉電阻阻值的選擇原則包括:綜合考慮上拉電路的供電電壓、負(fù)載電流、與下拉電阻的匹配等,通常在1k到10k之間選取。
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。
舉報(bào)投訴
相關(guān)推薦
上拉電阻
揚(yáng)興科技
發(fā)布于 :2024年09月26日 16:41:20
上拉電阻、下拉電阻
在電子元器件間中,并不存在上拉電阻和下拉
發(fā)表于 08-22 13:59
CYBT-343026-01 與主機(jī) MCU 連接時(shí),I2S 或 UART 接口是否需要上拉電阻?
發(fā)表于 05-21 07:51
每個(gè)設(shè)備都可以將線拉低(Ground),但不能將線拉高(Vcc)。這種設(shè)計(jì)使得多個(gè)設(shè)備可以共享同一條總線,以進(jìn)行通信。二、I2C接口接外部上拉電阻的原因I2C(I
發(fā)表于 05-16 08:10
?6605次閱讀
我發(fā)現(xiàn)一個(gè)很奇怪的現(xiàn)象,每當(dāng)我用萬(wàn)用表的其中一個(gè)表筆去觸碰復(fù)位管腳10K的上拉電阻,觸碰端在5V的電源端那邊,單片機(jī)就復(fù)位。而靠近管腳端卻不會(huì)。不知這種現(xiàn)象正不正常。
發(fā)表于 05-08 06:47
上拉電阻和下拉電阻是電子電路設(shè)計(jì)中常用的兩種電阻。盡管它們有共同點(diǎn),例如影響電路的阻抗特性和限制電流流過(guò)電路的能力,但它們的工作原理和應(yīng)用場(chǎng)
發(fā)表于 05-02 15:18
?4829次閱讀
上拉電阻有助于降低系統(tǒng)的總功耗,同時(shí)保持電路的功能性和穩(wěn)定性。那么上拉電阻如何實(shí)現(xiàn)低功耗設(shè)計(jì)呢?
發(fā)表于 05-02 15:00
?996次閱讀
上拉電阻是一種用于保證輸入信號(hào)為預(yù)期邏輯電平的電阻元件。上拉
發(fā)表于 05-02 14:51
?3704次閱讀
各位好,我在查看USB協(xié)議時(shí)看到是需要在DP或DM上外接上拉電阻來(lái)選擇速度模式的,且F1系列的評(píng)估板也是如此,如圖
但當(dāng)我查看H7的評(píng)估板時(shí)就沒(méi)看到外部上
發(fā)表于 03-08 06:54
我在使用STM32H723ZGT6的USB功能時(shí)先采用了內(nèi)部USB控制器+外部上拉電阻的方式,把板子接入電腦可以檢測(cè)到設(shè)備插入,我看到H723有內(nèi)部的上
發(fā)表于 03-07 07:21
上拉就是將不確定的信號(hào)通過(guò)一個(gè)電阻鉗位在高電平,電阻同時(shí)起限流作用。而下拉電阻是直接接到地上,接二極管的時(shí)候
發(fā)表于 02-29 12:39
?4023次閱讀
,CyU3PGpioSetValue,在配置參數(shù)里CyU3PGpioSimpleConfig_t的結(jié)構(gòu)里,沒(méi)有看到此io口是否可以配置內(nèi)部上拉或下拉電阻。請(qǐng)為cx3的io口沒(méi)有內(nèi)部上
發(fā)表于 02-28 06:25
IO內(nèi)置上拉電阻的阻值是多少?所有IO都有內(nèi)置上拉電阻么,阻值是否一樣?
發(fā)表于 02-21 06:17
在此說(shuō)明由上拉電阻引起的電壓浮動(dòng)和選擇上拉電阻的方法。
發(fā)表于 02-20 16:37
?1236次閱讀
1.請(qǐng)問(wèn)max96724的參考設(shè)計(jì)原理圖資料有嗎?
2.請(qǐng)問(wèn)LOCK信號(hào)和ERRB信號(hào)的上拉電阻選用10K可以嗎,還是說(shuō)必須是規(guī)格書寫的40K
發(fā)表于 01-10 07:45
評(píng)論