0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

如何減少PCB雜散電容的影響

領(lǐng)卓打樣 ? 來(lái)源:領(lǐng)卓打樣 ? 作者:領(lǐng)卓打樣 ? 2023-08-24 08:56 ? 次閱讀

一站式PCBA智造廠家今天為大家講講如何減少PCB雜散電容的影響?減少PCB雜散電容的PCB設(shè)計(jì)方法。當(dāng)提到PCBA上的電子電路時(shí),經(jīng)常使用的術(shù)語(yǔ)是雜散電容。PCB上的導(dǎo)體、無(wú)源器件的預(yù)制電路板、PCBA、有安裝元器件的板之間以及元器件封裝(尤其是IC)中的SMD組件套件之間可能存在雜散電容。雜散電容是電子電路和電路板固有的物理屬性之一。那么如何減少PCB雜散電容的影響呢?今天深圳PCBA工廠就為大家解答一下吧!

減少PCB雜散電容的PCB設(shè)計(jì)方法

1、移除內(nèi)層接地層

PCB設(shè)計(jì)由于接地層會(huì)由于鄰近而增加與相鄰導(dǎo)體的電容,因此刪除內(nèi)層接地層以增加距離會(huì)有所幫助,這將使電容效應(yīng)最小化。這必須與最小化接地平面與信號(hào)平面相鄰時(shí)獲得的EMI的好處進(jìn)行權(quán)衡。

2、使用法拉第盾

法拉第屏蔽是放置在兩條跡線之間,PCB設(shè)計(jì)以最小化它們之間的電容效應(yīng)的接地跡線或平面,并且像其他屏蔽結(jié)構(gòu)一樣,它可以有效地減小雜散電容。

3、增加相鄰跡線之間的空間

另一種有效的緩解技術(shù)是PCB設(shè)計(jì)增加相鄰跡線之間的間距。隨著電容隨著距離的增加而減小,這是可以應(yīng)用的非常好的方法。

4、盡量減少使用過(guò)孔

通孔是使緊湊,復(fù)雜的PCB成為可能的關(guān)鍵要素。但是,過(guò)度使用可能會(huì)增加寄生電容問(wèn)題。例如雜散電容。通過(guò)PCB設(shè)計(jì)消除在沒(méi)有連接的層上的過(guò)孔周圍的環(huán)形環(huán)并最大程度地減少來(lái)自組件的過(guò)孔數(shù)量,可以減少這種PTH耦合。如BGA。

關(guān)于如何減少PCB雜散電容的影響?減少PCB雜散電容的PCB設(shè)計(jì)方法的知識(shí)點(diǎn),想要了解更多的,可關(guān)注領(lǐng)卓PCBA,如有需要了解更多PCB打樣、SMT貼片、PCBA加工的相關(guān)技術(shù)知識(shí),歡迎留言獲取!

審核編輯 黃宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 雜散電容
    +關(guān)注

    關(guān)注

    0

    文章

    17

    瀏覽量

    1424
  • PCB
    PCB
    +關(guān)注

    關(guān)注

    1

    文章

    1816

    瀏覽量

    13204
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    ADC10D1500采樣數(shù)據(jù)的原因?

    系列FPGA讀取ADC的量化數(shù)據(jù),使用Matlab對(duì)數(shù)據(jù)做FFT,觀察信號(hào)頻譜,在750MHZ處有明顯,該硬件電路板為個(gè)人設(shè)計(jì)電路板,現(xiàn)在找不到引起750M的原因,圖片在附件
    發(fā)表于 01-08 07:22

    ADS5407較差的原因?

    的SFDR(無(wú)動(dòng)態(tài)范圍)比較差,只有40~50dbc,而官方手冊(cè)上描述的SFDR在70dbc以上,我們做了以下措施: 修改了時(shí)鐘輸入端的匹配網(wǎng)絡(luò),前期ADS5407時(shí)鐘輸入信號(hào)特別差,如下圖所示: 修改
    發(fā)表于 01-08 06:30

    邊帶和開(kāi)關(guān)的含義是什么?會(huì)對(duì)電路造成什么影響?

    我在看ADC供電部分的時(shí)候,看到邊帶和開(kāi)關(guān)這兩詞不知道它的含義。請(qǐng)問(wèn)下大家它們的含義以及它們將會(huì)對(duì)電路造成什么影響? 謝謝大家了!?。。?!
    發(fā)表于 12-31 06:32

    DAC3482存在怎么解決?

    當(dāng)前DTRU產(chǎn)品中使用了DAC3482,故障率達(dá)到12%,從FPGA側(cè)IQ數(shù)據(jù)到達(dá)DAC3482,從3482出口處測(cè)量到的信號(hào),發(fā)現(xiàn)近端存在。具體見(jiàn)下圖所示。 另外做了如下實(shí)驗(yàn): 1、將
    發(fā)表于 12-16 06:23

    使用ADC12DJ3200做采樣系統(tǒng)時(shí),發(fā)現(xiàn)SFDR受限于交織,有什么方法降低Fs/2-Fin處的?

    我在使用ADC12DJ3200做采樣系統(tǒng)時(shí),發(fā)現(xiàn)SFDR受限于交織,在開(kāi)了前景校準(zhǔn)和offset filtering后,F(xiàn)s/4和Fs/2處的明顯變小,但是Fs/2-Fin
    發(fā)表于 12-13 15:14

    DAC39J82輸出信號(hào)在140MHz頻率存在怎么解決?

    在使用DAC39J82過(guò)程中我們發(fā)現(xiàn)DAC芯片在輸出是0—500M頻率信號(hào)時(shí),在120MHZ以下沒(méi)有沒(méi)有問(wèn)題。在150M,200M,300M 頻率下也沒(méi)有問(wèn)題。但在140M有
    發(fā)表于 11-22 06:07

    DAC38J84測(cè)試時(shí)有和諧波怎么解決?

    DAC38J84測(cè)試時(shí)有和諧波,的大小影響了SFDR,目前輸出60/50/70MHz IF點(diǎn)頻信號(hào)。在這些頻點(diǎn)中
    發(fā)表于 11-18 06:37

    LMX2572EVM在測(cè)試評(píng)估版時(shí),不同頻率下整數(shù)邊界差別很大是為什么?

    在測(cè)試評(píng)估版時(shí),不同頻率下整數(shù)邊界差別很大。 下表是100M鑒相頻率下,偏離1M的抑制: 頻率320133013401350136013701380139014001
    發(fā)表于 11-13 07:43

    LMX2594如何降低整數(shù)邊界?

    我的參考頻率為80MHz,鑒相頻率為160MHz,現(xiàn)在為80 的整數(shù)倍,是否為整數(shù)邊界?如何降低整數(shù)邊界
    發(fā)表于 11-11 08:02

    請(qǐng)問(wèn)LMX2694-EP輸出信號(hào)中有小數(shù)分頻該如何解決?

    大家好,如下圖所示,輸出的1GHz信號(hào)近端有小數(shù)分頻,后發(fā)現(xiàn)有的頻點(diǎn)沒(méi)有,有的頻點(diǎn)會(huì)更多,小數(shù)分頻的分子分母是計(jì)算出來(lái)可以正好輸出1GHz整數(shù)頻率; 相關(guān)配置:環(huán)路濾波器是用的參考設(shè)計(jì)中
    發(fā)表于 11-11 06:05

    有什么影響?從哪里來(lái)?

    說(shuō)到射頻的難點(diǎn)不得不提,也是射頻被稱為“玄學(xué)”的來(lái)源。也是學(xué)習(xí)射頻必經(jīng)的一個(gè)難點(diǎn)。本
    的頭像 發(fā)表于 11-05 09:59 ?1914次閱讀
    <b class='flag-5'>雜</b><b class='flag-5'>散</b>有什么影響?<b class='flag-5'>雜</b><b class='flag-5'>散</b>從哪里來(lái)?

    時(shí)鐘對(duì)高速DAC性能的影響

    電子發(fā)燒友網(wǎng)站提供《時(shí)鐘對(duì)高速DAC性能的影響.pdf》資料免費(fèi)下載
    發(fā)表于 10-17 11:10 ?0次下載
    時(shí)鐘<b class='flag-5'>雜</b><b class='flag-5'>散</b>對(duì)高速DAC性能的影響

    深入解析晶振時(shí)鐘信號(hào)干擾源:寄生電容、電容與分布電容

    作為電路板基材,以降低電容的影響。 布局優(yōu)化:合理布局和走線,減小元件之間的耦合電容,降低
    發(fā)表于 09-26 14:49

    LMX2531整數(shù)優(yōu)化的案例分析

    電子發(fā)燒友網(wǎng)站提供《LMX2531整數(shù)優(yōu)化的案例分析.pdf》資料免費(fèi)下載
    發(fā)表于 08-27 09:21 ?0次下載
    LMX2531整數(shù)<b class='flag-5'>雜</b><b class='flag-5'>散</b>優(yōu)化的案例分析

    變頻器控制引起的電機(jī)軸電壓

    變頻器控制引起的電機(jī)軸電壓? 變頻器(簡(jiǎn)稱VFD)是通過(guò)調(diào)整輸入電源頻率和電壓來(lái)控制電機(jī)轉(zhuǎn)速的裝置。它在工業(yè)控制應(yīng)用中得到廣泛應(yīng)用,可以提高能效和精度,并減少能源消耗。然而,變頻器控制引起的電機(jī)
    的頭像 發(fā)表于 02-01 14:08 ?965次閱讀