0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

如何在封裝設(shè)計(jì)中創(chuàng)建并使用非圓形過孔堆疊?

深圳(耀創(chuàng))電子科技有限公司 ? 2023-08-19 08:15 ? 次閱讀

要設(shè)計(jì)出尺寸更小的電子器件,可以在多層基板或多層印刷電路板 (PCB) 中采用高密度設(shè)計(jì),增加每層的使用率。在多層封裝或多層電路板的設(shè)計(jì)和制造過程中,過孔的作用不可或缺。我們需要使用過孔或電鍍過孔來實(shí)現(xiàn)從一層到另一層的布線。雖然也可以使用通孔或盲孔,但這兩種孔占用了過多的空間,使得復(fù)雜和高密度電子器件難以布線。要解決這個(gè)問題,可以使用堆疊的過孔,即兩個(gè)或兩個(gè)以上的分層過孔彼此堆疊在一起。


在本文中,我們將借助 Allegro Package Designer Plus 工具,探討如何在高密度復(fù)雜的封裝設(shè)計(jì)中使用非圓形的堆疊過孔。

01

創(chuàng)建數(shù)據(jù)庫

要想創(chuàng)建非圓形的堆疊過孔,首先要?jiǎng)?chuàng)建一個(gè)數(shù)據(jù)庫。啟動(dòng) Allegro Package Designer Plus,使用 File – New 功能創(chuàng)建一個(gè)新的圖檔,然后保存。

6ed0b576-3e25-11ee-ad04-dac502259ad0.png

02

設(shè)置層面

在這一步中,使用 File – Import 菜單中的 Techfile 和 Parameter 選項(xiàng),導(dǎo)入層堆疊技術(shù)文件和參數(shù)文件。選擇 Setup – Cross-section,打開 Cross-section Editor 并查看分層的層面。

6eea1b56-3e25-11ee-ad04-dac502259ad0.png

03

設(shè)置圖檔屬性

選擇 Edit – Properties,在 Find 過濾器中將 Find By Name 字段設(shè)置為 Drawing。在 Edit Property 對話框中,將 Pad_Shape_Touch_Connections 屬性設(shè)置為 True,然后點(diǎn)擊 OK。

6f1856c4-3e25-11ee-ad04-dac502259ad0.png

注意:此時(shí),必須選擇 File – Save 保存設(shè)計(jì)。

04

創(chuàng)建形狀符號

在 Allegro Package Designer Plus 中可以輕松創(chuàng)建新的形狀。為此,只需選擇 File – New,指定圖紙的名稱,選擇 Shape Symbol,然后點(diǎn)擊 OK。

6f4889a2-3e25-11ee-ad04-dac502259ad0.png

放大顯示中心位置。選擇 Add – Frectangle,在畫面上繪制一個(gè)實(shí)心矩形,設(shè)置 TOP 和 BOTTOM 間距坐標(biāo)。保存該符號。在 Project Directory 字段中顯示的位置會(huì)創(chuàng)建一個(gè)新的 .dra 文件。

6f6c392e-3e25-11ee-ad04-dac502259ad0.png

05

修改焊盤

創(chuàng)建非圓形堆疊過孔的主要步驟是編輯焊盤,操作起來很簡單。打開 .sip 文件,選擇 Tools – Padstack – Modify Design Padstack。從 Options 選項(xiàng)卡中選擇形狀,然后點(diǎn)擊 Edit。Padstack Editor 隨即打開。在 Start 選項(xiàng)卡中選擇 BBVia,然后以不同的名稱保存該焊盤。

6f92d28c-3e25-11ee-ad04-dac502259ad0.png

在 Design Layers 選項(xiàng)卡下,在 Regular Pad 欄中更改各層的定義,如下圖所示,然后保存焊盤。

6fc5b99a-3e25-11ee-ad04-dac502259ad0.png

06

擺放過孔

使用非圓形堆疊過孔的最后一步是在封裝層中擺放和旋轉(zhuǎn)過孔。

6fed03d8-3e25-11ee-ad04-dac502259ad0.png

結(jié)論

Allegro Package Designer Plus 提供了一套全面的功能,可以輕松完成高密度復(fù)雜的封裝設(shè)計(jì)。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4319

    文章

    23105

    瀏覽量

    398126
  • 電路板
    +關(guān)注

    關(guān)注

    140

    文章

    4963

    瀏覽量

    97957
  • 封裝
    +關(guān)注

    關(guān)注

    126

    文章

    7916

    瀏覽量

    143012
  • 電子器件
    +關(guān)注

    關(guān)注

    2

    文章

    590

    瀏覽量

    32096
收藏 人收藏

    評論

    相關(guān)推薦

    三維堆疊封裝新突破:混合鍵合技術(shù)揭秘!

    堆疊封裝領(lǐng)域中的核心驅(qū)動(dòng)力。本文將深入探討混合鍵合技術(shù)在三維堆疊封裝的研究進(jìn)展,分析其技術(shù)原理、應(yīng)用優(yōu)勢以及未來發(fā)展趨勢。
    的頭像 發(fā)表于 11-13 13:01 ?755次閱讀
    三維<b class='flag-5'>堆疊</b><b class='flag-5'>封裝</b>新突破:混合鍵合技術(shù)揭秘!

    芯片封裝設(shè)計(jì)引腳寬度和框架引腳的設(shè)計(jì)介紹

    芯片的封裝設(shè)計(jì),引腳寬度的設(shè)計(jì)和框架引腳的整形設(shè)計(jì)是兩個(gè)關(guān)鍵的方面,它們直接影響到元件的鍵合質(zhì)量和可靠性,本文對其進(jìn)行介紹,分述如下:
    的頭像 發(fā)表于 11-05 12:21 ?740次閱讀
    芯片<b class='flag-5'>封裝設(shè)</b>計(jì)引腳寬度和框架引腳的設(shè)計(jì)介紹

    芯片堆疊封裝技術(shù)實(shí)用教程(52頁P(yáng)PT)

    芯片堆疊封裝技術(shù)實(shí)用教程
    的頭像 發(fā)表于 11-01 11:08 ?3110次閱讀
    芯片<b class='flag-5'>堆疊</b><b class='flag-5'>封裝</b>技術(shù)實(shí)用教程(52頁P(yáng)PT)

    何在TMS320C6727 DSP上創(chuàng)建基于延遲的音頻效果

    電子發(fā)燒友網(wǎng)站提供《如何在TMS320C6727 DSP上創(chuàng)建基于延遲的音頻效果.pdf》資料免費(fèi)下載
    發(fā)表于 10-16 10:35 ?0次下載
    如<b class='flag-5'>何在</b>TMS320C6727 DSP上<b class='flag-5'>創(chuàng)建</b>基于延遲的音頻效果

    何在SQL創(chuàng)建觸發(fā)器

    的業(yè)務(wù)邏輯,以及執(zhí)行審計(jì)和記錄更改歷史等功能。下面,我將詳細(xì)解釋如何在SQL創(chuàng)建觸發(fā)器,附帶示例代碼。
    的頭像 發(fā)表于 07-18 16:01 ?1910次閱讀

    何在Draftsman創(chuàng)建PCB制造圖紙

    在制作PCB的過程,繪制面板制造圖紙是不可或缺的一步。單個(gè)PCB的制造圖紙只顯示單個(gè)PCB的鉆孔和板特征,但這些需要合并到整個(gè)面板的一張圖紙。根據(jù)不同公司或制造商的具體需求,一些設(shè)計(jì)團(tuán)隊(duì)需要接手創(chuàng)建面板圖紙,包括指定拆板方法
    的頭像 發(fā)表于 07-16 09:30 ?601次閱讀
    如<b class='flag-5'>何在</b>Draftsman<b class='flag-5'>中</b><b class='flag-5'>創(chuàng)建</b>PCB制造圖紙

    半導(dǎo)體組裝封裝設(shè)備市場遇冷

    據(jù)研究機(jī)構(gòu)TechInsights最新報(bào)告,2023年半導(dǎo)體組裝和封裝設(shè)備市場銷售額出現(xiàn)大幅下滑,總額降至41億美元,降幅高達(dá)26%。
    的頭像 發(fā)表于 06-05 11:02 ?608次閱讀

    為什么需要封裝設(shè)計(jì)?封裝設(shè)計(jì)做什么?

    做過封裝設(shè)計(jì),做過PCB板級的設(shè)計(jì),之前和網(wǎng)友有過交流,問題是:為什么要封裝設(shè)計(jì)?信號完整性體系從大的方面來看:芯片級->封裝級->板級。
    的頭像 發(fā)表于 04-16 17:03 ?871次閱讀
    為什么需要<b class='flag-5'>封裝設(shè)</b>計(jì)?<b class='flag-5'>封裝設(shè)</b>計(jì)做什么?

    多層pcb設(shè)計(jì)如何過孔的原理

    一站式PCBA智造廠家今天為大家講講如何實(shí)現(xiàn)多層PCB的過孔?多層pcb設(shè)計(jì)過孔的方法。在現(xiàn)代電子行業(yè),多層PCB設(shè)計(jì)已經(jīng)成為常見且重要的技術(shù)。多層PCB不僅可以提供更高的電路密度,同時(shí)還能提供
    的頭像 發(fā)表于 04-15 11:14 ?991次閱讀

    半導(dǎo)體后端工藝:封裝設(shè)計(jì)與分析

    圖1顯示了半導(dǎo)體封裝設(shè)計(jì)工藝的各項(xiàng)工作內(nèi)容。首先,封裝設(shè)計(jì)需要芯片設(shè)計(jì)部門提供關(guān)鍵信息,包括芯片焊盤(Chip Pad)坐標(biāo)、芯片布局和封裝互連數(shù)據(jù)。
    的頭像 發(fā)表于 02-22 14:18 ?1176次閱讀
    半導(dǎo)體后端工藝:<b class='flag-5'>封裝設(shè)</b>計(jì)與分析

    PCB線路板過孔蓋油與過孔塞油的優(yōu)劣比較

    隨著電子行業(yè)的發(fā)展,線路板(PCB)作為電子產(chǎn)品的基礎(chǔ)組件變得愈發(fā)重要。而線路板制造的關(guān)鍵工藝之一就是過孔處理。在過孔處理,過孔蓋油和
    的頭像 發(fā)表于 02-21 16:41 ?1691次閱讀

    什么是交換機(jī)堆疊?有哪些設(shè)備可以堆疊?如何建立堆疊?

    。 在交換機(jī)堆疊,有兩種常見的連接方式:物理堆疊和邏輯堆疊。物理堆疊是通過專用的堆疊模塊和
    的頭像 發(fā)表于 02-04 11:21 ?1910次閱讀

    PCB設(shè)計(jì)過孔能否打在焊盤上?

    在PCB設(shè)計(jì),過孔是否可以打在焊盤上需要根據(jù)具體的應(yīng)用場景和設(shè)計(jì)要求來決定。
    的頭像 發(fā)表于 01-25 09:35 ?2125次閱讀
    PCB設(shè)計(jì)<b class='flag-5'>中</b><b class='flag-5'>過孔</b>能否打在焊盤上?

    PCB過孔是什么意思

    PCB過孔(Via)是印刷電路板(Printed Circuit Board,簡稱PCB)上用于連接不同層之間的電氣連接點(diǎn)。在多層PCB設(shè)計(jì),由于信號和電源線的布線需要在不同的層次之間進(jìn)行交叉
    的頭像 發(fā)表于 01-16 17:17 ?4880次閱讀
    PCB<b class='flag-5'>中</b><b class='flag-5'>過孔</b>是什么意思

    如何創(chuàng)建重疊的封裝文件

    。它使用多層次的抽象,允許開發(fā)人員實(shí)現(xiàn)數(shù)據(jù)的封裝和隱藏,確保訪問這些數(shù)據(jù)的方式是可控的。本文將詳細(xì)介紹創(chuàng)建重疊的封裝文件的步驟和最佳實(shí)踐。 確定需求 在
    的頭像 發(fā)表于 01-07 16:51 ?589次閱讀