0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
电子发烧友
开通电子发烧友VIP会员 尊享10大特权
海量资料免费下载
精品直播免费看
优质内容免费畅学
课程9折专享价
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

基于FPGA的速率自適應(yīng)圖像抽取算法

FPGA設(shè)計(jì)論壇 ? 來源:未知 ? 2023-08-05 10:35 ? 次閱讀

wKgaomToPTWAI9LuAAAAuFYhST8821.png

點(diǎn)擊上方藍(lán)字關(guān)注我們

荷圖像可視化是深空探測任務(wù)中的重要需求,但受信道帶寬的限制,無法實(shí)時(shí)傳輸所有載荷數(shù)據(jù),因此星載復(fù)接存儲器中圖像的抽取下傳是實(shí)現(xiàn)任務(wù)可視化的關(guān)鍵。

本文設(shè)計(jì)了一種載荷圖像抽取方法,適用于深空探測航天器載荷自主管理和可視化應(yīng)用。通過圖像幀識別、指針管理和數(shù)據(jù)篩選實(shí)現(xiàn)圖像抽幀回放算法,具有圖像完整、實(shí)時(shí),速率自適應(yīng)的特點(diǎn)。該方法在某探測器工程項(xiàng)目中采用FPGA進(jìn)行了實(shí)現(xiàn),經(jīng)測試、試驗(yàn)驗(yàn)證,滿足工程可視化要求。

0引言

隨著深空探測任務(wù)需求的發(fā)展,星上數(shù)據(jù)流呈現(xiàn)復(fù)雜化、多樣化,對在軌數(shù)據(jù)處理的需求迅速增長,地面可視化是深空探測工程任務(wù)的重要需求之一,在軌圖像的存儲和實(shí)時(shí)抽取下傳是解決可視化需求的關(guān)鍵。實(shí)際工程中,圖像數(shù)據(jù)量與下行速率之間存在矛盾,工程應(yīng)用上需要獲取高分辨率的載荷圖像導(dǎo)致了數(shù)據(jù)速率的增加,而深空探測受數(shù)傳信道距離和速率的限制,無法實(shí)時(shí)下傳全部數(shù)據(jù)。因此需要在星載復(fù)接存儲器中對圖像進(jìn)行處理,存儲圖像數(shù)據(jù)的同時(shí)對圖像進(jìn)行整幀抽取,下傳最新的圖像,實(shí)現(xiàn)任務(wù)可視化。星載復(fù)接存儲器的功能是將多路不同格式的載荷數(shù)據(jù)按照高級在軌系統(tǒng)協(xié)議格式形成一路數(shù)據(jù)流,經(jīng)過切分、組幀形成多個(gè)虛擬信道數(shù)據(jù)單元(VCDU),存入大容量存儲芯片(FLASH),同時(shí)將大容量存儲芯片中的數(shù)據(jù)按照選定地址進(jìn)行回放,并根據(jù)需求對回放數(shù)據(jù)進(jìn)行篩選。

針對上述需求,在星載復(fù)接存儲器的存儲回放過程中通過圖像幀識別、指針管理、數(shù)據(jù)篩選實(shí)現(xiàn)抽取速率自適應(yīng)的載荷圖像抽取方法,并通過FPGA進(jìn)行實(shí)現(xiàn)和驗(yàn)證,可為后續(xù)深空探測載荷數(shù)據(jù)管理任務(wù)提供技術(shù)參考。

1抽幀回放算法

星載復(fù)接存儲器的功能為復(fù)接多路載荷圖像數(shù)據(jù),將復(fù)接后的數(shù)據(jù)流存入大容量存儲器,根據(jù)回放指令將固存中數(shù)據(jù)讀出,進(jìn)行信道編碼后輸出至數(shù)傳。

抽幀回放的過程應(yīng)結(jié)合復(fù)接存儲器的工作過程,由于一幅圖像數(shù)據(jù)量較大,復(fù)接器入口無法緩存整幅圖像,因此綜合考慮軟硬件開銷,設(shè)計(jì)在記錄時(shí)進(jìn)行數(shù)據(jù)標(biāo)記,抽取在存儲之后的回放過程中完成。

抽取方法如圖1所示,圖像通過LVDS接口以串行形式輸入,在接口預(yù)處理模塊,將一幅圖像切分并填充為多個(gè)虛擬信道數(shù)據(jù)單元(VCDU),用于存儲和下傳。

同時(shí)利用跟隨的門控信號判定圖像數(shù)據(jù)的頭尾,產(chǎn)生圖像幀頭、幀尾標(biāo)識信號,以標(biāo)識一幅完整的圖像。信息附加模塊將頭尾標(biāo)識信號組織成附加信息,填入數(shù)據(jù)內(nèi)。

wKgaomToPTWAflHdAABm3WdbkZk865.jpg

為了保證回放的圖像總是最新的圖像數(shù)據(jù),需要知道最新圖像的幀頭VCDU地址及幀尾VCDU的存儲地址。因此在記錄過程中,使用一個(gè)最新圖像數(shù)據(jù)幀地址寄存器來記錄存儲器中最新圖像的幀頭幀尾VCDU地址,每收完一幅完整的圖像數(shù)據(jù)立即更新最新圖像數(shù)據(jù)幀地址寄存器中的地址信息,保證最新圖像數(shù)據(jù)幀地址寄存器中的地址為最新圖像數(shù)據(jù)的幀頭幀尾VCDU地址。

回放時(shí),收到數(shù)據(jù)請求信號,回放控制模塊從最新圖像數(shù)據(jù)幀地址寄存器中加載最新圖像地址,從此地址處依次回放,直到遇到了有尾幀標(biāo)記字節(jié)的數(shù)據(jù)幀,完成一幅圖像的抽取回放,之后繼續(xù)加載最新圖像數(shù)據(jù)幀地址寄存器,進(jìn)行下一幅圖像回放。

由于采用數(shù)據(jù)復(fù)接設(shè)計(jì),多路圖像會同時(shí)進(jìn)入存儲器,以多種VCDU的形式存在,F(xiàn)LASH的頁操作導(dǎo)致每次回放出的數(shù)據(jù)為兩個(gè)VCDU,因此在備用符號域中設(shè)計(jì)附加信息,通過對附加信息的判讀濾除多余數(shù)據(jù),保證回放數(shù)據(jù)中充滿有效抽取圖像。

回放的速率取決于下行信道的速率,工程中由上級的回放請求信號控制。在每次請求到來時(shí),均加載預(yù)先存入的最新圖像地址,既保證了圖像實(shí)時(shí)性,又達(dá)到了抽取速率自適應(yīng)的要求。

抽幀回放算法主要考慮三個(gè)方面:抽取圖像為完整的載荷圖像數(shù)據(jù);當(dāng)前抽取出的圖像為最新數(shù)據(jù);抽取算法對抽取速率自適應(yīng)。

1.1完整性設(shè)計(jì)

輸入圖像數(shù)據(jù)由接口模塊生成VCDU,不同載荷數(shù)據(jù)通過VCID被區(qū)分為不同類的VCDU,由于FLASH采用頁操作模式,一頁的大小為2 KB,設(shè)計(jì)中一頁包含兩個(gè)VCDU.

FLASH的讀寫都基于頁進(jìn)行操作,讀出一頁的兩個(gè)VCDU中,有多種可能性,數(shù)據(jù)處理過程如圖2所示,圖2中給出三種可能,一是前一個(gè)是需要抽取的頭數(shù)據(jù),后一個(gè)是需要抽取的中間數(shù)據(jù);二是前一個(gè)是需要抽取的圖像數(shù)據(jù),后一個(gè)是不需要抽取的其他VCDU數(shù)據(jù);三是前一個(gè)是需要抽取的尾數(shù)據(jù),后一個(gè)是下一幅圖像的頭,但不需要抽取。

wKgaomToPTWAMPA0AABNO-AHJDM058.jpg

可見,在抽取回放中必須濾除一定數(shù)據(jù),保證抽取圖像的完整性和正確性,因此在存儲時(shí)增加附加信息,以解決圖像完整性問題。

附加信息設(shè)計(jì)為6 b,格式定義見表1.

wKgaomToPTWAJck9AAArwzdray0933.jpg

附加信息與數(shù)據(jù)一起被存到存儲芯片中。在回放時(shí),讀取附加信息,解析出高VCDU有效/無效信號和低VCDU有效/無效信號。由回放請求模塊進(jìn)行數(shù)據(jù)濾除,保證僅回放有效數(shù)據(jù),并且為完整圖像。

附加信息與有效標(biāo)志映射關(guān)系見表2.對輸入數(shù)據(jù)的各種情況,按照表2中映射關(guān)系解析出有效/無效信號。

wKgaomToPTWAF17yAAArKmmyeOI205.jpg

數(shù)據(jù)過濾模塊設(shè)置緩存,根據(jù)高低VCDU有效標(biāo)示控制緩存地址,為1進(jìn)行讀取,為0跳過無效的VCDU數(shù)據(jù),實(shí)現(xiàn)數(shù)據(jù)的濾除。

1.2實(shí)時(shí)性設(shè)計(jì)

方法中必須獲取到幀頭VCDU信息和幀尾VCDU信息才會更新圖像數(shù)據(jù)幀地址寄存器,即在收到一整幅圖像之后才能進(jìn)行回放。

抽取的延時(shí)計(jì)算一幅圖像第一比特輸出和輸入時(shí)間之差,最壞情況時(shí)第N幅圖像已經(jīng)寫入,第N + 1幅圖像尾部沒有寫完,即在第N幅圖像頭寫入后兩幅圖像時(shí)間才開始回放。抽取過程中延遲時(shí)間=兩幅圖像時(shí)間+數(shù)據(jù)回放時(shí)間。工程中,圖像生成速率為10幅/s,一幅圖像的生成時(shí)間按100 ms計(jì)算。

回放數(shù)據(jù)的時(shí)間為數(shù)據(jù)從FLASH芯片中讀出時(shí)間和數(shù)據(jù)緩存時(shí)間,每頁2 KB,讀取時(shí)間約320μs;其余處理路徑上的寄存時(shí)間《10μs.因此,抽取過程中延遲時(shí)間約為200.33 ms,完全可以滿足圖像的回放觀看需要。

1.3速率自適應(yīng)設(shè)計(jì)

圖像抽取的比例(即抽取圖像的間隔)與輸入速率和回放速率相關(guān),在工程應(yīng)用中,輸入圖像速率為13.33 Mb/s,回放速率為50 Kb/s,其中圖像有效數(shù)據(jù)率為41.808 Kb/s,一幅圖像大小為131 080 B,每幅圖像形成149個(gè)VCDU幀,下行共149×1 024 B=152 576 B.

以50 Kb/s速率進(jìn)行回放,回放一幅圖像需要152 576×8/41 808=29.19 s,此過程中記錄圖像29.19×10=291.9,約292幀,即間隔約292幀抽取一幅圖像。

實(shí)現(xiàn)速率自適應(yīng)的關(guān)鍵是抽取方法的各個(gè)環(huán)節(jié)和輸入速率、回放速率均沒有耦合。

輸入數(shù)據(jù)通過幀頭尾識別,劃分為標(biāo)識出頭尾的VCDU,輸入數(shù)據(jù)速率改變,僅影響VCDU的數(shù)據(jù)間隔。

VCDU的數(shù)據(jù)間隔實(shí)際影響寫控制模塊對FLASH芯片操作的頻繁程度。因此在輸入速率符合入口速率的要求時(shí),數(shù)據(jù)可以被正常存儲并產(chǎn)生附加信息,輸入速率對方法沒有影響。

回放數(shù)據(jù)從FLASH讀出后,解析附加信息,進(jìn)行緩存、濾除無效數(shù)據(jù)后輸出回放?;胤潘俾实母淖?,將導(dǎo)致回放控制模塊加載頭尾寄存器的間隔改變?;胤潘俾蕼p慢,加載間隔增長,頭尾地址寄存器將被寫控制模塊刷新多次,即抽取圖像的間隔自動增大?;胤潘俾始涌?,加載間隔減小,由于在算法設(shè)計(jì)中考慮只有新的頭尾地址被存入時(shí),回放模塊才能正確加載新地址,否則回放模塊會停止在當(dāng)前地址繼續(xù)等待新圖像。因此抽取圖像的間隔會自動減小,當(dāng)沒有新圖像時(shí),抽取模塊會等待新數(shù)據(jù)進(jìn)入。

速率的自適應(yīng)有利于算法的穩(wěn)定性和通用性,在輸入、回放速率改變時(shí)不需要改變抽取程序即可實(shí)現(xiàn)抽取回放功能。

2工程實(shí)現(xiàn)與驗(yàn)證

在工程中采用Xilinx公司300萬門FPGA,XQR2V3000[10]進(jìn)行實(shí)現(xiàn),占用資源(Slices)27%,經(jīng)仿真和測試驗(yàn)證滿足需求。

2.1仿真情況

FPGA仿真情況如圖3所示,在抽取回放過程中,回放指針關(guān)系正確,間隔相等,符合分析情況。

wKgaomToPTWAfCkZAABX1WgamqU289.jpg

2.2工程驗(yàn)證情況

在下行速率50 Kb/s時(shí),按前述計(jì)算,間隔292幀抽取一幅圖像。實(shí)際測試中,抽取圖像均為整幅圖像幀,且兩幅圖像之間連續(xù),抽取的圖像號為0,291,581,872,1 167,1 457,1 749,2 040,2 334,2 627,2 917,3 209,3 500,3 793,4 083,4 377,4 668,4 961,5 251,5 543,5 837,6 128,6 421,6 711,7 003,圖像號、圖像間距的測試結(jié)果與理論值對比如圖4(a),(b)所示,實(shí)際測試圖像間隔與計(jì)算值符合,誤差小于3幅圖像。

在下行速率250 Kb/s時(shí),有效數(shù)據(jù)率為241.808 Kb/s,按上文計(jì)算方式計(jì)算,間隔約50幀抽取一幅圖像。實(shí)際測試中,抽取圖像均為整幅圖像幀,且兩幅圖像之間連續(xù),抽取的圖像號為0,50,100,151,201,251,302,353,403,453,504,555,605,655,706,757,807,857,908,959,1 009,1 059.圖像號、圖像間距的測試結(jié)果與理論值對比如圖4(c)、(d)所示,實(shí)際測試圖像間隔與計(jì)算值符合,誤差小于1幅圖像。

wKgaomToPTWAdm8hAACICZS1nn0097.jpg

兩種速率下,實(shí)際測試圖像間隔與計(jì)算值符合,驗(yàn)證了方法的功能性能符合需求,且具有速率自適應(yīng)特點(diǎn)。

3結(jié)語

本文設(shè)計(jì)實(shí)現(xiàn)了一種速率自適應(yīng)的載荷圖像抽取方法,適用于深空探測器載荷自主管理和地面可視化應(yīng)用,實(shí)現(xiàn)了完整載荷圖像實(shí)時(shí)抽取。采用FPGA實(shí)現(xiàn)算法,經(jīng)過測試,抽取圖像完整,等間距,可適用于不同下傳速率,滿足可視化要求。可以作為后續(xù)深空探測載荷自主管理的技術(shù)參考。

wKgaomToPTaAa89cAAAJM7aZU1A542.png

有你想看的精彩 至芯科技-FPGA就業(yè)培訓(xùn)來襲!你的選擇開啟你的高薪之路!7月12號北京中心開課、歡迎咨詢! 利用FPGA進(jìn)行基本運(yùn)算及特殊函數(shù)定點(diǎn)運(yùn)算 如何在FPGA中實(shí)現(xiàn)狀態(tài)機(jī)

wKgaomToPTaAPCV_AABUdafP6GM120.jpg

掃碼加微信邀請您加入FPGA學(xué)習(xí)交流群

wKgaomToPTaAXCJ5AABiq3a-ogY726.jpgwKgaomToPTaAEAUOAAACXWrmhKE994.png

歡迎加入至芯科技FPGA微信學(xué)習(xí)交流群,這里有一群優(yōu)秀的FPGA工程師、學(xué)生、老師、這里FPGA技術(shù)交流學(xué)習(xí)氛圍濃厚、相互分享、相互幫助、叫上小伙伴一起加入吧!

點(diǎn)個(gè)在看你最好看


原文標(biāo)題:基于FPGA的速率自適應(yīng)圖像抽取算法

文章出處:【微信公眾號:FPGA設(shè)計(jì)論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1641

    文章

    21910

    瀏覽量

    611619

原文標(biāo)題:基于FPGA的速率自適應(yīng)圖像抽取算法

文章出處:【微信號:gh_9d70b445f494,微信公眾號:FPGA設(shè)計(jì)論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 0人收藏

    評論

    相關(guān)推薦

    進(jìn)群免費(fèi)領(lǐng)FPGA學(xué)習(xí)資料!數(shù)字信號處理、傅里葉變換與FPGA開發(fā)等

    的實(shí)現(xiàn)、多抽樣率數(shù)字信號系統(tǒng)、DFT和FFT算法、未來很可能實(shí)現(xiàn)的高級算法以及自適應(yīng)濾波器等。給出了Verilog源代碼和術(shù)語。 02、數(shù)字信號處理――原理、算法與應(yīng)用 系統(tǒng)地闡述了數(shù)
    發(fā)表于 04-07 16:41

    GLAD應(yīng)用:大氣像差與自適應(yīng)光學(xué)

    概述 激光在大氣湍流中傳輸時(shí)會拾取大氣湍流導(dǎo)致的相位畸變,特別是在長距離傳輸?shù)募す馔ㄐ畔到y(tǒng)中。這種畸變會使傳輸激光的波前劣化。通過在系統(tǒng)中引入自適應(yīng)光學(xué)系統(tǒng),可以對激光傳輸時(shí)拾取的低頻畸變進(jìn)行校正
    發(fā)表于 03-10 08:55

    AMD Versal自適應(yīng)SoC器件Advanced Flow概覽(下)

    在 AMD Vivado Design Suite 2024.2 版本中,Advanced Flow 自動為所有 AMD Versal 自適應(yīng) SoC 器件啟用。請注意,Advanced Flow
    的頭像 發(fā)表于 01-23 09:33 ?450次閱讀
    AMD Versal<b class='flag-5'>自適應(yīng)</b>SoC器件Advanced Flow概覽(下)

    基于自適應(yīng)優(yōu)化的高速交叉矩陣設(shè)計(jì)

    提出了一種基于自適應(yīng)優(yōu)化的交叉矩陣傳輸設(shè)計(jì),采用AHB協(xié)議并引入自適應(yīng)突發(fā)傳輸調(diào)整和自適應(yīng)優(yōu)先級調(diào)整的創(chuàng)新機(jī)制。通過動態(tài)調(diào)整突發(fā)傳輸?shù)拈L度和優(yōu)先級分配,實(shí)現(xiàn)了對數(shù)據(jù)流的有效管理,提升了系統(tǒng)的帶寬
    的頭像 發(fā)表于 01-18 10:24 ?290次閱讀

    UHF RFID自適應(yīng)射頻干擾對消技術(shù)

    。針對目前有源干擾對消技術(shù)存在的抑制效果和實(shí)時(shí)性較差的缺點(diǎn)在分析有源干擾對消原理的基礎(chǔ)上提出了基于改進(jìn)Powell 搜索算法自適應(yīng)射頻干擾對消方案。設(shè)計(jì)了有源對消電路通過改進(jìn)的Powell 最優(yōu)值搜索算法實(shí)現(xiàn)電路控制參數(shù)的
    發(fā)表于 11-05 10:22 ?1次下載

    步進(jìn)電機(jī)如何自適應(yīng)控制?步進(jìn)電機(jī)如何細(xì)分驅(qū)動控制?

    步進(jìn)電機(jī)是一種將電脈沖信號轉(zhuǎn)換為角位移或線位移的電機(jī),廣泛應(yīng)用于各種自動化控制系統(tǒng)中。為了提高步進(jìn)電機(jī)的性能,自適應(yīng)控制和細(xì)分驅(qū)動控制是兩種重要的技術(shù)手段。 一、步進(jìn)電機(jī)的自適應(yīng)控制 自適應(yīng)控制
    的頭像 發(fā)表于 10-23 10:04 ?1269次閱讀

    FPGA圖像處理領(lǐng)域的優(yōu)勢有哪些?

    時(shí),FPGA可以輕松地適應(yīng)新的算法,而無需重新設(shè)計(jì)硬件。這種靈活性使得FPGA圖像處理領(lǐng)域具有更快的開發(fā)速度,有助于縮短產(chǎn)品的上市時(shí)間。同
    發(fā)表于 10-09 14:36

    TDP1204和TMDS1204如何使用自適應(yīng)均衡

    電子發(fā)燒友網(wǎng)站提供《TDP1204和TMDS1204如何使用自適應(yīng)均衡.pdf》資料免費(fèi)下載
    發(fā)表于 09-11 10:28 ?0次下載
    TDP1204和TMDS1204如何使用<b class='flag-5'>自適應(yīng)</b>均衡

    TUSB1146的自適應(yīng)均衡帶來的益處

    電子發(fā)燒友網(wǎng)站提供《TUSB1146的自適應(yīng)均衡帶來的益處.pdf》資料免費(fèi)下載
    發(fā)表于 09-03 10:56 ?0次下載
    TUSB1146的<b class='flag-5'>自適應(yīng)</b>均衡帶來的益處

    ALINX受邀參加AMD自適應(yīng)計(jì)算峰會

    近日,AMD 自適應(yīng)計(jì)算峰會(AMD Adaptive Computing Summit, 即 AMD ACS)在深圳舉行,聚焦 AMD 自適應(yīng) SoC 和 FPGA 產(chǎn)品最新動態(tài),以及設(shè)計(jì)工具和開發(fā)環(huán)境的前沿技巧,是全球硬件開
    的頭像 發(fā)表于 08-02 14:36 ?807次閱讀

    FPGA在人工智能中的應(yīng)用有哪些?

    FPGA在語音識別領(lǐng)域也有廣泛應(yīng)用。通過算法優(yōu)化和硬件自適應(yīng)能力,FPGA可以實(shí)現(xiàn)高效的語音信號處理和識別,提供低延時(shí)、高精度的語音識別系統(tǒng)。 機(jī)器人控制:
    發(fā)表于 07-29 17:05

    如何在自己的固件中增加wifi自適應(yīng)性相關(guān)功能,以通過wifi自適應(yīng)認(rèn)證測試?

    目前官方提供了自適應(yīng)測試固件 ESP_Adaptivity_v2.0_26M_20160322.bin 用于進(jìn)行 wifi 自適應(yīng)認(rèn)證測試. 請問如何在自己的固件中增加 wifi 自適應(yīng)性相關(guān)功能,以通過 wifi
    發(fā)表于 07-12 08:29

    FPGA設(shè)計(jì)經(jīng)驗(yàn)之圖像處理

    今天和大俠簡單聊一聊基于FPGA圖像處理,之前也和各位大俠聊過相關(guān)的圖像處理,這里面也超鏈接了幾篇,具體如下: 圖像邊緣檢測算法體驗(yàn)步驟
    發(fā)表于 06-12 16:26

    基于FPGA的實(shí)時(shí)邊緣檢測系統(tǒng)設(shè)計(jì),Sobel圖像邊緣檢測,FPGA圖像處理

    摘要 :本文設(shè)計(jì)了一種 基于 FPGA 的實(shí)時(shí)邊緣檢測系統(tǒng) ,使用OV5640 攝像頭模塊獲取實(shí)時(shí)的視頻圖像數(shù)據(jù),提取圖像邊緣信息并通過 VGA顯示。FPGA 內(nèi)部使用流水線設(shè)計(jì)和 并
    發(fā)表于 05-24 07:45

    基于FPGA的常見的圖像算法模塊總結(jié)

    意在給大家補(bǔ)充一下基于FPGA圖像算法基礎(chǔ),于是講解了一下常見的圖像算法模塊,經(jīng)過個(gè)人的總結(jié),將知識點(diǎn)分布如下所示。
    的頭像 發(fā)表于 04-28 11:45 ?786次閱讀
    基于<b class='flag-5'>FPGA</b>的常見的<b class='flag-5'>圖像</b><b class='flag-5'>算法</b>模塊總結(jié)

    電子發(fā)燒友

    中國電子工程師最喜歡的網(wǎng)站

    • 2931785位工程師會員交流學(xué)習(xí)
    • 獲取您個(gè)性化的科技前沿技術(shù)信息
    • 參加活動獲取豐厚的禮品