0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

芯片設計商ASICLAND正開發(fā)使用硅橋的新型封裝技術

微云疏影 ? 來源:綜合整理 ? 作者:綜合整理 ? 2023-08-03 10:47 ? 次閱讀

據(jù)thelec報道,韓國芯片設計公司asicland正在開發(fā)為臺積電客戶減少cowos(芯片層疊封裝)費用的新包裝技術。

ASICLAND代表Kang Sung-mo表示:與集成式扇出型封裝和有機基板封裝相比,CoWoS在性能和功耗方面有改進的空間。

Kang Sung-mo表示,cowos還可以靈活調整中介層的大小,asicland正在開發(fā)新的包裝技術,以改善硅中介層的費用。

cowos是臺灣積累使用的先進包裝技術,使用硅媒介層和硅通孔。

連接邏輯芯片和高帶寬內存(hbm)的中間階層在英偉達的a100和h100以及英特爾的gaudi顯卡上使用cowos技術。

除了硅中繼層外,cowos的其他版本使用再分配層(rdl)中繼層,或內置低成本的硅橋,其中包括rdl。

asicland的新套件使用的是比硅中介階層費用競爭力更高的rdl中介階層。

hbm和soc位于rdl中間層的頂端,芯片之間的連接使用硅橋。asis land還安裝了散熱器。

asicland是為臺積電工作的韓國唯一的設計公司,從2019年開始與tsmc合作。ASICLAND將于今年年末在韓國交易所上市。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 封裝
    +關注

    關注

    127

    文章

    7963

    瀏覽量

    143177
  • 芯片設計
    +關注

    關注

    15

    文章

    1024

    瀏覽量

    54945
  • CoWoS
    +關注

    關注

    0

    文章

    143

    瀏覽量

    10515
收藏 人收藏

    評論

    相關推薦

    芯片封裝與焊接技術

    ? ? ? 芯片封裝與焊接技術。 ? ? ?
    的頭像 發(fā)表于 01-06 11:35 ?241次閱讀
    <b class='flag-5'>芯片</b><b class='flag-5'>封裝</b>與焊接<b class='flag-5'>技術</b>

    先進封裝技術-17技術(下)

    先進封裝技術(Semiconductor Advanced Packaging) - 1 混合鍵合技術(上) 先進封裝技術(Semicond
    的頭像 發(fā)表于 12-24 10:59 ?488次閱讀
    先進<b class='flag-5'>封裝</b><b class='flag-5'>技術</b>-17<b class='flag-5'>硅</b><b class='flag-5'>橋</b><b class='flag-5'>技術</b>(下)

    先進封裝技術-16技術(上)

    先進封裝技術(Semiconductor Advanced Packaging) - 1 混合鍵合技術(上) 先進封裝技術(Semicond
    的頭像 發(fā)表于 12-24 10:57 ?408次閱讀
    先進<b class='flag-5'>封裝</b><b class='flag-5'>技術</b>-16<b class='flag-5'>硅</b><b class='flag-5'>橋</b><b class='flag-5'>技術</b>(上)

    先進封裝中的TSV/通孔技術介紹

    注入導電物質,將相同類別芯片或不同類別的芯片進行互連,達到芯片級集成的先進封裝技術。 TSV技術
    的頭像 發(fā)表于 12-17 14:17 ?436次閱讀
    先進<b class='flag-5'>封裝</b>中的TSV/<b class='flag-5'>硅</b>通孔<b class='flag-5'>技術</b>介紹

    華天科技基扇出封裝

    來源:華天科技 在半導體封裝領域, 扇出(Fan-Out)技術 正以其獨特的優(yōu)勢引領著新一輪的技術革新。它通過將芯片連接到更寬廣的基板上,實現(xiàn)了更高的I/O密度和更優(yōu)秀的熱性能。由于扇
    的頭像 發(fā)表于 12-06 10:00 ?235次閱讀

    漢思新材料:芯片封裝爆光--芯片金線包封膠 #芯片封裝 #電子膠 #芯片

    芯片封裝
    漢思新材料
    發(fā)布于 :2024年11月29日 11:07:51

    芯片封裝曝光-芯片底部填充膠 #芯片封裝 #電路保護

    芯片封裝
    漢思新材料
    發(fā)布于 :2024年10月15日 16:25:32

    芯片和南芯片的作用

    芯片和南芯片是計算機主板上的兩個關鍵組件,它們負責協(xié)調和控制主板上的各種硬件設備。 1. 北芯片
    的頭像 發(fā)表于 10-14 10:33 ?1768次閱讀

    芯片封裝曝光-芯片填充膠 #芯片封裝 #芯片膠 #PCB點膠 #芯片點膠

    芯片封裝
    漢思新材料
    發(fā)布于 :2024年08月29日 15:17:19

    芯片封裝曝光-芯片包封膠#芯片膠#

    芯片封裝
    漢思新材料
    發(fā)布于 :2024年08月15日 14:46:06

    Rapidus與IBM合作研發(fā)小芯片封裝技術

    在半導體行業(yè)的新浪潮中,Rapidus Corporation與IBM攜手合作,共同開發(fā)芯片(chiplet)封裝的量產(chǎn)技術。此次合作旨在推動高性能半導體
    的頭像 發(fā)表于 06-06 09:13 ?449次閱讀

    芯片點膠加工#芯片封裝 #芯片

    芯片封裝
    漢思新材料
    發(fā)布于 :2024年04月17日 10:54:20

    日月光推出先進封裝平臺新技術:微間距芯?;ミB技術

     這項技術采用新型金屬疊層于微凸塊之上,達成20μm(2*10-5米)芯片與晶圓之間的極致間距,較從前方案減少了一半。此舉大幅度增強了-
    的頭像 發(fā)表于 03-22 13:59 ?785次閱讀

    Vishay推出五款采用改良設計的INT-A-PAK封裝新型IGBT功率模塊

    日前,Vishay 推出五款采用改良設計的 INT-A-PAK 封裝新型 IGBT 功率模塊。新型器件由 VS-GT100TS065S、VS-GT150TS065S、VS-GT20
    的頭像 發(fā)表于 03-08 09:15 ?646次閱讀
    Vishay推出五款采用改良設計的INT-A-PAK<b class='flag-5'>封裝</b><b class='flag-5'>新型</b>半<b class='flag-5'>橋</b>IGBT功率模塊