0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

寄生漏極電容導(dǎo)致超出規(guī)范要求的EMI性能

Mijia329 ? 來源:電子匯 ? 2023-07-27 10:36 ? 次閱讀

在您的電源中很容易找到作為寄生元件的100fF電容器。您必須明白,只有處理好它們才能獲得符合EMI標(biāo)準(zhǔn)的電源。

從開關(guān)節(jié)點(diǎn)到輸入引線的少量寄生電容(100毫微微法拉)會(huì)讓您無法滿足電磁干擾(EMI)需求。那100fF電容器是什么樣子的呢?在Digi-Key中,這種電容器不多。即使有,它們也會(huì)因寄生問題而提供寬泛的容差。

不過,在您的電源中很容易找到作為寄生元件的100fF電容器。只有處理好它們才能獲得符合EMI標(biāo)準(zhǔn)的電源。

圖1是這些非計(jì)劃中電容的一個(gè)實(shí)例。圖中的右側(cè)是一個(gè)垂直安裝的FET,所帶的開關(guān)節(jié)點(diǎn)與鉗位電路延伸至了圖片的頂部。輸入連接從左側(cè)進(jìn)入,到達(dá)距漏極連接1cm以內(nèi)的位置。這就是故障點(diǎn),在這里FET的開關(guān)電壓波形可以繞過EMI濾波器耦合至輸入。

df9d7bc6-2b98-11ee-a368-dac502259ad0.png

圖1. 開關(guān)節(jié)點(diǎn)與輸入連接臨近,會(huì)降低EMI性能

注意,漏極連接與輸入引線之間有一些由輸入電容器提供的屏蔽。該電容器的外殼連接至主接地,可為共模電流提供返回主接地的路徑。如圖2所示,這個(gè)微小的電容會(huì)導(dǎo)致電源EMI簽名超出規(guī)范要求。

dff40108-2b98-11ee-a368-dac502259ad0.png

圖2. 寄生漏極電容導(dǎo)致超出規(guī)范要求的EMI性能

這是一條令人關(guān)注的曲線,因?yàn)樗从吵隽藥讉€(gè)問題:明顯超出了規(guī)范要求的較低頻率輻射、共模問題通常很明顯的1MHz至2MHz組件,以及較高頻率組件的衰減正弦(x)/x分布。

需要采取措施讓輻射不超出規(guī)范。我們利用通用電容公式將其降低了:

C = ε ˙ A/d

我們無法改變電容率(ε),而且面積(A)也已經(jīng)是最小的了。不過,我們可以改變間距(d)。如圖3所示,我們將組件與輸入的距離延長(zhǎng)了3倍。最后,我們采用較大接地層增加了屏蔽。

e029bab4-2b98-11ee-a368-dac502259ad0.png

圖3. 這個(gè)修改后的布局不僅可增加間距,而且還可帶來屏蔽性能

圖4是修改后的效果圖。我們?cè)诠收宵c(diǎn)位置為EMI規(guī)范獲得了大約6dB的裕量。此外,我們還顯著減少了總體EMI簽名。所有這些改善都僅僅是因?yàn)椴季值恼{(diào)整,并未改變電路。如果您的電路具有高電壓開關(guān)并使用了屏蔽距離,您需要非常小心地對(duì)其進(jìn)行控制。

e05544fe-2b98-11ee-a368-dac502259ad0.png

圖4. EMI性能通過屏蔽及增加的間距得到了改善

總之,來自離線開關(guān)電源開關(guān)節(jié)點(diǎn)的100fF電容會(huì)導(dǎo)致超出規(guī)范要求的EMI簽名。這種電容量只需寄生元件便可輕松實(shí)現(xiàn),例如對(duì)漏極連接進(jìn)行路由,使其靠近輸入引線。通??赏ㄟ^改善間距或屏蔽來解決該問題。要想獲得更大衰減,需要增加濾波或減緩電路波形。

審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 電容器
    +關(guān)注

    關(guān)注

    64

    文章

    6243

    瀏覽量

    99958
  • 開關(guān)電源
    +關(guān)注

    關(guān)注

    6469

    文章

    8362

    瀏覽量

    482891
  • 電容
    +關(guān)注

    關(guān)注

    100

    文章

    6076

    瀏覽量

    150658
  • emi
    emi
    +關(guān)注

    關(guān)注

    53

    文章

    3598

    瀏覽量

    127905
  • 電磁干擾
    +關(guān)注

    關(guān)注

    36

    文章

    2323

    瀏覽量

    105532

原文標(biāo)題:小小的疏忽毀掉了產(chǎn)品的EMI性能

文章出處:【微信號(hào):電子匯,微信公眾號(hào):電子匯】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    如何避免傳導(dǎo)EMI問題

    作者:Brian King 大部分傳導(dǎo)EMI 問題都是由共模噪聲引起的。而且,大部分共模噪聲問題都是由電源中的寄生電容導(dǎo)致的。對(duì)于該討論主題的第 1 部分,我們著重討論當(dāng)寄生電容直接耦
    發(fā)表于 09-14 15:21

    封裝寄生電感對(duì)MOSFET性能的影響

    MOSFET模型, 3個(gè)電容為硅結(jié)構(gòu),分別位于各個(gè)連接引腳之間:柵漏電容Cgd、電容Cds和柵源電容Cgs.鍵合絲產(chǎn)生了MOSFET
    發(fā)表于 10-08 15:19

    小小的疏忽就能毀掉EMI性能

    電容器的外殼連接至主接地,可為共模電流提供返回主接地的路徑。如圖2所示,這個(gè)微小的電容會(huì)導(dǎo)致電源EMI簽名超出
    發(fā)表于 10-23 16:01

    淺析功率型MOS管損壞模式

    大于驅(qū)動(dòng)電壓Vgs(in)的振動(dòng)電壓,由于超出柵極-源間額定電壓導(dǎo)致柵極破壞,或者接通、斷開-源
    發(fā)表于 11-21 13:52

    如何處理好電源中的寄生電容獲得符合EMI標(biāo)準(zhǔn)的電源?

    電容會(huì)導(dǎo)致電源EMI簽名超出規(guī)范要求。 如何處理好電源中的
    發(fā)表于 05-14 08:00

    如何獲得符合EMI的電源

    2所示,這個(gè)微小的電容會(huì)導(dǎo)致電源EMI簽名超出規(guī)范要求?! D2.
    發(fā)表于 10-18 10:21

    DC/DC 轉(zhuǎn)換器 EMI 的工程師指南:功率級(jí)寄生效應(yīng)

    產(chǎn)生的寄生元素,這些寄生元素會(huì)影響同步降壓穩(wěn)壓器的 EMI 性能。圖 2:降壓功率級(jí)和柵極驅(qū)動(dòng)器的“剖析原理圖”(包含感性和容性寄生元素)。
    發(fā)表于 11-03 08:00

    降壓穩(wěn)壓器電路中影響EMI性能和開關(guān)損耗的感性和容性寄生元素

    噪聲的傳導(dǎo)回路面積較大,進(jìn)一步推動(dòng)輻射發(fā)射的產(chǎn)生。在第 3 部分中,我將全面介紹降壓穩(wěn)壓器電路中影響 EMI 性能和開關(guān)損耗的感性和容性寄生元素。通過了解相關(guān)電路寄生效應(yīng)的影響程度,可
    發(fā)表于 11-03 07:54

    上下管源寄生電感對(duì)開關(guān)性能的影響

    管源寄生電感對(duì)開關(guān)性能的影響  上管工作于主開關(guān)狀態(tài),的電流由
    發(fā)表于 12-08 15:35

    開關(guān)電源中使用100fF電容維持EMI性能的要點(diǎn)

    模電流提供返回主接地的路徑。如圖2所示,這個(gè)微小的電容會(huì)導(dǎo)致電源EMI簽名超出規(guī)范要求。圖2.
    發(fā)表于 10-21 09:34

    當(dāng)寄生電容直接耦合到電源輸入電線時(shí)會(huì)發(fā)生的情況分析

    大部分傳導(dǎo) EMI 問題都是由共模噪聲引起的。而且,大部分共模噪聲問題都是由電源中的寄生電容導(dǎo)致的。對(duì)于該討論主題的第 1 部分,我們著重討論當(dāng)寄生電容直接耦合到電源輸入電線時(shí)會(huì)發(fā)生的
    發(fā)表于 11-22 07:29

    寄生電容耦合到電源_共模EMI問題的最常見來源

    電線時(shí)會(huì)發(fā)生的情況。 只需幾fF的雜散電容就會(huì)導(dǎo)致EMI掃描失敗。從本質(zhì)上講,開關(guān)電源具有提供高 dV/dt 的節(jié)點(diǎn)。寄生電容與高 dV/dt 的混合會(huì)產(chǎn)生
    發(fā)表于 05-18 01:17 ?3072次閱讀
    <b class='flag-5'>寄生電容</b>耦合到電源_共模<b class='flag-5'>EMI</b>問題的最常見來源

    只有處理好它們才能獲得符合EMI標(biāo)準(zhǔn)的電源

    注意,連接與輸入引線之間有一些由輸入電容器提供的屏蔽。該電容器的外殼連接至主接地,可為共模電流提供返回主接地的路徑。如圖2所示,這個(gè)微小的電容
    的頭像 發(fā)表于 10-26 15:53 ?1897次閱讀
    只有處理好它們才能獲得符合<b class='flag-5'>EMI</b>標(biāo)準(zhǔn)的電源

    mos管為什么會(huì)有寄生寄生管的示意圖/作用參數(shù)/方向判定

    mos管會(huì)有寄生管是因?yàn)閙os管的源之間的電阻會(huì)發(fā)生變化,這種變化會(huì)導(dǎo)致mos管內(nèi)部
    發(fā)表于 02-19 14:35 ?1.5w次閱讀
    mos管為什么會(huì)有<b class='flag-5'>寄生</b>二<b class='flag-5'>極</b>管 <b class='flag-5'>寄生</b>二<b class='flag-5'>極</b>管的示意圖/作用參數(shù)/方向判定

    引入空氣間隙以減少前道工序中的寄生電容

    和晶體管的源/接觸之間的寄生電容可以減少器件的開關(guān)延遲。減少寄生電容的方法之一是設(shè)法降低柵極和源
    的頭像 發(fā)表于 06-02 17:31 ?563次閱讀
    引入空氣間隙以減少前道工序中的<b class='flag-5'>寄生電容</b>