0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

PCIe?標準演進歷史

UnionMemory憶聯(lián) ? 來源:未知 ? 2023-07-26 08:05 ? 次閱讀

自2003年推出以來,PCIe發(fā)展至今已經(jīng)從最初的1.0升級到了6.0,在上一篇文章中為大家介紹了PCIe基礎知識:《什么是PCIe?》,本文則為大家簡單介紹一下PCIe標準的演進歷史以及各代PCIe標準之間的主要差異。

0b10f7ac-2b48-11ee-a368-dac502259ad0.png

PCIe 3.0

PCIe2.0的傳輸速率為5 GT/s,但由于8b/10b編碼方案的開銷占比為20%,因此單lane的傳輸帶寬為4Gb/s。PCIe 3.0及以后的版本使用更高效的128b/130b編碼,將開銷占比降低到了1.5%。

通過減少開銷占比,PCIe3.0的單lane傳輸帶寬相比PCIe2.0翻倍,達到8 Gb/s,同時保持了與PCle 2.0版本軟件和機械接口的兼容性。由于完全向下兼容,PCIe 3.0為客戶端和服務器配置提供了與PCIe 2.0相同的拓撲結構。

PCIe1. x和2.x卡可以無縫地插入支持PCIe 3.0的插槽中,反之亦然,支持這些配置以協(xié)商的最高性能水平運行。PCIe 3.0規(guī)范包含了Base和CEM(卡機電)規(guī)范,其中基本規(guī)范里的電氣部分定義了集成電路(IC)級的電氣性能,并支持8 GT/s信令。

眼圖(Eye Diagram)是一種通信領域中常用的時域分析工具,它可以用來評估數(shù)字通信系統(tǒng)中的信號完整性和傳輸質量(因為示波器顯示的圖形很像人的眼睛,因此被稱為“眼圖”)。由于PCIe的傳輸速率隨著標準的迭代而增加,信號質量也會受到影響。如下圖中的眼圖閉合所示,通道長度越長信號質量也會越低,隨著速度和信道距離的增加,物理層的驗證測試更具挑戰(zhàn)性。PCIe 3.0中8 GT/s的速度嚴重降低了接收器的信號,這將在示波器上以眼圖閉合的形式出現(xiàn)(不均衡)。為了實現(xiàn)準確的通信,發(fā)送端和接收端需要就構成1和0的電平達成均衡,并采用諸如均衡和去加重等技術,使接收端清晰地看到數(shù)據(jù)。

0b322170-2b48-11ee-a368-dac502259ad0.jpg

PCIe3.0標準增加了接收器均衡和發(fā)送器去加重點,這對于能否實現(xiàn)8 GT/s及以上的速率至關重要。均衡可以在發(fā)送器、接收器或同時在兩者中。PCIe 1.x和PCIe 2.x指定了一種簡單的均衡形式,稱為發(fā)送器去加重。去加重減少了接收器接收到的低頻能量,均衡則降低了高頻時更大的信道損耗影響。

接收器均衡的實現(xiàn)需要各種類型的算法,最常見的兩種是線性反饋和決策反饋(DFE)。發(fā)送器去加重均衡發(fā)生在發(fā)送器,而DFE預加重發(fā)生在接收器。接收器均衡也可以包括與DFE相結合的連續(xù)時間線性均衡(CTLE)。

為了提高發(fā)送端和接收端之間的傳輸距離,PCIe 3.0引入了一個主動均衡適應過程,接收器可以調整發(fā)送器的前置尖頭信號和去加重,以實現(xiàn)最適合自己的特定傳輸線的均衡性能。該性能需要全新的物理層測試,即接收器和發(fā)送器的鏈路均衡測試。鏈路均衡接收器測試的目的是檢查接收器是否可以在最壞的應力條件下調整其鏈路的發(fā)送器均衡,而鏈路均衡發(fā)送器測試的目的是檢查發(fā)送器是否按照鏈路的接收器的請求在物理上和邏輯上執(zhí)行更改。

PCIe 4.0

PCIe4.0標準在PCIe 3.0上線7年后于2017年推出。與前一代相比,PCIe 4.0將傳輸速率從8 Gb/s提高至16 Gb/s,并與前幾代技術從軟件到時鐘架構再到機械接口充分兼容。

從協(xié)議和編碼的角度來看,PCIe 4.0PCIe 3.0有許多共同點,包括128/130位編碼。乍一看,PCIe 4.0PCIe 3.0的共同點相較PCIe 3.0PCIe 2.0的共同點更多。但是,當提高設備速度時,會自動通過相同的通道發(fā)送更高的頻率。電信號傳輸過程中鏈路中的電阻會導致插入損耗或衰減,并隨著頻率的提高而增加。

16 GT/s時,PCIe 4.0信號在典型的FR4通道(最常見的印刷電路板材料)中衰減顯著。因此,為確保PCIe 4.0設計的信號完整性需要額外的測試,原因是16GT/sPCIe 4.0)的信號損失比8 GT/sPCIe 3.0)的信號損失要大得多。PCIe 4.0在規(guī)范中增加了計時器部分以擴展通道的范圍,并特別增加了系統(tǒng)的復雜性測試。

即使測試復雜度增加,8 GT/sPCIe 3.0測試次數(shù)也高于16 GT/sPCIe 4.0測試次數(shù)。這是因為PCIe 3.0需要測試三種不同的通道場景:即短、中、長,而PCIe 4.0僅測試長通道場景即可。

PCIe 3.0一樣,PCIe 4.0有時也被稱為“閉眼”規(guī)范。這意味著即使你有一個完美的發(fā)送器,以及一個基本零抖動的發(fā)送器,當你把發(fā)送器連接到一個頻道時,符號間的干擾會迫使“眼睛”閉上。能否成功傳輸PCIe 4.0信號,取決于接收器的均衡策略能否將“眼睛”打開。

當支持16 GT/sPCIe 4.0設備鏈接到另一個支持16 GT/sPCIe 4.0設備時,鏈路均衡有兩個步驟。首先,以8 GT/s的速度建立鏈接,如果成功,鏈路均衡過程將再重復一次,以達到16 GT/s的速率。

對于PCIe 4.0,設計人員應該評估其系統(tǒng)的性能變化耐受度。了解性能變化是必不可少的,因為信號性能因卡而異。這些差異會導致信道損耗、串擾和信道不連貫的增加,從而導致更多的系統(tǒng)噪聲、抖動性能的惡化和信號閉眼。

PCIe 5.0

PCI-SIG20195月發(fā)布了PCIe 5.0規(guī)范,將傳輸速率提高一倍,達到32 GT/s,同時保持低功耗和與前幾代的向后兼容性。PCIe 5.0承諾通過x16配置達到128 GB/s的吞吐量,在數(shù)據(jù)中心可實現(xiàn)400GE的速度。

PCIe5.0400GE的速度共同支持人工智能AI)、機器學習、游戲、視覺計算、存儲和網(wǎng)絡等應用。這些進步使5G、云計算和超大規(guī)模數(shù)據(jù)中心的創(chuàng)新得以推動。

PCIe5.0標準是在4.0的基礎上做了一個相對簡單的擴展。它采用與PCIe 4.0相同的Tx和Rx測試方法,以及類似用于校準接收器應力抖動測試的“眼睛”寬度和高度的方法。新標準進一步降低了延遲,并兼容了長距離應用的信號損失。PCIe 5.0使用128b/130b編碼方案,該方案在PCIe 3.0和兼容的CEM連接器中首次亮相。

PCIe5.0中的新功能是均衡旁路模式,能實現(xiàn)從2.5 GT/s直接到32 GT/s的訓練,可加快鏈路初始化速度,這有助于在發(fā)送器、信道和接收器條件的系統(tǒng)(如嵌入式系統(tǒng))中減少鏈路啟動時間,為32 GT/s的鏈路均衡測試提供了一條新的訓練路徑。

一般來說,除了需要實現(xiàn)速度提升,或者實現(xiàn)電氣更改以提高信號完整性和連接器的機械強度之外,規(guī)格變化很小。

PCIe 6.0

PCI-SIG于2022年1月發(fā)布了PCIe 6.0規(guī)范。PCIe 6.0技術是第一個使用脈沖幅度調制4級(PAM4)信號編碼的PCI Express標準,使PCIe 6.0設備在保持相同信道帶寬的情況下能實現(xiàn)PCIe 5.0設備兩倍的吞吐量。PCIe 6.0技術最高可達64 GT/s,同時保持低功耗和向后兼容。PCIe 6.0承諾通過x16配置達到256GB/s的吞吐量,在數(shù)據(jù)中心實現(xiàn)800GE速度。

0b5f6f9a-2b48-11ee-a368-dac502259ad0.jpg

PCIe 6.0和800GE的速度共同支持AI、機器學習、游戲、視覺計算、存儲和網(wǎng)絡等應用,以推動5G、云計算、超大規(guī)模數(shù)據(jù)中心等領域的發(fā)展。

PCIe 6.0采用高階調制格式PAM4信號,是對PCIe 5.0技術的重大升級。但是,它對Tx和Rx測試使用了相同的高級方法,同時添加了一些特定于PAM4的新發(fā)射器測量編碼。與前幾代類似,PCIe 6.0設備采用64 GT/s操作的發(fā)送器和接收器均衡,并要求前向糾錯(FEC)。

除了這些電氣變化之外,PCIe 6.0還引入了流量控制單元(FLIT)編碼。與物理層的PAM4不同,F(xiàn)LIT編碼用于邏輯層,將數(shù)據(jù)分解為固定大小的數(shù)據(jù)包。PCIe 6.0以FLIT為單位進行事務傳輸,每個FLIT有256 B數(shù)據(jù)(1 FLIT=236B TLP+6B DLP+8B CRC+6B FEC=256B),每B數(shù)據(jù)占用4 UI。此外,F(xiàn)LIT編碼還消除了以前PCIe規(guī)范的128B/130B編碼和DLLP(數(shù)據(jù)鏈路層數(shù)據(jù)包)開銷,從而顯著提高了TLP(事務層數(shù)據(jù)包)效率。

雖然PCIe 6.0更具優(yōu)勢,并且已經(jīng)提出一年有余,但在PCIe 5.0還沒有完全普及的當下,PCIe 6.0何時才能走進用戶,有著諸多的不確定因素。目前來看,高性能和吞吐量的應用程序更需要PCIe 6.0,例如包括用于AI工作負載的圖形處理單元、高吞吐量網(wǎng)絡應用程序和Compute Express Link (CXL)技術,成為異構計算架構下數(shù)據(jù)交互的高速公路。

Union Memory

PCIe 6.0接口在保持對前幾代產(chǎn)品的向后兼容性的同時,將傳輸速率提高了一倍,達到64 GT/s,在相同的最大16通道下提供256 GB/s的吞吐量。而7.0版的PCIe規(guī)范,將于2025 年發(fā)布,預計數(shù)據(jù)傳輸速率將再次翻倍,達到128Gbps。

內容來源:

*Evolution-of-PCIe-Standards-and-Test-Requirements

0b8b9bba-2b48-11ee-a368-dac502259ad0.jpg

長按識別關注更多憶聯(lián)資訊


原文標題:PCIe?標準演進歷史

文章出處:【微信公眾號:UnionMemory憶聯(lián)】歡迎添加關注!文章轉載請注明出處。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 存儲
    +關注

    關注

    13

    文章

    4401

    瀏覽量

    86400
  • SSD
    SSD
    +關注

    關注

    21

    文章

    2907

    瀏覽量

    118256

原文標題:PCIe?標準演進歷史

文章出處:【微信號:UnionMemory憶聯(lián),微信公眾號:UnionMemory憶聯(lián)】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    PCIe 5.0市場加速滲透,PCIe 6.0研發(fā)到來

    電子發(fā)燒友網(wǎng)報道(文/黃晶晶)PCIe 5.0作為新一代高速接口標準,其帶寬大幅提升至32 GT/s,相較于PCIe 4.0翻了一番。這種高效的數(shù)據(jù)傳輸能力使得PCIe 5.0在處理高
    的頭像 發(fā)表于 01-27 00:03 ?3984次閱讀

    PCIe插槽開始,ICY DOCK重塑 U.2/U.3 硬盤存儲模式 #pcie #硬盤盒

    PCIe
    ICY DOCK硬盤盒
    發(fā)布于 :2025年01月17日 17:24:37

    pcie擴展槽的使用技巧

    PCIe(Peripheral Component Interconnect Express)擴展槽是一種高速串行計算機擴展總線標準,用于計算機內部硬件組件之間的連接。 1. 了解PCIe插槽
    的頭像 發(fā)表于 11-13 10:36 ?1591次閱讀

    pcie 4.0與pcie 5.0的區(qū)別

    隨著數(shù)據(jù)傳輸需求的日益增長,計算機硬件接口也在不斷進化。PCIe(Peripheral Component Interconnect Express)作為連接計算機內部組件的高速串行總線標準,已經(jīng)
    的頭像 發(fā)表于 11-13 10:35 ?9554次閱讀

    pcie帶寬對計算性能的影響

    在現(xiàn)代計算機系統(tǒng)中,PCI Express(PCIe)接口已經(jīng)成為連接各種高速設備的標準。從顯卡到固態(tài)硬盤,再到網(wǎng)絡接口卡,PCIe提供了一種高速的數(shù)據(jù)傳輸方式。然而,PCIe的帶寬并
    的頭像 發(fā)表于 11-13 10:33 ?1316次閱讀

    PCIe的最新發(fā)展趨勢

    1. PCIe 5.0和6.0的推出 PCIe 5.0和6.0是最新的PCIe標準,它們提供了更高的數(shù)據(jù)傳輸速率。PCIe 5.0的數(shù)據(jù)傳輸
    的頭像 發(fā)表于 11-06 09:35 ?1226次閱讀

    如何測試PCIe插槽的速度

    1. 了解PCIe基礎知識 PCIe(Peripheral Component Interconnect Express)是一種高速串行計算機擴展總線標準,用于計算機內部硬件組件之間的連接。P
    的頭像 發(fā)表于 11-06 09:23 ?3517次閱讀

    PCIe 4.0與PCIe 3.0的性能對比

    隨著科技的快速發(fā)展,計算機硬件也在不斷地更新?lián)Q代。PCI Express(PCIe)作為一種高速串行計算機擴展總線標準,廣泛應用于計算機硬件連接,如顯卡、固態(tài)硬盤等。 1. 帶寬對比 PCIe
    的頭像 發(fā)表于 11-06 09:22 ?7854次閱讀

    PCIe接口的工作原理 PCIe與PCI的區(qū)別

    PCI Express(PCIe)是一種高速串行計算機擴展總線標準,主要用于計算機內部硬件設備之間的連接。以下是PCIe接口的工作原理的簡要概述: 串行通信 :與傳統(tǒng)的并行PCI總線不同,PC
    的頭像 發(fā)表于 11-06 09:19 ?2762次閱讀

    簡述微處理器的發(fā)展歷史

    微處理器的發(fā)展歷史是一部充滿創(chuàng)新與突破的技術演進史,它見證了計算機技術的飛速發(fā)展和人類社會的巨大變革。以下是對微處理器發(fā)展歷史的詳細回顧,內容將涵蓋其關鍵節(jié)點、重要里程碑以及技術演進
    的頭像 發(fā)表于 08-22 14:22 ?4314次閱讀

    PCIe 5.0 SerDes 測試

    #01 PCIe Gen 5 簡介 PCIe 是用于硬盤、固態(tài)硬盤 (SSD)、圖形卡、Wi-Fi 和內部以太網(wǎng)連接的先進互連 I/O 技術。PCIe 由一組快速、可擴展且可靠的 I/O 標準
    的頭像 發(fā)表于 08-16 09:33 ?1271次閱讀
    <b class='flag-5'>PCIe</b> 5.0 SerDes 測試

    PCIe光傳輸?shù)膬?yōu)勢與挑戰(zhàn)

    PCIe向光傳輸接口的轉變,預示著低延遲傳輸將取得新的突破。作為PCI標準組織(PCI-SIG)的關鍵成員,新思科技不僅深度參與其中,并積極協(xié)助制定新的標準。外設組件高速互連(PCIe
    的頭像 發(fā)表于 08-12 10:37 ?844次閱讀
    <b class='flag-5'>PCIe</b>光傳輸?shù)膬?yōu)勢與挑戰(zhàn)

    PCIe插槽竟然能玩出花樣?多個最新PCIe擴展硬盤方式!#PCIe擴展 #PCIe #硬盤盒

    硬盤PCIe
    ICY DOCK硬盤盒
    發(fā)布于 :2024年07月11日 17:21:28

    pcie4.0插在3.0的主板上會怎么樣

    一、引言 PCI Express(PCIe)是一種通用的串行連接標準,用于計算機硬件設備之間的數(shù)據(jù)傳輸。自2003年首次推出以來,PCIe 接口已經(jīng)經(jīng)歷了多次迭代升級,從最初的 PCIe
    的頭像 發(fā)表于 07-10 10:16 ?4785次閱讀

    PCIE是啥?PCIe結構及應用

    PCIExpress(PCIe)的發(fā)展歷史可以追溯到PCI(Peripheral Component Interconnect)的起源。PCI是Intel于1991年提出的一種計算機總線標準,主要用于計算機連接其外圍設備,如硬盤
    發(fā)表于 04-18 14:13 ?4205次閱讀
    <b class='flag-5'>PCIE</b>是啥?<b class='flag-5'>PCIe</b>結構及應用