0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線(xiàn)課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCIe?標(biāo)準(zhǔn)演進(jìn)歷史

UnionMemory憶聯(lián) ? 來(lái)源:未知 ? 2023-07-26 08:05 ? 次閱讀

自2003年推出以來(lái),PCIe發(fā)展至今已經(jīng)從最初的1.0升級(jí)到了6.0,在上一篇文章中為大家介紹了PCIe基礎(chǔ)知識(shí):《什么是PCIe?》,本文則為大家簡(jiǎn)單介紹一下PCIe標(biāo)準(zhǔn)的演進(jìn)歷史以及各代PCIe標(biāo)準(zhǔn)之間的主要差異。

0b10f7ac-2b48-11ee-a368-dac502259ad0.png

PCIe 3.0

PCIe2.0的傳輸速率為5 GT/s,但由于8b/10b編碼方案的開(kāi)銷(xiāo)占比為20%,因此單lane的傳輸帶寬為4Gb/s。PCIe 3.0及以后的版本使用更高效的128b/130b編碼,將開(kāi)銷(xiāo)占比降低到了1.5%。

通過(guò)減少開(kāi)銷(xiāo)占比,PCIe3.0的單lane傳輸帶寬相比PCIe2.0翻倍,達(dá)到8 Gb/s,同時(shí)保持了與PCle 2.0版本軟件和機(jī)械接口的兼容性。由于完全向下兼容,PCIe 3.0為客戶(hù)端和服務(wù)器配置提供了與PCIe 2.0相同的拓?fù)浣Y(jié)構(gòu)。

PCIe1. x和2.x卡可以無(wú)縫地插入支持PCIe 3.0的插槽中,反之亦然,支持這些配置以協(xié)商的最高性能水平運(yùn)行。PCIe 3.0規(guī)范包含了Base和CEM(卡機(jī)電)規(guī)范,其中基本規(guī)范里的電氣部分定義了集成電路(IC)級(jí)的電氣性能,并支持8 GT/s信令。

眼圖(Eye Diagram)是一種通信領(lǐng)域中常用的時(shí)域分析工具,它可以用來(lái)評(píng)估數(shù)字通信系統(tǒng)中的信號(hào)完整性和傳輸質(zhì)量(因?yàn)?a target="_blank">示波器顯示的圖形很像人的眼睛,因此被稱(chēng)為“眼圖”)。由于PCIe的傳輸速率隨著標(biāo)準(zhǔn)的迭代而增加,信號(hào)質(zhì)量也會(huì)受到影響。如下圖中的眼圖閉合所示,通道長(zhǎng)度越長(zhǎng)信號(hào)質(zhì)量也會(huì)越低,隨著速度和信道距離的增加,物理層的驗(yàn)證測(cè)試更具挑戰(zhàn)性。PCIe 3.0中8 GT/s的速度嚴(yán)重降低了接收器的信號(hào),這將在示波器上以眼圖閉合的形式出現(xiàn)(不均衡)。為了實(shí)現(xiàn)準(zhǔn)確的通信,發(fā)送端和接收端需要就構(gòu)成1和0的電平達(dá)成均衡,并采用諸如均衡和去加重等技術(shù),使接收端清晰地看到數(shù)據(jù)。

0b322170-2b48-11ee-a368-dac502259ad0.jpg

PCIe3.0標(biāo)準(zhǔn)增加了接收器均衡和發(fā)送器去加重點(diǎn),這對(duì)于能否實(shí)現(xiàn)8 GT/s及以上的速率至關(guān)重要。均衡可以在發(fā)送器、接收器或同時(shí)在兩者中。PCIe 1.x和PCIe 2.x指定了一種簡(jiǎn)單的均衡形式,稱(chēng)為發(fā)送器去加重。去加重減少了接收器接收到的低頻能量,均衡則降低了高頻時(shí)更大的信道損耗影響。

接收器均衡的實(shí)現(xiàn)需要各種類(lèi)型的算法,最常見(jiàn)的兩種是線(xiàn)性反饋和決策反饋(DFE)。發(fā)送器去加重均衡發(fā)生在發(fā)送器,而DFE預(yù)加重發(fā)生在接收器。接收器均衡也可以包括與DFE相結(jié)合的連續(xù)時(shí)間線(xiàn)性均衡(CTLE)。

為了提高發(fā)送端和接收端之間的傳輸距離,PCIe 3.0引入了一個(gè)主動(dòng)均衡適應(yīng)過(guò)程,接收器可以調(diào)整發(fā)送器的前置尖頭信號(hào)和去加重,以實(shí)現(xiàn)最適合自己的特定傳輸線(xiàn)的均衡性能。該性能需要全新的物理層測(cè)試,即接收器和發(fā)送器的鏈路均衡測(cè)試。鏈路均衡接收器測(cè)試的目的是檢查接收器是否可以在最壞的應(yīng)力條件下調(diào)整其鏈路的發(fā)送器均衡,而鏈路均衡發(fā)送器測(cè)試的目的是檢查發(fā)送器是否按照鏈路的接收器的請(qǐng)求在物理上和邏輯上執(zhí)行更改。

PCIe 4.0

PCIe4.0標(biāo)準(zhǔn)在PCIe 3.0上線(xiàn)7年后于2017年推出。與前一代相比,PCIe 4.0將傳輸速率從8 Gb/s提高至16 Gb/s,并與前幾代技術(shù)從軟件到時(shí)鐘架構(gòu)再到機(jī)械接口充分兼容。

從協(xié)議和編碼的角度來(lái)看,PCIe 4.0PCIe 3.0有許多共同點(diǎn),包括128/130位編碼。乍一看,PCIe 4.0PCIe 3.0的共同點(diǎn)相較PCIe 3.0PCIe 2.0的共同點(diǎn)更多。但是,當(dāng)提高設(shè)備速度時(shí),會(huì)自動(dòng)通過(guò)相同的通道發(fā)送更高的頻率。電信號(hào)傳輸過(guò)程中鏈路中的電阻會(huì)導(dǎo)致插入損耗或衰減,并隨著頻率的提高而增加。

16 GT/s時(shí),PCIe 4.0信號(hào)在典型的FR4通道(最常見(jiàn)的印刷電路板材料)中衰減顯著。因此,為確保PCIe 4.0設(shè)計(jì)的信號(hào)完整性需要額外的測(cè)試,原因是16GT/sPCIe 4.0)的信號(hào)損失比8 GT/sPCIe 3.0)的信號(hào)損失要大得多。PCIe 4.0在規(guī)范中增加了計(jì)時(shí)器部分以擴(kuò)展通道的范圍,并特別增加了系統(tǒng)的復(fù)雜性測(cè)試。

即使測(cè)試復(fù)雜度增加,8 GT/sPCIe 3.0測(cè)試次數(shù)也高于16 GT/sPCIe 4.0測(cè)試次數(shù)。這是因?yàn)?span lang="en-us" xml:lang="en-us">PCIe 3.0需要測(cè)試三種不同的通道場(chǎng)景:即短、中、長(zhǎng),而PCIe 4.0僅測(cè)試長(zhǎng)通道場(chǎng)景即可。

PCIe 3.0一樣,PCIe 4.0有時(shí)也被稱(chēng)為“閉眼”規(guī)范。這意味著即使你有一個(gè)完美的發(fā)送器,以及一個(gè)基本零抖動(dòng)的發(fā)送器,當(dāng)你把發(fā)送器連接到一個(gè)頻道時(shí),符號(hào)間的干擾會(huì)迫使“眼睛”閉上。能否成功傳輸PCIe 4.0信號(hào),取決于接收器的均衡策略能否將“眼睛”打開(kāi)。

當(dāng)支持16 GT/sPCIe 4.0設(shè)備鏈接到另一個(gè)支持16 GT/sPCIe 4.0設(shè)備時(shí),鏈路均衡有兩個(gè)步驟。首先,以8 GT/s的速度建立鏈接,如果成功,鏈路均衡過(guò)程將再重復(fù)一次,以達(dá)到16 GT/s的速率。

對(duì)于PCIe 4.0,設(shè)計(jì)人員應(yīng)該評(píng)估其系統(tǒng)的性能變化耐受度。了解性能變化是必不可少的,因?yàn)樾盘?hào)性能因卡而異。這些差異會(huì)導(dǎo)致信道損耗、串?dāng)_和信道不連貫的增加,從而導(dǎo)致更多的系統(tǒng)噪聲、抖動(dòng)性能的惡化和信號(hào)閉眼。

PCIe 5.0

PCI-SIG20195月發(fā)布了PCIe 5.0規(guī)范,將傳輸速率提高一倍,達(dá)到32 GT/s,同時(shí)保持低功耗和與前幾代的向后兼容性。PCIe 5.0承諾通過(guò)x16配置達(dá)到128 GB/s的吞吐量,在數(shù)據(jù)中心可實(shí)現(xiàn)400GE的速度。

PCIe5.0400GE的速度共同支持人工智能AI)、機(jī)器學(xué)習(xí)、游戲、視覺(jué)計(jì)算、存儲(chǔ)和網(wǎng)絡(luò)等應(yīng)用。這些進(jìn)步使5G、云計(jì)算和超大規(guī)模數(shù)據(jù)中心的創(chuàng)新得以推動(dòng)。

PCIe5.0標(biāo)準(zhǔn)是在4.0的基礎(chǔ)上做了一個(gè)相對(duì)簡(jiǎn)單的擴(kuò)展。它采用與PCIe 4.0相同的Tx和Rx測(cè)試方法,以及類(lèi)似用于校準(zhǔn)接收器應(yīng)力抖動(dòng)測(cè)試的“眼睛”寬度和高度的方法。新標(biāo)準(zhǔn)進(jìn)一步降低了延遲,并兼容了長(zhǎng)距離應(yīng)用的信號(hào)損失。PCIe 5.0使用128b/130b編碼方案,該方案在PCIe 3.0和兼容的CEM連接器中首次亮相。

PCIe5.0中的新功能是均衡旁路模式,能實(shí)現(xiàn)從2.5 GT/s直接到32 GT/s的訓(xùn)練,可加快鏈路初始化速度,這有助于在發(fā)送器、信道和接收器條件的系統(tǒng)(如嵌入式系統(tǒng))中減少鏈路啟動(dòng)時(shí)間,為32 GT/s的鏈路均衡測(cè)試提供了一條新的訓(xùn)練路徑。

一般來(lái)說(shuō),除了需要實(shí)現(xiàn)速度提升,或者實(shí)現(xiàn)電氣更改以提高信號(hào)完整性和連接器的機(jī)械強(qiáng)度之外,規(guī)格變化很小。

PCIe 6.0

PCI-SIG于2022年1月發(fā)布了PCIe 6.0規(guī)范。PCIe 6.0技術(shù)是第一個(gè)使用脈沖幅度調(diào)制4級(jí)(PAM4)信號(hào)編碼的PCI Express標(biāo)準(zhǔn),使PCIe 6.0設(shè)備在保持相同信道帶寬的情況下能實(shí)現(xiàn)PCIe 5.0設(shè)備兩倍的吞吐量。PCIe 6.0技術(shù)最高可達(dá)64 GT/s,同時(shí)保持低功耗和向后兼容。PCIe 6.0承諾通過(guò)x16配置達(dá)到256GB/s的吞吐量,在數(shù)據(jù)中心實(shí)現(xiàn)800GE速度。

0b5f6f9a-2b48-11ee-a368-dac502259ad0.jpg

PCIe 6.0和800GE的速度共同支持AI、機(jī)器學(xué)習(xí)、游戲、視覺(jué)計(jì)算、存儲(chǔ)和網(wǎng)絡(luò)等應(yīng)用,以推動(dòng)5G、云計(jì)算、超大規(guī)模數(shù)據(jù)中心等領(lǐng)域的發(fā)展。

PCIe 6.0采用高階調(diào)制格式PAM4信號(hào),是對(duì)PCIe 5.0技術(shù)的重大升級(jí)。但是,它對(duì)Tx和Rx測(cè)試使用了相同的高級(jí)方法,同時(shí)添加了一些特定于PAM4的新發(fā)射器測(cè)量編碼。與前幾代類(lèi)似,PCIe 6.0設(shè)備采用64 GT/s操作的發(fā)送器和接收器均衡,并要求前向糾錯(cuò)(FEC)。

除了這些電氣變化之外,PCIe 6.0還引入了流量控制單元(FLIT)編碼。與物理層的PAM4不同,F(xiàn)LIT編碼用于邏輯層,將數(shù)據(jù)分解為固定大小的數(shù)據(jù)包。PCIe 6.0以FLIT為單位進(jìn)行事務(wù)傳輸,每個(gè)FLIT有256 B數(shù)據(jù)(1 FLIT=236B TLP+6B DLP+8B CRC+6B FEC=256B),每B數(shù)據(jù)占用4 UI。此外,F(xiàn)LIT編碼還消除了以前PCIe規(guī)范的128B/130B編碼和DLLP(數(shù)據(jù)鏈路層數(shù)據(jù)包)開(kāi)銷(xiāo),從而顯著提高了TLP(事務(wù)層數(shù)據(jù)包)效率。

雖然PCIe 6.0更具優(yōu)勢(shì),并且已經(jīng)提出一年有余,但在PCIe 5.0還沒(méi)有完全普及的當(dāng)下,PCIe 6.0何時(shí)才能走進(jìn)用戶(hù),有著諸多的不確定因素。目前來(lái)看,高性能和吞吐量的應(yīng)用程序更需要PCIe 6.0,例如包括用于AI工作負(fù)載的圖形處理單元、高吞吐量網(wǎng)絡(luò)應(yīng)用程序和Compute Express Link (CXL)技術(shù),成為異構(gòu)計(jì)算架構(gòu)下數(shù)據(jù)交互的高速公路。

Union Memory

PCIe 6.0接口在保持對(duì)前幾代產(chǎn)品的向后兼容性的同時(shí),將傳輸速率提高了一倍,達(dá)到64 GT/s,在相同的最大16通道下提供256 GB/s的吞吐量。而7.0版的PCIe規(guī)范,將于2025 年發(fā)布,預(yù)計(jì)數(shù)據(jù)傳輸速率將再次翻倍,達(dá)到128Gbps。

內(nèi)容來(lái)源:

*Evolution-of-PCIe-Standards-and-Test-Requirements

0b8b9bba-2b48-11ee-a368-dac502259ad0.jpg

長(zhǎng)按識(shí)別關(guān)注更多憶聯(lián)資訊


原文標(biāo)題:PCIe?標(biāo)準(zhǔn)演進(jìn)歷史

文章出處:【微信公眾號(hào):UnionMemory憶聯(lián)】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 存儲(chǔ)
    +關(guān)注

    關(guān)注

    13

    文章

    4314

    瀏覽量

    85851
  • SSD
    SSD
    +關(guān)注

    關(guān)注

    21

    文章

    2862

    瀏覽量

    117429

原文標(biāo)題:PCIe?標(biāo)準(zhǔn)演進(jìn)歷史

文章出處:【微信號(hào):UnionMemory憶聯(lián),微信公眾號(hào):UnionMemory憶聯(lián)】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    pcie擴(kuò)展槽的使用技巧

    PCIe(Peripheral Component Interconnect Express)擴(kuò)展槽是一種高速串行計(jì)算機(jī)擴(kuò)展總線(xiàn)標(biāo)準(zhǔn),用于計(jì)算機(jī)內(nèi)部硬件組件之間的連接。 1. 了解PCIe插槽
    的頭像 發(fā)表于 11-13 10:36 ?607次閱讀

    pcie 4.0與pcie 5.0的區(qū)別

    隨著數(shù)據(jù)傳輸需求的日益增長(zhǎng),計(jì)算機(jī)硬件接口也在不斷進(jìn)化。PCIe(Peripheral Component Interconnect Express)作為連接計(jì)算機(jī)內(nèi)部組件的高速串行總線(xiàn)標(biāo)準(zhǔn),已經(jīng)
    的頭像 發(fā)表于 11-13 10:35 ?2960次閱讀

    pcie帶寬對(duì)計(jì)算性能的影響

    在現(xiàn)代計(jì)算機(jī)系統(tǒng)中,PCI Express(PCIe)接口已經(jīng)成為連接各種高速設(shè)備的標(biāo)準(zhǔn)。從顯卡到固態(tài)硬盤(pán),再到網(wǎng)絡(luò)接口卡,PCIe提供了一種高速的數(shù)據(jù)傳輸方式。然而,PCIe的帶寬并
    的頭像 發(fā)表于 11-13 10:33 ?458次閱讀

    PCIe的最新發(fā)展趨勢(shì)

    1. PCIe 5.0和6.0的推出 PCIe 5.0和6.0是最新的PCIe標(biāo)準(zhǔn),它們提供了更高的數(shù)據(jù)傳輸速率。PCIe 5.0的數(shù)據(jù)傳輸
    的頭像 發(fā)表于 11-06 09:35 ?649次閱讀

    如何測(cè)試PCIe插槽的速度

    1. 了解PCIe基礎(chǔ)知識(shí) PCIe(Peripheral Component Interconnect Express)是一種高速串行計(jì)算機(jī)擴(kuò)展總線(xiàn)標(biāo)準(zhǔn),用于計(jì)算機(jī)內(nèi)部硬件組件之間的連接。P
    的頭像 發(fā)表于 11-06 09:23 ?1442次閱讀

    PCIe 4.0與PCIe 3.0的性能對(duì)比

    隨著科技的快速發(fā)展,計(jì)算機(jī)硬件也在不斷地更新?lián)Q代。PCI Express(PCIe)作為一種高速串行計(jì)算機(jī)擴(kuò)展總線(xiàn)標(biāo)準(zhǔn),廣泛應(yīng)用于計(jì)算機(jī)硬件連接,如顯卡、固態(tài)硬盤(pán)等。 1. 帶寬對(duì)比 PCIe
    的頭像 發(fā)表于 11-06 09:22 ?2717次閱讀

    PCIe接口的工作原理 PCIe與PCI的區(qū)別

    PCI Express(PCIe)是一種高速串行計(jì)算機(jī)擴(kuò)展總線(xiàn)標(biāo)準(zhǔn),主要用于計(jì)算機(jī)內(nèi)部硬件設(shè)備之間的連接。以下是PCIe接口的工作原理的簡(jiǎn)要概述: 串行通信 :與傳統(tǒng)的并行PCI總線(xiàn)不同,PC
    的頭像 發(fā)表于 11-06 09:19 ?1361次閱讀

    簡(jiǎn)述微處理器的發(fā)展歷史

    微處理器的發(fā)展歷史是一部充滿(mǎn)創(chuàng)新與突破的技術(shù)演進(jìn)史,它見(jiàn)證了計(jì)算機(jī)技術(shù)的飛速發(fā)展和人類(lèi)社會(huì)的巨大變革。以下是對(duì)微處理器發(fā)展歷史的詳細(xì)回顧,內(nèi)容將涵蓋其關(guān)鍵節(jié)點(diǎn)、重要里程碑以及技術(shù)演進(jìn)
    的頭像 發(fā)表于 08-22 14:22 ?3000次閱讀

    PCIe 5.0 SerDes 測(cè)試

    #01 PCIe Gen 5 簡(jiǎn)介 PCIe 是用于硬盤(pán)、固態(tài)硬盤(pán) (SSD)、圖形卡、Wi-Fi 和內(nèi)部以太網(wǎng)連接的先進(jìn)互連 I/O 技術(shù)。PCIe 由一組快速、可擴(kuò)展且可靠的 I/O 標(biāo)準(zhǔn)
    的頭像 發(fā)表于 08-16 09:33 ?889次閱讀
    <b class='flag-5'>PCIe</b> 5.0 SerDes 測(cè)試

    PCIe光傳輸?shù)膬?yōu)勢(shì)與挑戰(zhàn)

    PCIe向光傳輸接口的轉(zhuǎn)變,預(yù)示著低延遲傳輸將取得新的突破。作為PCI標(biāo)準(zhǔn)組織(PCI-SIG)的關(guān)鍵成員,新思科技不僅深度參與其中,并積極協(xié)助制定新的標(biāo)準(zhǔn)。外設(shè)組件高速互連(PCIe
    的頭像 發(fā)表于 08-12 10:37 ?668次閱讀
    <b class='flag-5'>PCIe</b>光傳輸?shù)膬?yōu)勢(shì)與挑戰(zhàn)

    pcie4.0插在3.0的主板上會(huì)怎么樣

    一、引言 PCI Express(PCIe)是一種通用的串行連接標(biāo)準(zhǔn),用于計(jì)算機(jī)硬件設(shè)備之間的數(shù)據(jù)傳輸。自2003年首次推出以來(lái),PCIe 接口已經(jīng)經(jīng)歷了多次迭代升級(jí),從最初的 PCIe
    的頭像 發(fā)表于 07-10 10:16 ?3465次閱讀

    PCIE與上位機(jī)調(diào)試流程

    PCIE是一種用于連接計(jì)算機(jī)內(nèi)部各個(gè)組件的總線(xiàn)標(biāo)準(zhǔn),而上位機(jī)是指與設(shè)備進(jìn)行通信和控制的計(jì)算機(jī)。
    的頭像 發(fā)表于 04-22 12:50 ?1057次閱讀

    PCIE是啥?PCIe結(jié)構(gòu)及應(yīng)用

    PCIExpress(PCIe)的發(fā)展歷史可以追溯到PCI(Peripheral Component Interconnect)的起源。PCI是Intel于1991年提出的一種計(jì)算機(jī)總線(xiàn)標(biāo)準(zhǔn),主要用于計(jì)算機(jī)連接其外圍設(shè)備,如硬盤(pán)
    發(fā)表于 04-18 14:13 ?3632次閱讀
    <b class='flag-5'>PCIE</b>是啥?<b class='flag-5'>PCIe</b>結(jié)構(gòu)及應(yīng)用

    什么是PCIe?PCIe有什么用途?什么是PCIe通道

    什么是PCIe?PCIe有什么用途?什么是PCIe通道,x1、x4、x8和x16是什么意思?PCIe 5.0有何不同? PCI-Express(peripheral component
    的頭像 發(fā)表于 01-30 16:09 ?2887次閱讀