0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

2nm芯片貴在哪里?誰(shuí)在競(jìng)爭(zhēng)2nm芯片?

晶揚(yáng)電子 ? 來(lái)源:半導(dǎo)體行業(yè)觀察 ? 2023-07-25 17:30 ? 次閱讀

近日,日本Rapidus 首席執(zhí)行官 Atsuyoshi Koike 在接受《日經(jīng)新聞》采訪的時(shí)候表示,與目前其他日本公司生產(chǎn)的標(biāo)準(zhǔn)芯片相比,2nm芯片的成本將增加十倍。Rapidus是日本政府支持的半導(dǎo)體財(cái)團(tuán),其成立目的是超越世界領(lǐng)先的芯片制造商。他們認(rèn)為,其2nm 芯片對(duì)日本至關(guān)重要,因?yàn)槠渲幸恍┬酒瑢⒂糜趯?duì)國(guó)家安全至關(guān)重要的高性能計(jì)算應(yīng)用,而其他芯片也能用于自動(dòng)駕駛汽車(chē)和機(jī)器人等創(chuàng)新民用應(yīng)用。

“2nm 芯片將比當(dāng)今先進(jìn)節(jié)點(diǎn)制造的芯片貴得多,與當(dāng)今日本制造的‘主流’芯片(45nm)相比,價(jià)格上漲十倍,這是一個(gè)巨大的飛躍。”Atsuyoshi Koike說(shuō)。不過(guò),即使如此貴,Atsuyoshi Koike預(yù)計(jì),在他們于2027 年開(kāi)始 量產(chǎn)2nm之后,也有公司愿意為此買(mǎi)單。

芯片的成本構(gòu)成

眾所周知,隨著 SoC 變得越來(lái)越復(fù)雜,圍繞它們的經(jīng)濟(jì)因素也變得越來(lái)越復(fù)雜。其中包括要集成的功能和 IP、上市速度、功率和性能規(guī)格、金屬層數(shù)、存儲(chǔ)器的配置方式和使用的存儲(chǔ)器數(shù)量以及目標(biāo)市場(chǎng)等所有內(nèi)容。其中每一個(gè)都有一個(gè)價(jià)格,并且它們加起來(lái)可以是一個(gè)非常大的數(shù)字。

Synopsys也在一篇博客文章中表示,每個(gè)芯片設(shè)計(jì)項(xiàng)目都是獨(dú)一無(wú)二的,但有五個(gè)基本因素會(huì)影響總體成本:

第一是內(nèi)容庫(kù)(Content Libraries);據(jù)介紹,所謂內(nèi)容庫(kù)由芯片設(shè)計(jì)項(xiàng)目中使用的第三方IP組成,包括常用功能、輸入和輸出(I/O)電路以及片上存儲(chǔ)器。內(nèi)容庫(kù)許可費(fèi)各不相同,但可能高達(dá)數(shù)千萬(wàn)美元。此外,公司還必須支付每個(gè)芯片的使用費(fèi),這應(yīng)該計(jì)入項(xiàng)目預(yù)算。

第二是EDA工具;EDA工具可用于虛擬布局電路、模擬操作和驗(yàn)證性能。EDA 軟件有多種形式,包括本地、云托管和軟件即服務(wù) (SaaS)。定價(jià)可以基于許可、基于使用或兩者的組合。此外,EDA 工具還需要強(qiáng)大的計(jì)算機(jī)和大量存儲(chǔ)容量,這意味著需要投資本地或云基礎(chǔ)設(shè)施。

第三是制造芯片的代工廠按硅片收費(fèi);芯片越小,組織在每個(gè)晶圓上可以獲得的芯片就越多。然而,隨著芯片尺寸變小,其他設(shè)計(jì)成本(例如研發(fā)成本)也會(huì)變得更高。控制芯片設(shè)計(jì)成本意味著在高效晶圓使用和現(xiàn)實(shí)研發(fā)之間找到平衡。

第四是時(shí)間;產(chǎn)品進(jìn)入市場(chǎng)的速度越快,項(xiàng)目的整體投資回報(bào)率就越高。除了設(shè)計(jì)芯片所花費(fèi)的時(shí)間之外,公司還必須考慮流片和代工生產(chǎn)之間的滯后時(shí)間。每個(gè)設(shè)計(jì)都存在缺陷,在生產(chǎn)開(kāi)始之前,設(shè)計(jì)師和晶圓廠必須解決這些缺陷。

最后,生產(chǎn)前的最后一步包括預(yù)測(cè)新芯片的需求并向代工廠承諾訂單。這是一項(xiàng)復(fù)雜且高風(fēng)險(xiǎn)的操作。如果您訂購(gòu)的芯片太少,您將出現(xiàn)供應(yīng)短缺并可能會(huì)損失銷(xiāo)售;如果您訂購(gòu)太多,您可能會(huì)在未使用的庫(kù)存上浪費(fèi)數(shù)千甚至數(shù)百萬(wàn)美元。

此外,工藝的良率,芯片設(shè)計(jì)的質(zhì)量和封測(cè),也都是芯片的成本構(gòu)成,由此可見(jiàn),計(jì)算芯片的成本,并不是一件簡(jiǎn)單的事情。

相關(guān)資料顯示,在主流節(jié)點(diǎn)(40 納米到 65 納米)上,如果從頭開(kāi)始,新芯片的價(jià)格大約為 4000 萬(wàn)美元到5000萬(wàn)美元之間。但這些節(jié)點(diǎn)的良率很高,而且軟件開(kāi)發(fā)成本也較低,且這些芯片在功能上并不處于領(lǐng)先地位,那就意味著往更先進(jìn)的工藝前進(jìn),成本會(huì)繼續(xù)飆升。這從IBS提供的數(shù)據(jù)可以看到。如圖所示,進(jìn)入到5nm時(shí)代,芯片的設(shè)計(jì)成本可以飆升到5.4億美元,在工藝?yán)^續(xù)往后走,成本的繼續(xù)升高是可以預(yù)期的。

81bb4054-2acd-11ee-a368-dac502259ad0.png

不同工藝節(jié)點(diǎn)下的芯片設(shè)計(jì)成本

2nm,貴在哪里?

要討論2nm貴在哪里,如上所述,這同時(shí)是一個(gè)復(fù)雜的問(wèn)題。

不過(guò),據(jù)筆者從相關(guān)供應(yīng)鏈了解到。進(jìn)入了這些先進(jìn)工藝,無(wú)論是IP,還是EDA工具,其成本的提高都是能夠理解的。而進(jìn)入到這些先進(jìn)芯片,因?yàn)橐淮涡粤髌杀据^高,這就使得相關(guān)驗(yàn)證成本水漲船高,這從IBS提供的上圖可以看到,進(jìn)入到2nm芯片時(shí)代,設(shè)計(jì)的成本是可以預(yù)期的。

值得一提的是,伴隨著這些先進(jìn)工藝而生的是先進(jìn)制造和封裝工藝,這帶來(lái)的成本也是不容忽視的。

以制造端為例,根據(jù)IBS對(duì)晶圓廠的先進(jìn)工藝投資測(cè)算,如果要建設(shè)一個(gè)3nm工藝,月產(chǎn)4萬(wàn)片的晶圓生產(chǎn)線,成本約為150億到200億美元。據(jù)臺(tái)灣聯(lián)合報(bào)之前報(bào)道,臺(tái)積電將斥資 1 萬(wàn)億新臺(tái)幣(約合 339 億美元)在臺(tái)灣臺(tái)中市建造一座晶圓廠,生產(chǎn) 2 納米芯片。Rapidus首席執(zhí)行官Atsuyoshi Koike此前在接受采訪時(shí)曾表示,公司需要投入2萬(wàn)億日元用于研發(fā)才能開(kāi)始試生產(chǎn)2nm,然后需要投資3萬(wàn)億日元才能開(kāi)始量產(chǎn)2nm芯片。

其中,EUV***和相應(yīng)配套材料的成本增加,必然會(huì)是一個(gè)重要影響因素。

從DUV往EUV***推進(jìn)的時(shí)候,作為芯片制造的主要成本之一的環(huán)節(jié)光刻成本有了新的提升。但在即將進(jìn)入的high na euv光刻制造時(shí)代,單臺(tái)***的制造成本將會(huì)從1億多直接飆升到三億多。雖然芯片在制造中使用的EUV的層數(shù)不會(huì)太多,例如據(jù)相關(guān)報(bào)道,在3nm工藝的時(shí)候,會(huì)采用多大25層EUV光刻曝光工藝。由此可見(jiàn),這在進(jìn)入2nm時(shí)代,勢(shì)必會(huì)帶來(lái)成本的提升。

進(jìn)入到EUV時(shí)代,還有一個(gè)輔料需求增加,且成本會(huì)飆升,那就是掩模組(mask set)。

按照Semianalysis的報(bào)道,在 90nm 至 45nm 的代工工藝節(jié)點(diǎn)上,掩模組的成本約為數(shù)十萬(wàn)美元。28 納米工藝的價(jià)格已超過(guò) 100 萬(wàn)美元。對(duì)于 7nm,成本增加超過(guò) 1000 萬(wàn)美元,而現(xiàn)在,當(dāng)我們跨越 3nm 障礙時(shí),掩模組將開(kāi)始進(jìn)入 4000 萬(wàn)美元范圍。

81df96e8-2acd-11ee-a368-dac502259ad0.png

晶圓成本的變化

關(guān)于芯片制造成本的飆升,我們可以從臺(tái)媒泄露的臺(tái)積電在相關(guān)晶圓報(bào)價(jià)上略知一二。

據(jù)Digitimes報(bào)道,與 N5(5 納米級(jí))生產(chǎn)節(jié)點(diǎn)相比,臺(tái)積電將把使用其領(lǐng)先的 N3(3 納米級(jí))工藝技術(shù)加工的晶圓的價(jià)格提高 25%。換而言之,采用臺(tái)積電領(lǐng)先的 N3 制造技術(shù)加工的一塊晶圓將花費(fèi)超過(guò) 20,000 美元 。作為對(duì)比,N5 晶圓的成本約為 16,000 美元,如下圖所示。

81efad8a-2acd-11ee-a368-dac502259ad0.png

報(bào)道進(jìn)一步指出,臺(tái)積電將為其即將推出的 2nm 節(jié)點(diǎn)進(jìn)一步提高芯片生產(chǎn)價(jià)格。新的晶圓價(jià)格預(yù)估表明,臺(tái)積電將對(duì) 2nm 芯片每片晶圓收取 25,000 美元的費(fèi)用。

誰(shuí)在競(jìng)爭(zhēng)2nm?

正因?yàn)?nm無(wú)論是芯片設(shè)計(jì)還是建造晶圓廠成本都是如此昂貴,所以可以預(yù)期的是,僅有少量的廠商能夠跨入2nm這個(gè)階段。在Fabless方面,我們認(rèn)為英偉達(dá)、蘋(píng)果、高通、MTK和博通等領(lǐng)先廠商會(huì)是首批使用2nm的客戶(hù)。在晶圓制造方面,則和大家所了解的一樣,除了臺(tái)積電、三星Intel以外,文章開(kāi)頭提到的日本Rapidus會(huì)是其中的一個(gè)玩家。

首先看臺(tái)積電方面,他們?cè)谌ツ晔紫韧瞥龀跏及姹镜?nm工藝是該代工廠第一個(gè)使用環(huán)柵 (GAAFET) 晶體管的節(jié)點(diǎn),臺(tái)積電將其稱(chēng)為 Nanosheet 晶體管。與當(dāng)前 FinFET 晶體管相比,GAAFET 的優(yōu)勢(shì)包括降低漏電流(因?yàn)闁艠O位于溝道的所有四個(gè)側(cè)面),以及調(diào)整溝道寬度以獲得更高性能或更低功耗的能力。

82194cb2-2acd-11ee-a368-dac502259ad0.png

臺(tái)積電去年推出這項(xiàng)技術(shù)時(shí)表示,在相同功耗和復(fù)雜度的情況下,可以將晶體管性能提升10%到15%,或者在相同時(shí)鐘和晶體管數(shù)量的情況下,將功耗降低25%到30%。該公司還表示,N2 將提供比N3E高 15% 以上的“混合”芯片密度,這比去年宣布的 10% 密度增加有所增加。

在今年的技術(shù)大會(huì)上,臺(tái)積電表示,N2技術(shù)開(kāi)發(fā)已步入正軌,該節(jié)點(diǎn)將于2025年進(jìn)入大批量生產(chǎn)(可能是2025年很晚)。該公司還表示,在進(jìn)入 HVM 兩年前,其 Nanosheet GAA 晶體管性能已達(dá)到目標(biāo)規(guī)格的 80% 以上,256Mb SRAM 測(cè)試 IC 的平均良率超過(guò) 50%。

8256a03a-2acd-11ee-a368-dac502259ad0.png

臺(tái)積電的 N2 系列將在 2026 年的某個(gè)時(shí)候升級(jí),屆時(shí)該公司計(jì)劃推出其 N2P 制造技術(shù)。N2P 將為 N2 的 Nanosheet GAA 晶體管添加背面電源軌技術(shù)。公司還在準(zhǔn)備 N2X——一個(gè)專(zhuān)為高性能計(jì)算 (HPC) 應(yīng)用(例如需要更高電壓和時(shí)鐘的高端 CPU)量身定制的制造工藝。

在三星方面,他們也表示,公司也將于將于 2025 年開(kāi)始大規(guī)模生產(chǎn)用于移動(dòng)應(yīng)用的 2nm 芯片。三星還將在2026年提供用于高性能計(jì)算的2納米芯片生產(chǎn),并在2027年提供汽車(chē)芯片的工藝。

該公司表示,與去年推出的 3nm 工藝相比,其 2nm 工藝的性能和能效分別提高了 12% 和 25%,是芯片制造商中率先做到這一點(diǎn)的。三星表示,其 2nm 工藝還提供比 3nm 工藝小 5% 的芯片。該公司還表示,將于 2027 年開(kāi)始量產(chǎn)采用 1.4 納米工藝的芯片。

來(lái)到Intel,他們?cè)诮衲耆鲁醯囊粓?chǎng)會(huì)議上透露,公司已經(jīng)完成了其 1.8 納米和 2 納米制造工藝開(kāi)發(fā)。該公司將于 2024 年開(kāi)始在內(nèi)部和第三方產(chǎn)品中使用 1.8 納米和 2 納米制造工藝。他們表示,Intel 18A 每瓦性能提高 10%。Intel 20A 的每瓦性能提高了 15%。

至于rapidus,他們則計(jì)劃通過(guò)和IBM、IMEC等機(jī)構(gòu)合作,以推進(jìn)其2nm研發(fā)。

毫無(wú)疑問(wèn),在技術(shù)以外,這是一場(chǎng)當(dāng)之無(wú)愧的金錢(qián)競(jìng)賽。






審核編輯:劉清

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 存儲(chǔ)器
    +關(guān)注

    關(guān)注

    38

    文章

    7521

    瀏覽量

    164092
  • EDA工具
    +關(guān)注

    關(guān)注

    4

    文章

    268

    瀏覽量

    31861
  • 芯片設(shè)計(jì)
    +關(guān)注

    關(guān)注

    15

    文章

    1024

    瀏覽量

    54945
  • SoC芯片
    +關(guān)注

    關(guān)注

    1

    文章

    616

    瀏覽量

    34971
  • EUV光刻機(jī)
    +關(guān)注

    關(guān)注

    2

    文章

    128

    瀏覽量

    15159

原文標(biāo)題:2nm,貴在哪里?

文章出處:【微信號(hào):晶揚(yáng)電子,微信公眾號(hào):晶揚(yáng)電子】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    2025年半導(dǎo)體行業(yè)競(jìng)爭(zhēng)白熱化:2nm制程工藝成焦點(diǎn)

    據(jù)外媒最新報(bào)道,半導(dǎo)體行業(yè)即將在2025年迎來(lái)一場(chǎng)激烈的競(jìng)爭(zhēng)。隨著技術(shù)的不斷進(jìn)步,各大晶圓代工廠將紛紛開(kāi)始批量生產(chǎn)采用2nm制程工藝的芯片,并努力降低3nm制程工藝
    的頭像 發(fā)表于 12-26 14:24 ?400次閱讀

    臺(tái)積電2nm工藝將量產(chǎn),蘋(píng)果iPhone成首批受益者

    近日,據(jù)媒體報(bào)道,半導(dǎo)體領(lǐng)域的制程競(jìng)爭(zhēng)正在愈演愈烈,臺(tái)積電計(jì)劃在明年大規(guī)模量產(chǎn)2nm工藝制程。這一消息無(wú)疑為整個(gè)行業(yè)注入了新的活力。 早前,有傳言稱(chēng)臺(tái)積電將使用其2nm節(jié)點(diǎn)來(lái)制造蘋(píng)果的A19系列AP
    的頭像 發(fā)表于 12-26 11:22 ?305次閱讀

    臺(tái)積電2nm芯片試產(chǎn)良率達(dá)60%以上,有望明年量產(chǎn)

    近日,全球領(lǐng)先的半導(dǎo)體制造商臺(tái)積電在新竹工廠成功試產(chǎn)2納米(nm)芯片,并取得了令人矚目的成果。試產(chǎn)結(jié)果顯示,該批2nm芯片的良率已達(dá)到60
    的頭像 發(fā)表于 12-09 14:54 ?515次閱讀

    蘋(píng)果iPhone 17或沿用3nm技術(shù),2nm得等到2026年了!

    有消息稱(chēng)iPhone17還是繼續(xù)沿用3nm技術(shù),而此前熱議的2nm工藝得等到2026年了……
    的頭像 發(fā)表于 12-02 11:29 ?306次閱讀

    聯(lián)發(fā)科攜手臺(tái)積電、新思科技邁向2nm芯片時(shí)代

    近日,聯(lián)發(fā)科在AI相關(guān)領(lǐng)域的持續(xù)發(fā)力引起了業(yè)界的廣泛關(guān)注。據(jù)悉,聯(lián)發(fā)科正采用新思科技以AI驅(qū)動(dòng)的電子設(shè)計(jì)自動(dòng)化(EDA)流程,用于2nm制程上的先進(jìn)芯片設(shè)計(jì),這一舉措標(biāo)志著聯(lián)發(fā)科正朝著2nm
    的頭像 發(fā)表于 11-11 15:52 ?591次閱讀

    Rapidus計(jì)劃2027年量產(chǎn)2nm芯片

    Rapidus,一家致力于半導(dǎo)體制造的先鋒企業(yè),正緊鑼密鼓地推進(jìn)其2027年量產(chǎn)2nm芯片的計(jì)劃。然而,這一雄心勃勃的目標(biāo)背后,是高達(dá)5萬(wàn)億日元(約合336億美元)的資金需求。
    的頭像 發(fā)表于 10-14 16:11 ?352次閱讀

    消息稱(chēng)三星電子再獲2nm訂單

    三星電子在半導(dǎo)體代工領(lǐng)域再下一城,成功獲得美國(guó)知名半導(dǎo)體企業(yè)安霸的青睞,承接其2nm制程的ADAS(高級(jí)駕駛輔助系統(tǒng))芯片代工項(xiàng)目。
    的頭像 發(fā)表于 09-12 16:26 ?523次閱讀

    臺(tái)積電2nm芯片助力 蘋(píng)果把大招留給了iPhone18

    有媒體爆料稱(chēng);蘋(píng)果公司的iPhone 17系列手機(jī)極大可能將無(wú)法搭載臺(tái)積電2nm前沿制程技術(shù)芯片,iPhone 17系列手機(jī)的處理器預(yù)計(jì)將沿用當(dāng)前的3nm工藝。2nm技術(shù)
    的頭像 發(fā)表于 07-19 18:12 ?1780次閱讀

    三星奪得首個(gè)2nm芯片代工大單,加速AI芯片制造競(jìng)賽

    加速器芯片。這一消息不僅標(biāo)志著三星在2nm制程領(lǐng)域的顯著進(jìn)展,也預(yù)示著全球芯片代工市場(chǎng)的競(jìng)爭(zhēng)格局正迎來(lái)新一輪的變革。
    的頭像 發(fā)表于 07-11 09:52 ?588次閱讀

    三星電子:加快2nm和3D半導(dǎo)體技術(shù)發(fā)展,共享技術(shù)信息與未來(lái)展望

    在技術(shù)研發(fā)領(lǐng)域,三星電子的3nm2nm工藝取得顯著進(jìn)步,預(yù)計(jì)本季度內(nèi)完成2nm設(shè)計(jì)基礎(chǔ)設(shè)施的開(kāi)發(fā);此外,4nm工藝的良率亦逐漸穩(wěn)定。
    的頭像 發(fā)表于 04-30 16:16 ?574次閱讀

    臺(tái)積電2nm芯片研發(fā)迎新突破

    臺(tái)積電已經(jīng)明確了2nm工藝的量產(chǎn)時(shí)間表。預(yù)計(jì)試生產(chǎn)將于2024年下半年正式啟動(dòng),而小規(guī)模生產(chǎn)則將在2025年第二季度逐步展開(kāi)。
    的頭像 發(fā)表于 04-11 15:25 ?696次閱讀

    三星電子澄清:3nm芯片并非更名2nm,下半年將量產(chǎn)

    李時(shí)榮聲稱(chēng),“客戶(hù)對(duì)代工企業(yè)的產(chǎn)品競(jìng)爭(zhēng)力與穩(wěn)定供應(yīng)有嚴(yán)格要求,而4nm工藝已步入成熟良率階段。我們正積極籌備后半年第二代3nm工藝及明年2nm工藝的量產(chǎn),并積極與潛在客戶(hù)協(xié)商?!?/div>
    的頭像 發(fā)表于 03-21 15:51 ?676次閱讀

    蘋(píng)果2nm芯片曝光,性能提升10%-15%

    據(jù)媒體報(bào)道,目前蘋(píng)果已經(jīng)在設(shè)計(jì)2nm芯片,芯片將會(huì)交由臺(tái)積電代工。
    的頭像 發(fā)表于 03-04 13:39 ?1129次閱讀

    臺(tái)積電2nm制程進(jìn)展順利

    臺(tái)中科學(xué)園區(qū)已初步規(guī)劃A14和A10生產(chǎn)線,將視市場(chǎng)需求決定是否新增2nm制程工藝。
    的頭像 發(fā)表于 01-31 14:09 ?718次閱讀

    蘋(píng)果欲優(yōu)先獲取臺(tái)積電2nm產(chǎn)能,預(yù)計(jì)2024年安裝設(shè)備生產(chǎn)

    有消息人士稱(chēng),蘋(píng)果期望能夠提前獲得臺(tái)積電1.4nm(A14)以及1nm(A10)兩種更為先進(jìn)的工藝的首次產(chǎn)能供應(yīng)。據(jù)了解,臺(tái)積電2nm技術(shù)開(kāi)發(fā)進(jìn)展順利,預(yù)期采用GAA(全柵極環(huán)繞)技術(shù)生產(chǎn)2n
    的頭像 發(fā)表于 01-25 14:10 ?585次閱讀